亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? emac.h

?? easy web build on NXP LPC2300 LPc2400
?? H
?? 第 1 頁 / 共 2 頁
字號:
/*----------------------------------------------------------------------------
 *      LPC2378 Ethernet Definitions
 *----------------------------------------------------------------------------
 *      Name:    EMAC.H
 *      Purpose: Philips LPC2378 EMAC hardware definitions
 *----------------------------------------------------------------------------
 *      Copyright (c) 2006 KEIL - An ARM Company. All rights reserved.
 *---------------------------------------------------------------------------*/

#ifndef __EMAC_H
#define __EMAC_H

#define MYMAC_1         0x00            /* our ethernet (MAC) address        */
#define MYMAC_2         0x30            /* (MUST be unique in LAN!)          */
#define MYMAC_3         0x6C
#define MYMAC_4         0x00
#define MYMAC_5         0x00
#define MYMAC_6         0x02

/* EMAC Memory Buffer configuration for 16K Ethernet RAM. */
#define NUM_RX_FRAG         4           /* Num.of RX Fragments 4*1536= 6.0kB */
#define NUM_TX_FRAG         3           /* Num.of TX Fragments 3*1536= 4.6kB */
#define ETH_FRAG_SIZE       1536        /* Packet Fragment size 1536 Bytes   */

#define ETH_MAX_FLEN        1536        /* Max. Ethernet Frame Size          */

/* EMAC variables located in 16K Ethernet SRAM */
#define RX_DESC_BASE        0x7FE00000
#define RX_STAT_BASE        (RX_DESC_BASE + NUM_RX_FRAG*8)
#define TX_DESC_BASE        (RX_STAT_BASE + NUM_RX_FRAG*8)
#define TX_STAT_BASE        (TX_DESC_BASE + NUM_TX_FRAG*8)
#define RX_BUF_BASE         (TX_STAT_BASE + NUM_TX_FRAG*4)
#define TX_BUF_BASE         (RX_BUF_BASE  + NUM_RX_FRAG*ETH_FRAG_SIZE)

/* RX and TX descriptor and status definitions. */
#define RX_DESC_PACKET(i)   (*(unsigned int *)(RX_DESC_BASE   + 8*i))
#define RX_DESC_CTRL(i)     (*(unsigned int *)(RX_DESC_BASE+4 + 8*i))
#define RX_STAT_INFO(i)     (*(unsigned int *)(RX_STAT_BASE   + 8*i))
#define RX_STAT_HASHCRC(i)  (*(unsigned int *)(RX_STAT_BASE+4 + 8*i))
#define TX_DESC_PACKET(i)   (*(unsigned int *)(TX_DESC_BASE   + 8*i))
#define TX_DESC_CTRL(i)     (*(unsigned int *)(TX_DESC_BASE+4 + 8*i))
#define TX_STAT_INFO(i)     (*(unsigned int *)(TX_STAT_BASE   + 4*i))
#define RX_BUF(i)           (RX_BUF_BASE + ETH_FRAG_SIZE*i)
#define TX_BUF(i)           (TX_BUF_BASE + ETH_FRAG_SIZE*i)

/* MAC Configuration Register 1 */
#define MAC1_REC_EN         0x00000001  /* Receive Enable                    */
#define MAC1_PASS_ALL       0x00000002  /* Pass All Receive Frames           */
#define MAC1_RX_FLOWC       0x00000004  /* RX Flow Control                   */
#define MAC1_TX_FLOWC       0x00000008  /* TX Flow Control                   */
#define MAC1_LOOPB          0x00000010  /* Loop Back Mode                    */
#define MAC1_RES_TX         0x00000100  /* Reset TX Logic                    */
#define MAC1_RES_MCS_TX     0x00000200  /* Reset MAC TX Control Sublayer     */
#define MAC1_RES_RX         0x00000400  /* Reset RX Logic                    */
#define MAC1_RES_MCS_RX     0x00000800  /* Reset MAC RX Control Sublayer     */
#define MAC1_SIM_RES        0x00004000  /* Simulation Reset                  */
#define MAC1_SOFT_RES       0x00008000  /* Soft Reset MAC                    */

/* MAC Configuration Register 2 */
#define MAC2_FULL_DUP       0x00000001  /* Full Duplex Mode                  */
#define MAC2_FRM_LEN_CHK    0x00000002  /* Frame Length Checking             */
#define MAC2_HUGE_FRM_EN    0x00000004  /* Huge Frame Enable                 */
#define MAC2_DLY_CRC        0x00000008  /* Delayed CRC Mode                  */
#define MAC2_CRC_EN         0x00000010  /* Append CRC to every Frame         */
#define MAC2_PAD_EN         0x00000020  /* Pad all Short Frames              */
#define MAC2_VLAN_PAD_EN    0x00000040  /* VLAN Pad Enable                   */
#define MAC2_ADET_PAD_EN    0x00000080  /* Auto Detect Pad Enable            */
#define MAC2_PPREAM_ENF     0x00000100  /* Pure Preamble Enforcement         */
#define MAC2_LPREAM_ENF     0x00000200  /* Long Preamble Enforcement         */
#define MAC2_NO_BACKOFF     0x00001000  /* No Backoff Algorithm              */
#define MAC2_BACK_PRESSURE  0x00002000  /* Backoff Presurre / No Backoff     */
#define MAC2_EXCESS_DEF     0x00004000  /* Excess Defer                      */

/* Back-to-Back Inter-Packet-Gap Register */
#define IPGT_FULL_DUP       0x00000015  /* Recommended value for Full Duplex */
#define IPGT_HALF_DUP       0x00000012  /* Recommended value for Half Duplex */

/* Non Back-to-Back Inter-Packet-Gap Register */
#define IPGR_DEF            0x00000012  /* Recommended value                 */

/* Collision Window/Retry Register */
#define CLRT_DEF            0x0000370F  /* Default value                     */

/* PHY Support Register */
#define SUPP_SPEED          0x00000100  /* Reduced MII Logic Current Speed   */
#define SUPP_RES_RMII       0x00000800  /* Reset Reduced MII Logic           */

/* Test Register */
#define TEST_SHCUT_PQUANTA  0x00000001  /* Shortcut Pause Quanta             */
#define TEST_TST_PAUSE      0x00000002  /* Test Pause                        */
#define TEST_TST_BACKP      0x00000004  /* Test Back Pressure                */

/* MII Management Configuration Register */
#define MCFG_SCAN_INC       0x00000001  /* Scan Increment PHY Address        */
#define MCFG_SUPP_PREAM     0x00000002  /* Suppress Preamble                 */
#define MCFG_CLK_SEL        0x0000001C  /* Clock Select Mask                 */
#define MCFG_RES_MII        0x00008000  /* Reset MII Management Hardware     */

/* MII Management Command Register */
#define MCMD_READ           0x00000001  /* MII Read                          */
#define MCMD_SCAN           0x00000002  /* MII Scan continuously             */

#define MII_WR_TOUT         0x00050000  /* MII Write timeout count           */
#define MII_RD_TOUT         0x00050000  /* MII Read timeout count            */

/* MII Management Address Register */
#define MADR_REG_ADR        0x0000001F  /* MII Register Address Mask         */
#define MADR_PHY_ADR        0x00001F00  /* PHY Address Mask                  */

/* MII Management Indicators Register */
#define MIND_BUSY           0x00000001  /* MII is Busy                       */
#define MIND_SCAN           0x00000002  /* MII Scanning in Progress          */
#define MIND_NOT_VAL        0x00000004  /* MII Read Data not valid           */
#define MIND_MII_LINK_FAIL  0x00000008  /* MII Link Failed                   */

/* Command Register */
#define CR_RX_EN            0x00000001  /* Enable Receive                    */
#define CR_TX_EN            0x00000002  /* Enable Transmit                   */
#define CR_REG_RES          0x00000008  /* Reset Host Registers              */
#define CR_TX_RES           0x00000010  /* Reset Transmit Datapath           */
#define CR_RX_RES           0x00000020  /* Reset Receive Datapath            */
#define CR_PASS_RUNT_FRM    0x00000040  /* Pass Runt Frames                  */
#define CR_PASS_RX_FILT     0x00000080  /* Pass RX Filter                    */
#define CR_TX_FLOW_CTRL     0x00000100  /* TX Flow Control                   */
#define CR_RMII             0x00000200  /* Reduced MII Interface             */
#define CR_FULL_DUP         0x00000400  /* Full Duplex                       */

/* Status Register */
#define SR_RX_EN            0x00000001  /* Enable Receive                    */
#define SR_TX_EN            0x00000002  /* Enable Transmit                   */

/* Transmit Status Vector 0 Register */
#define TSV0_CRC_ERR        0x00000001  /* CRC error                         */
#define TSV0_LEN_CHKERR     0x00000002  /* Length Check Error                */
#define TSV0_LEN_OUTRNG     0x00000004  /* Length Out of Range               */
#define TSV0_DONE           0x00000008  /* Tramsmission Completed            */
#define TSV0_MCAST          0x00000010  /* Multicast Destination             */
#define TSV0_BCAST          0x00000020  /* Broadcast Destination             */
#define TSV0_PKT_DEFER      0x00000040  /* Packet Deferred                   */
#define TSV0_EXC_DEFER      0x00000080  /* Excessive Packet Deferral         */
#define TSV0_EXC_COLL       0x00000100  /* Excessive Collision               */
#define TSV0_LATE_COLL      0x00000200  /* Late Collision Occured            */
#define TSV0_GIANT          0x00000400  /* Giant Frame                       */
#define TSV0_UNDERRUN       0x00000800  /* Buffer Underrun                   */
#define TSV0_BYTES          0x0FFFF000  /* Total Bytes Transferred           */
#define TSV0_CTRL_FRAME     0x10000000  /* Control Frame                     */
#define TSV0_PAUSE          0x20000000  /* Pause Frame                       */
#define TSV0_BACK_PRESS     0x40000000  /* Backpressure Method Applied       */
#define TSV0_VLAN           0x80000000  /* VLAN Frame                        */

/* Transmit Status Vector 1 Register */
#define TSV1_BYTE_CNT       0x0000FFFF  /* Transmit Byte Count               */
#define TSV1_COLL_CNT       0x000F0000  /* Transmit Collision Count          */

/* Receive Status Vector Register */
#define RSV_BYTE_CNT        0x0000FFFF  /* Receive Byte Count                */
#define RSV_PKT_IGNORED     0x00010000  /* Packet Previously Ignored         */
#define RSV_RXDV_SEEN       0x00020000  /* RXDV Event Previously Seen        */

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美三区在线观看| 欧美综合欧美视频| 麻豆精品一区二区av白丝在线| 中文字幕一区二区三区乱码在线| 国产日产欧美一区二区视频| 国产欧美日韩精品一区| 国产精品久久久久毛片软件| 国产精品伦理一区二区| 亚洲天堂2014| 一区二区三区高清| 午夜久久电影网| 美腿丝袜亚洲综合| 久久99最新地址| 韩国女主播成人在线观看| 国产在线精品一区二区 | 91在线播放网址| 99在线精品免费| 欧美三级视频在线播放| 91精品国产日韩91久久久久久| 欧美一区二区三区男人的天堂| 日韩一区二区三| 国产日产欧美精品一区二区三区| 国产精品久久久一本精品| 欧美性感一区二区三区| 欧美色综合网站| 久久久欧美精品sm网站| 亚洲色图视频网| 日本中文字幕一区二区有限公司| 国产美女精品一区二区三区| 99国产精品国产精品久久| 欧美撒尿777hd撒尿| 久久久久久97三级| 亚洲成人av资源| 国产精品资源在线观看| 欧美三级视频在线| 中文字幕乱码日本亚洲一区二区 | 亚洲一区二区成人在线观看| 日本特黄久久久高潮| 成人精品一区二区三区中文字幕| 欧美日韩亚州综合| 亚洲国产精品激情在线观看 | 另类小说综合欧美亚洲| 国产亚洲一区二区三区在线观看 | 国产一区二区在线电影| 六月丁香婷婷久久| 中文字幕av资源一区| 91传媒视频在线播放| 日韩高清在线不卡| 国产精品超碰97尤物18| 欧美一级xxx| 欧美又粗又大又爽| 国产在线国偷精品产拍免费yy| 亚洲你懂的在线视频| 欧美一区国产二区| 91在线视频在线| 成人免费视频国产在线观看| 国产精品一区二区91| 亚洲综合久久av| 在线观看av一区二区| 91久久人澡人人添人人爽欧美| 26uuuu精品一区二区| 一级日本不卡的影视| 成人精品国产免费网站| 精品国产欧美一区二区| 日韩不卡免费视频| 欧美美女一区二区三区| 亚洲精品老司机| jlzzjlzz国产精品久久| 国产精品蜜臀在线观看| 成人国产亚洲欧美成人综合网 | 亚洲自拍偷拍av| 粉嫩av一区二区三区在线播放| 日韩三级中文字幕| 日本不卡高清视频| 欧美v日韩v国产v| 精品综合久久久久久8888| 精品福利二区三区| 精品亚洲成a人| 国产欧美一区二区三区沐欲| 国产精品1024| 国产精品久久久久久久久搜平片| 国产电影一区在线| 中文字幕一区二区三区在线不卡| 成人免费视频免费观看| 亚洲欧美日韩电影| 在线观看区一区二| 日日夜夜精品视频免费| 日韩免费成人网| 国产一区欧美日韩| 国产精品色一区二区三区| 97久久久精品综合88久久| 亚洲精品中文在线| 欧美日韩成人激情| 国产在线精品一区在线观看麻豆| 精品国产乱码久久久久久老虎| 高清国产午夜精品久久久久久| 一色桃子久久精品亚洲| 在线播放中文字幕一区| 国产剧情av麻豆香蕉精品| 国产精品对白交换视频| 911精品产国品一二三产区| 精品中文字幕一区二区小辣椒| 久久九九99视频| 欧美在线色视频| 久久成人18免费观看| 国产精品久久久久7777按摩| 欧美日韩免费一区二区三区| 国产一区二三区| 一区二区三区四区国产精品| 日韩一区二区中文字幕| 99久久er热在这里只有精品66| 亚洲mv在线观看| 国产亚洲短视频| 欧美裸体一区二区三区| 国产大陆a不卡| 日韩激情av在线| 亚洲色图视频免费播放| 26uuu欧美| 欧美视频三区在线播放| 国产成人a级片| 日韩av一级电影| 亚洲国产精品久久人人爱蜜臀 | 91亚洲精品久久久蜜桃网站| 免费不卡在线视频| 亚洲一区二区三区中文字幕 | 久久天天做天天爱综合色| 在线观看欧美精品| 成人午夜视频网站| 久久精品国产一区二区| 亚洲国产成人av好男人在线观看| 中文字幕乱码亚洲精品一区| 日韩一卡二卡三卡四卡| 欧美亚洲尤物久久| 色综合视频在线观看| 成人免费视频一区| 精品一区二区三区在线观看国产 | 精品制服美女久久| 丝袜亚洲精品中文字幕一区| 亚洲色图在线视频| 综合中文字幕亚洲| 国产精品国产馆在线真实露脸| 精品国产1区二区| 精品国产123| 精品国产一区二区三区久久影院| 91麻豆精品国产| 欧美嫩在线观看| 欧美日韩一二区| 欧美日韩的一区二区| 欧美日韩夫妻久久| 欧美一区二区三区视频在线观看 | 欧美日韩精品专区| 欧美日韩精品一区二区| 91极品视觉盛宴| 欧洲国内综合视频| 欧美日韩一级片在线观看| 欧美性做爰猛烈叫床潮| 欧美日韩免费观看一区三区| 欧美日韩国产美| 欧美一区二区三区四区视频| 精品欧美乱码久久久久久| 久久亚洲二区三区| 欧美国产精品专区| 亚洲欧美激情插 | 不卡一区二区在线| 成人高清免费观看| 日本韩国精品在线| 欧美日韩午夜精品| 欧美一区二区国产| 欧美国产精品v| 亚洲免费观看高清完整版在线| 亚洲一区二区三区四区五区黄| 亚洲高清久久久| 狠狠色丁香九九婷婷综合五月| 国产精品一二三四| 日本久久一区二区| 91精品国产欧美日韩| 国产午夜精品一区二区三区视频| 国产精品国产自产拍高清av| 亚洲一二三区不卡| 韩国精品一区二区| 91免费版pro下载短视频| 欧美区在线观看| 国产无一区二区| 亚洲电影一级片| 国产精品亚洲专一区二区三区 | 美女视频免费一区| 99久久精品情趣| 欧美一三区三区四区免费在线看| 久久久久国产精品麻豆| 一区二区三区在线视频免费 | 黄色小说综合网站| 91欧美一区二区| 欧美大片在线观看| 国产精品国产三级国产有无不卡| 日本不卡高清视频| 97久久超碰国产精品电影| 日韩视频一区二区三区在线播放 | 精品中文字幕一区二区小辣椒| 99久久精品99国产精品| 亚洲精品一区二区三区香蕉|