亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? emac.h

?? easy web build on NXP LPC2300 LPc2400
?? H
?? 第 1 頁 / 共 2 頁
字號:
/*----------------------------------------------------------------------------
 *      LPC2378 Ethernet Definitions
 *----------------------------------------------------------------------------
 *      Name:    EMAC.H
 *      Purpose: Philips LPC2378 EMAC hardware definitions
 *----------------------------------------------------------------------------
 *      Copyright (c) 2006 KEIL - An ARM Company. All rights reserved.
 *---------------------------------------------------------------------------*/

#ifndef __EMAC_H
#define __EMAC_H

#define MYMAC_1         0x00            /* our ethernet (MAC) address        */
#define MYMAC_2         0x30            /* (MUST be unique in LAN!)          */
#define MYMAC_3         0x6C
#define MYMAC_4         0x00
#define MYMAC_5         0x00
#define MYMAC_6         0x02

/* EMAC Memory Buffer configuration for 16K Ethernet RAM. */
#define NUM_RX_FRAG         4           /* Num.of RX Fragments 4*1536= 6.0kB */
#define NUM_TX_FRAG         3           /* Num.of TX Fragments 3*1536= 4.6kB */
#define ETH_FRAG_SIZE       1536        /* Packet Fragment size 1536 Bytes   */

#define ETH_MAX_FLEN        1536        /* Max. Ethernet Frame Size          */

/* EMAC variables located in 16K Ethernet SRAM */
#define RX_DESC_BASE        0x7FE00000
#define RX_STAT_BASE        (RX_DESC_BASE + NUM_RX_FRAG*8)
#define TX_DESC_BASE        (RX_STAT_BASE + NUM_RX_FRAG*8)
#define TX_STAT_BASE        (TX_DESC_BASE + NUM_TX_FRAG*8)
#define RX_BUF_BASE         (TX_STAT_BASE + NUM_TX_FRAG*4)
#define TX_BUF_BASE         (RX_BUF_BASE  + NUM_RX_FRAG*ETH_FRAG_SIZE)

/* RX and TX descriptor and status definitions. */
#define RX_DESC_PACKET(i)   (*(unsigned int *)(RX_DESC_BASE   + 8*i))
#define RX_DESC_CTRL(i)     (*(unsigned int *)(RX_DESC_BASE+4 + 8*i))
#define RX_STAT_INFO(i)     (*(unsigned int *)(RX_STAT_BASE   + 8*i))
#define RX_STAT_HASHCRC(i)  (*(unsigned int *)(RX_STAT_BASE+4 + 8*i))
#define TX_DESC_PACKET(i)   (*(unsigned int *)(TX_DESC_BASE   + 8*i))
#define TX_DESC_CTRL(i)     (*(unsigned int *)(TX_DESC_BASE+4 + 8*i))
#define TX_STAT_INFO(i)     (*(unsigned int *)(TX_STAT_BASE   + 4*i))
#define RX_BUF(i)           (RX_BUF_BASE + ETH_FRAG_SIZE*i)
#define TX_BUF(i)           (TX_BUF_BASE + ETH_FRAG_SIZE*i)

/* MAC Configuration Register 1 */
#define MAC1_REC_EN         0x00000001  /* Receive Enable                    */
#define MAC1_PASS_ALL       0x00000002  /* Pass All Receive Frames           */
#define MAC1_RX_FLOWC       0x00000004  /* RX Flow Control                   */
#define MAC1_TX_FLOWC       0x00000008  /* TX Flow Control                   */
#define MAC1_LOOPB          0x00000010  /* Loop Back Mode                    */
#define MAC1_RES_TX         0x00000100  /* Reset TX Logic                    */
#define MAC1_RES_MCS_TX     0x00000200  /* Reset MAC TX Control Sublayer     */
#define MAC1_RES_RX         0x00000400  /* Reset RX Logic                    */
#define MAC1_RES_MCS_RX     0x00000800  /* Reset MAC RX Control Sublayer     */
#define MAC1_SIM_RES        0x00004000  /* Simulation Reset                  */
#define MAC1_SOFT_RES       0x00008000  /* Soft Reset MAC                    */

/* MAC Configuration Register 2 */
#define MAC2_FULL_DUP       0x00000001  /* Full Duplex Mode                  */
#define MAC2_FRM_LEN_CHK    0x00000002  /* Frame Length Checking             */
#define MAC2_HUGE_FRM_EN    0x00000004  /* Huge Frame Enable                 */
#define MAC2_DLY_CRC        0x00000008  /* Delayed CRC Mode                  */
#define MAC2_CRC_EN         0x00000010  /* Append CRC to every Frame         */
#define MAC2_PAD_EN         0x00000020  /* Pad all Short Frames              */
#define MAC2_VLAN_PAD_EN    0x00000040  /* VLAN Pad Enable                   */
#define MAC2_ADET_PAD_EN    0x00000080  /* Auto Detect Pad Enable            */
#define MAC2_PPREAM_ENF     0x00000100  /* Pure Preamble Enforcement         */
#define MAC2_LPREAM_ENF     0x00000200  /* Long Preamble Enforcement         */
#define MAC2_NO_BACKOFF     0x00001000  /* No Backoff Algorithm              */
#define MAC2_BACK_PRESSURE  0x00002000  /* Backoff Presurre / No Backoff     */
#define MAC2_EXCESS_DEF     0x00004000  /* Excess Defer                      */

/* Back-to-Back Inter-Packet-Gap Register */
#define IPGT_FULL_DUP       0x00000015  /* Recommended value for Full Duplex */
#define IPGT_HALF_DUP       0x00000012  /* Recommended value for Half Duplex */

/* Non Back-to-Back Inter-Packet-Gap Register */
#define IPGR_DEF            0x00000012  /* Recommended value                 */

/* Collision Window/Retry Register */
#define CLRT_DEF            0x0000370F  /* Default value                     */

/* PHY Support Register */
#define SUPP_SPEED          0x00000100  /* Reduced MII Logic Current Speed   */
#define SUPP_RES_RMII       0x00000800  /* Reset Reduced MII Logic           */

/* Test Register */
#define TEST_SHCUT_PQUANTA  0x00000001  /* Shortcut Pause Quanta             */
#define TEST_TST_PAUSE      0x00000002  /* Test Pause                        */
#define TEST_TST_BACKP      0x00000004  /* Test Back Pressure                */

/* MII Management Configuration Register */
#define MCFG_SCAN_INC       0x00000001  /* Scan Increment PHY Address        */
#define MCFG_SUPP_PREAM     0x00000002  /* Suppress Preamble                 */
#define MCFG_CLK_SEL        0x0000001C  /* Clock Select Mask                 */
#define MCFG_RES_MII        0x00008000  /* Reset MII Management Hardware     */

/* MII Management Command Register */
#define MCMD_READ           0x00000001  /* MII Read                          */
#define MCMD_SCAN           0x00000002  /* MII Scan continuously             */

#define MII_WR_TOUT         0x00050000  /* MII Write timeout count           */
#define MII_RD_TOUT         0x00050000  /* MII Read timeout count            */

/* MII Management Address Register */
#define MADR_REG_ADR        0x0000001F  /* MII Register Address Mask         */
#define MADR_PHY_ADR        0x00001F00  /* PHY Address Mask                  */

/* MII Management Indicators Register */
#define MIND_BUSY           0x00000001  /* MII is Busy                       */
#define MIND_SCAN           0x00000002  /* MII Scanning in Progress          */
#define MIND_NOT_VAL        0x00000004  /* MII Read Data not valid           */
#define MIND_MII_LINK_FAIL  0x00000008  /* MII Link Failed                   */

/* Command Register */
#define CR_RX_EN            0x00000001  /* Enable Receive                    */
#define CR_TX_EN            0x00000002  /* Enable Transmit                   */
#define CR_REG_RES          0x00000008  /* Reset Host Registers              */
#define CR_TX_RES           0x00000010  /* Reset Transmit Datapath           */
#define CR_RX_RES           0x00000020  /* Reset Receive Datapath            */
#define CR_PASS_RUNT_FRM    0x00000040  /* Pass Runt Frames                  */
#define CR_PASS_RX_FILT     0x00000080  /* Pass RX Filter                    */
#define CR_TX_FLOW_CTRL     0x00000100  /* TX Flow Control                   */
#define CR_RMII             0x00000200  /* Reduced MII Interface             */
#define CR_FULL_DUP         0x00000400  /* Full Duplex                       */

/* Status Register */
#define SR_RX_EN            0x00000001  /* Enable Receive                    */
#define SR_TX_EN            0x00000002  /* Enable Transmit                   */

/* Transmit Status Vector 0 Register */
#define TSV0_CRC_ERR        0x00000001  /* CRC error                         */
#define TSV0_LEN_CHKERR     0x00000002  /* Length Check Error                */
#define TSV0_LEN_OUTRNG     0x00000004  /* Length Out of Range               */
#define TSV0_DONE           0x00000008  /* Tramsmission Completed            */
#define TSV0_MCAST          0x00000010  /* Multicast Destination             */
#define TSV0_BCAST          0x00000020  /* Broadcast Destination             */
#define TSV0_PKT_DEFER      0x00000040  /* Packet Deferred                   */
#define TSV0_EXC_DEFER      0x00000080  /* Excessive Packet Deferral         */
#define TSV0_EXC_COLL       0x00000100  /* Excessive Collision               */
#define TSV0_LATE_COLL      0x00000200  /* Late Collision Occured            */
#define TSV0_GIANT          0x00000400  /* Giant Frame                       */
#define TSV0_UNDERRUN       0x00000800  /* Buffer Underrun                   */
#define TSV0_BYTES          0x0FFFF000  /* Total Bytes Transferred           */
#define TSV0_CTRL_FRAME     0x10000000  /* Control Frame                     */
#define TSV0_PAUSE          0x20000000  /* Pause Frame                       */
#define TSV0_BACK_PRESS     0x40000000  /* Backpressure Method Applied       */
#define TSV0_VLAN           0x80000000  /* VLAN Frame                        */

/* Transmit Status Vector 1 Register */
#define TSV1_BYTE_CNT       0x0000FFFF  /* Transmit Byte Count               */
#define TSV1_COLL_CNT       0x000F0000  /* Transmit Collision Count          */

/* Receive Status Vector Register */
#define RSV_BYTE_CNT        0x0000FFFF  /* Receive Byte Count                */
#define RSV_PKT_IGNORED     0x00010000  /* Packet Previously Ignored         */
#define RSV_RXDV_SEEN       0x00020000  /* RXDV Event Previously Seen        */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩免费看网站| 欧美一区二区在线免费观看| 欧美一区二区视频免费观看| 日韩毛片在线免费观看| 寂寞少妇一区二区三区| 欧美视频精品在线| 中文字幕在线一区| 老鸭窝一区二区久久精品| 精品视频色一区| 亚洲欧美怡红院| 国产成人免费高清| 日韩女优制服丝袜电影| 亚洲成av人在线观看| 91在线porny国产在线看| 久久精品一区二区三区不卡牛牛| 天天免费综合色| 一本到三区不卡视频| 中文字幕精品综合| 国产一区二区三区免费| 91精品国产综合久久久久久漫画 | 久久影院视频免费| 蜜臀av在线播放一区二区三区| 在线观看免费一区| 最近日韩中文字幕| 成人av网址在线| 久久精品欧美一区二区三区不卡 | 久久99精品久久久久| 884aa四虎影成人精品一区| 一区二区三区在线播放| 色综合久久综合中文综合网| 中文字幕日韩一区| 不卡av电影在线播放| 国产欧美精品日韩区二区麻豆天美| 精彩视频一区二区三区| 337p粉嫩大胆色噜噜噜噜亚洲| 麻豆成人综合网| 精品日韩在线观看| 精品一区二区三区av| 欧美va在线播放| 国产九九视频一区二区三区| 亚洲精品在线免费播放| 韩国一区二区在线观看| 久久久久久99精品| 丁香婷婷综合激情五月色| 国产蜜臀97一区二区三区| 国产999精品久久| 国产精品久久看| 99精品一区二区| 亚洲乱码精品一二三四区日韩在线| 99久久精品免费看国产免费软件| 国产精品久久久久aaaa樱花| 成人精品免费网站| 中文字幕欧美一区| 91福利视频在线| 日本不卡在线视频| 日韩欧美国产三级| 国产精品2024| 中文字幕日韩精品一区 | 国产成人99久久亚洲综合精品| 国产三级三级三级精品8ⅰ区| 懂色av一区二区在线播放| 中文字幕一区二区日韩精品绯色| 一本大道av一区二区在线播放| 一区二区三区加勒比av| 欧美日韩精品电影| 美女视频黄频大全不卡视频在线播放| 日韩精品影音先锋| 国产米奇在线777精品观看| 国产精品青草久久| 欧美自拍偷拍午夜视频| 亚洲成人av一区二区三区| 欧美成人艳星乳罩| 成人网在线免费视频| 夜色激情一区二区| 欧美一区二区三区视频在线| 国内成人自拍视频| 最新国产精品久久精品| 欧美日韩国产精选| 国产成人激情av| 一片黄亚洲嫩模| 精品日韩一区二区三区免费视频| 国产成人在线视频免费播放| 一区二区三区.www| 日韩精品一区国产麻豆| 高清在线成人网| 午夜伊人狠狠久久| 久久九九国产精品| 欧美视频一区在线| 国内精品免费**视频| 一区二区三区不卡视频| 久久综合九色综合97婷婷女人 | 91豆麻精品91久久久久久| 麻豆精品视频在线观看| 国产精品激情偷乱一区二区∴| 欧美日韩一区久久| 国产成人午夜精品5599| 亚洲成人一区在线| 欧美激情在线一区二区三区| 欧美综合一区二区| 国产精品资源站在线| 亚洲aⅴ怡春院| 欧美激情一区二区三区全黄| 欧美日韩免费观看一区三区| 国产成人亚洲综合a∨猫咪| 五月婷婷激情综合网| 国产精品无码永久免费888| 正在播放亚洲一区| 不卡免费追剧大全电视剧网站| 免费久久精品视频| 亚洲免费电影在线| 国产亚洲精品aa午夜观看| 欧美精品在欧美一区二区少妇| 波多野结衣在线aⅴ中文字幕不卡| 日日欢夜夜爽一区| 亚洲欧美国产高清| 欧美韩日一区二区三区| 欧美一区日韩一区| 在线视频一区二区三| 国产精品亚洲一区二区三区在线 | 国产资源精品在线观看| 亚洲国产日韩a在线播放性色| 欧美激情综合五月色丁香小说| 91精品国产欧美日韩| 色婷婷av一区| 成人午夜激情视频| 狠狠色狠狠色综合| 日韩av一区二区三区四区| 一区二区免费看| 亚洲人午夜精品天堂一二香蕉| 久久精品视频在线看| 欧美成人精品二区三区99精品| 欧美色大人视频| 91福利社在线观看| 99re视频这里只有精品| 国产成人av网站| 韩国欧美一区二区| 激情综合五月天| 青青草国产成人99久久| 亚洲va韩国va欧美va| 亚洲蜜臀av乱码久久精品 | 欧美一区二区三区人| 欧美视频一区二| 欧美在线免费播放| 一本久道久久综合中文字幕| 波多野结衣中文字幕一区二区三区| 国产一区二区三区四区在线观看| 久久机这里只有精品| 日本va欧美va精品| 肉丝袜脚交视频一区二区| 亚洲bt欧美bt精品| 同产精品九九九| 日韩va欧美va亚洲va久久| 五月天国产精品| 日韩高清欧美激情| 日日夜夜一区二区| 蜜臂av日日欢夜夜爽一区| 日本午夜精品视频在线观看 | 免费日韩伦理电影| 日本sm残虐另类| 另类小说视频一区二区| 精品午夜一区二区三区在线观看| 久久电影网站中文字幕 | 99r精品视频| 色婷婷av一区二区三区gif| 在线看一区二区| 欧美色欧美亚洲另类二区| 69堂成人精品免费视频| 日韩一级完整毛片| 日韩欧美国产精品| 国产色91在线| 亚洲视频 欧洲视频| 亚洲一二三四久久| 日韩精品成人一区二区在线| 麻豆91免费观看| 国产精品1区二区.| av一区二区三区在线| 色94色欧美sute亚洲线路二| 欧美三级中文字| 日韩三级伦理片妻子的秘密按摩| 日韩亚洲欧美中文三级| 久久色在线观看| 国产精品视频一二三区| 一区二区三区国产豹纹内裤在线| 亚洲v中文字幕| 狠狠色综合日日| 99久久99久久综合| 欧美人妖巨大在线| 欧美不卡一区二区三区| 国产日韩在线不卡| 亚洲视频在线观看一区| 亚洲bt欧美bt精品777| 精彩视频一区二区三区| 99热精品国产| 欧美情侣在线播放| 国产亚洲欧美日韩日本| 亚洲欧美色图小说| 热久久国产精品| 成人激情校园春色| 在线观看日韩av先锋影音电影院| 7777女厕盗摄久久久|