亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? dsp2812應用實例 幫助需要用DSP2812做開發的設計者
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
在线观看91精品国产麻豆| 东方欧美亚洲色图在线| 亚洲激情图片一区| 国产精品久久99| 久久女同性恋中文字幕| 国产亚洲欧洲一区高清在线观看| 2017欧美狠狠色| 国产亚洲1区2区3区| 国产精品久久久久久久浪潮网站| 亚洲视频在线一区二区| 一卡二卡三卡日韩欧美| 亚洲电影中文字幕在线观看| 午夜精品福利视频网站| 青青草国产精品97视觉盛宴| 香蕉加勒比综合久久| 视频一区在线视频| 久久99国产精品成人| 激情综合色丁香一区二区| 国产大陆a不卡| 91久久人澡人人添人人爽欧美| 欧美性生活大片视频| 日韩一区国产二区欧美三区| 久久久综合精品| 亚洲精品视频一区| 蜜臀久久久久久久| www.成人在线| 日韩亚洲欧美一区二区三区| 久久久国际精品| 亚洲一区二区三区四区的| 日本中文字幕一区| 成人免费的视频| 欧美绝品在线观看成人午夜影视| 久久亚洲综合av| 一区二区三区av电影| 狠狠色狠狠色综合| 91片黄在线观看| 欧美精品123区| 国产精品久久久久久久久图文区 | 日韩色视频在线观看| 精品久久久久久综合日本欧美 | 一区二区久久久| 极品美女销魂一区二区三区免费| 99久久精品免费| 精品欧美乱码久久久久久1区2区 | 欧美日韩国产另类不卡| 久久精品夜色噜噜亚洲aⅴ| 亚洲一区二区三区四区在线免费观看 | 成人一区二区三区| 欧美一区二区三区人| 综合亚洲深深色噜噜狠狠网站| 免费观看在线综合| 在线视频国内自拍亚洲视频| 国产欧美视频一区二区| 日本大胆欧美人术艺术动态 | 日日夜夜免费精品视频| 97久久超碰国产精品| 精品久久久久久久久久久久包黑料 | 日韩中文字幕一区二区三区| av中文一区二区三区| 精品久久久久99| 琪琪久久久久日韩精品| 在线视频欧美精品| 亚洲女女做受ⅹxx高潮| 精品一区二区三区在线视频| 91精品欧美综合在线观看最新 | 欧美精品vⅰdeose4hd| 国产精品成人网| 成人免费毛片嘿嘿连载视频| 精品久久久久久久久久久院品网| 天天操天天色综合| 欧美色区777第一页| 亚洲主播在线播放| 色婷婷一区二区| 亚洲另类中文字| 91久久香蕉国产日韩欧美9色| 亚洲欧美在线视频观看| 99re热视频精品| 中文字幕日本不卡| 91丨九色丨蝌蚪富婆spa| 国产精品久久久久aaaa| 不卡欧美aaaaa| 国产精品视频你懂的| 成人18精品视频| 日韩美女久久久| 91片在线免费观看| 亚洲免费观看高清在线观看| 不卡的av电影在线观看| 国产精品福利av| 成人黄色av电影| 亚洲激情av在线| 欧美日韩亚洲不卡| 麻豆国产欧美日韩综合精品二区 | 日本免费新一区视频| 欧美成va人片在线观看| 高清国产午夜精品久久久久久| 国产精品成人午夜| 欧美日韩黄色影视| 国产专区欧美精品| 亚洲欧美电影院| 欧美一区日韩一区| 成人国产精品免费观看动漫| 亚洲永久免费视频| 日韩欧美国产一区二区三区| 国产白丝网站精品污在线入口| 亚洲欧美日韩精品久久久久| 欧美理论片在线| 国产精品白丝jk黑袜喷水| 亚洲一区二区三区免费视频| 欧美日韩激情一区二区三区| 国产在线精品免费av| 亚洲欧美综合另类在线卡通| 欧美日本视频在线| 成人av在线资源网| 日本人妖一区二区| |精品福利一区二区三区| 欧美一区二区在线免费播放| 成人免费视频免费观看| 日韩av中文字幕一区二区| 国产精品美日韩| 欧美成人精品1314www| 91久久精品国产91性色tv| 国产乱一区二区| 蜜臀av性久久久久蜜臀aⅴ流畅| 亚洲男同1069视频| 国产免费观看久久| 日韩视频中午一区| 91黄色激情网站| 成人动漫av在线| 国产一区二区三区黄视频| 亚洲成人午夜影院| 亚洲精品第一国产综合野| 久久久久久综合| 精品国产乱码久久久久久图片| 欧美精品自拍偷拍| 欧美日韩三级在线| 色av成人天堂桃色av| av不卡免费在线观看| 国产成人综合在线观看| 国产中文字幕精品| 激情综合五月婷婷| 久久99在线观看| 蜜桃视频在线观看一区| 奇米综合一区二区三区精品视频| 亚洲成人激情社区| 亚洲午夜免费视频| 亚洲地区一二三色| 丝袜诱惑制服诱惑色一区在线观看| 一区二区三区在线高清| 亚洲视频免费在线观看| 亚洲人被黑人高潮完整版| 亚洲欧美日韩国产手机在线| 亚洲日本青草视频在线怡红院| 国产精品国产三级国产aⅴ原创| 国产精品久久久久国产精品日日| 亚洲欧洲成人av每日更新| 中文字幕在线不卡一区| 亚洲激情六月丁香| 婷婷激情综合网| 麻豆高清免费国产一区| 精彩视频一区二区| 国产精品中文有码| 成人网页在线观看| 成人av网站在线观看| 在线看国产一区| 欧美二区乱c少妇| 精品嫩草影院久久| 国产精品国产馆在线真实露脸| 亚洲特黄一级片| 水野朝阳av一区二区三区| 激情综合亚洲精品| av午夜精品一区二区三区| 一本色道亚洲精品aⅴ| 日韩亚洲欧美高清| 久久你懂得1024| 成人免费在线视频观看| 午夜伦欧美伦电影理论片| 青娱乐精品视频| 岛国一区二区在线观看| 欧美在线你懂的| 久久中文娱乐网| 亚洲三级理论片| 蜜桃一区二区三区在线观看| 成人综合在线视频| 欧美日本在线一区| 国产视频不卡一区| 亚洲国产精品尤物yw在线观看| 久久er精品视频| 色综合久久88色综合天天6| 日韩一级成人av| 亚洲欧美区自拍先锋| 精品一区二区久久| 欧美伊人精品成人久久综合97| 久久夜色精品一区| 亚洲v中文字幕| www.亚洲在线| 精品国产成人系列| 一区二区欧美国产| 国产精品乡下勾搭老头1| 亚洲一区在线观看免费观看电影高清| 一区二区在线观看视频 |