亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? dsp2812應用實例 幫助需要用DSP2812做開發的設計者
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

extern unsigned int Sci_VarRx[100];
extern unsigned int i,j;
extern unsigned int Send_Flag;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲精品成人在线| 久久久久久免费毛片精品| 高清不卡在线观看| 国产精品一区三区| 国产一区在线观看视频| 国产一区二区三区国产| 久久精品国产网站| 国产一区二区三区免费观看| 激情伊人五月天久久综合| 激情欧美日韩一区二区| 狠狠色狠狠色合久久伊人| 黑人巨大精品欧美黑白配亚洲| 日韩成人精品视频| 免费观看成人av| 精品一区二区三区免费| 国产伦精品一区二区三区免费| 国内精品伊人久久久久影院对白| 精久久久久久久久久久| 国产成人av电影| 成人精品一区二区三区四区 | 欧美色综合久久| 欧美午夜一区二区三区免费大片| 欧美三级在线播放| 日韩欧美亚洲国产精品字幕久久久| 欧美一二三区在线观看| 国产欧美一区二区精品忘忧草| 中文字幕va一区二区三区| 一级做a爱片久久| 麻豆国产欧美日韩综合精品二区 | 欧美精品在线观看播放| 精品美女在线播放| 亚洲国产精品av| 亚洲不卡av一区二区三区| 久久精品av麻豆的观看方式| 成人免费黄色大片| 欧美日韩在线播放| 欧美经典三级视频一区二区三区| 亚洲最色的网站| 国产激情91久久精品导航| 色诱视频网站一区| 日韩欧美亚洲国产另类| 亚洲精品写真福利| 国产麻豆欧美日韩一区| 欧美视频三区在线播放| 日本一区二区三区在线观看| 亚洲第一在线综合网站| 成人丝袜18视频在线观看| 欧美精品自拍偷拍动漫精品| 久久影院午夜片一区| 亚洲自拍偷拍网站| 成人三级伦理片| 欧美一区二区三区四区五区| 亚洲欧美日韩在线| 久88久久88久久久| 欧美精品久久一区二区三区| 国产精品久久久久久久久快鸭| 久久精品国产精品亚洲精品| 在线观看成人免费视频| 综合久久给合久久狠狠狠97色| 蜜桃一区二区三区四区| 欧美性感一区二区三区| 国产精品丝袜黑色高跟| 国内精品写真在线观看| 欧美一三区三区四区免费在线看 | 精品99一区二区| 午夜影视日本亚洲欧洲精品| 91网页版在线| 综合亚洲深深色噜噜狠狠网站| 国产精品自拍一区| 精品国产一区二区三区不卡 | 国产99久久久国产精品潘金| 337p亚洲精品色噜噜噜| 亚洲一线二线三线久久久| 成人av网站大全| 国产精品久久久久久久久图文区| 国产精品一二一区| 久久综合九色欧美综合狠狠| 日本午夜精品视频在线观看| 91精品国产综合久久香蕉麻豆| 亚洲成人免费av| 在线成人高清不卡| 日韩国产一区二| 91麻豆精品国产91久久久久久久久 | 6080午夜不卡| 石原莉奈一区二区三区在线观看| 欧美日韩一区二区在线观看| 亚洲综合成人在线视频| 欧美久久一区二区| 青草国产精品久久久久久| 日韩一级免费观看| 精品一区二区久久久| 国产欧美日韩激情| 91在线高清观看| 天天影视网天天综合色在线播放| 在线91免费看| 国产精品一级片在线观看| 中文字幕人成不卡一区| 色哟哟日韩精品| 午夜久久久久久久久久一区二区| 精品久久免费看| 成人免费毛片嘿嘿连载视频| 亚洲免费观看在线观看| 欧美美女直播网站| 国产美女精品一区二区三区| 国产精品每日更新在线播放网址| 色综合久久久久综合体桃花网| 亚洲一区二区三区小说| 3atv在线一区二区三区| 国产a区久久久| 亚洲福利一二三区| 久久久蜜桃精品| 91蜜桃在线免费视频| 日本特黄久久久高潮| 欧美激情一区二区三区在线| 在线免费av一区| 国产美女娇喘av呻吟久久| 亚洲精品乱码久久久久| 久久婷婷色综合| 欧美综合天天夜夜久久| 国产在线精品一区二区| 亚洲欧美电影一区二区| 欧美大片免费久久精品三p| 色素色在线综合| 韩国午夜理伦三级不卡影院| 亚洲一区二区精品视频| 久久九九影视网| 欧美一区二区三区在线电影| 日本精品一区二区三区四区的功能| 麻豆成人在线观看| 亚洲影院理伦片| 国产精品久久久久影视| 精品国产一区二区三区久久影院| 欧美日韩激情一区二区| 99re热视频这里只精品| 国模无码大尺度一区二区三区| 五月天网站亚洲| 亚洲免费观看高清完整| 国产人妖乱国产精品人妖| 欧美一区二区福利视频| 色8久久人人97超碰香蕉987| 波多野结衣亚洲| 国产精品一区久久久久| 久久99蜜桃精品| 丝袜美腿成人在线| 一区二区三区四区av| 国产精品免费视频观看| 久久久www免费人成精品| 日韩欧美视频在线| 欧美人与z0zoxxxx视频| 日本韩国一区二区| 成人av电影在线| 国产成人av在线影院| 国产麻豆精品视频| 国产精品资源在线| 国产.精品.日韩.另类.中文.在线.播放| 视频一区中文字幕| 午夜精品福利视频网站| 亚洲综合一区二区精品导航| 亚洲男人的天堂av| 亚洲成人一二三| 午夜av区久久| 秋霞电影网一区二区| 美女在线视频一区| 久久电影网站中文字幕| 狠狠色丁香久久婷婷综| 成人爽a毛片一区二区免费| 成人av小说网| 在线观看欧美日本| 欧美一区二区日韩一区二区| 日韩欧美一区中文| 久久综合久久综合久久| 日韩一区在线免费观看| 亚洲摸摸操操av| 亚洲成人av电影| 免费亚洲电影在线| 国产**成人网毛片九色| 色久优优欧美色久优优| 欧美高清视频一二三区| 日韩午夜激情视频| 久久精品一区四区| 亚洲精品成人a在线观看| 日韩专区中文字幕一区二区| 精品午夜久久福利影院| www.成人网.com| 91精品国产综合久久小美女| 国产欧美日韩视频在线观看| 亚洲人一二三区| 经典三级一区二区| 色先锋久久av资源部| 91精品国产综合久久久久久久久久| 亚洲精品一区二区三区蜜桃下载| 亚洲日韩欧美一区二区在线| 视频一区视频二区中文| 成人午夜在线视频| 在线播放中文一区| 中文字幕综合网| 久久精品国产99国产精品| 99精品偷自拍| 2020国产精品自拍| 亚洲宅男天堂在线观看无病毒|