亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp281x_mcbsp.h

?? 用tms320f2812實現對三相晶閘管的調節,實現交直流的變換
?? H
?? 第 1 頁 / 共 3 頁
字號:
// TI File $Revision: /main/2 $
// Checkin $Date: April 28, 2005   14:57:24 $
//###########################################################################
//
// FILE:   DSP281x_Mcbsp.h
//
// TITLE:  DSP281x Device McBSP Register Definitions.
//
//###########################################################################
// $TI Release: DSP281x Header Files V1.11 $
// $Release Date: September 26, 2007 $
//###########################################################################

#ifndef DSP281x_MCBSP_H
#define DSP281x_MCBSP_H

#ifdef __cplusplus
extern "C" {
#endif


//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {       // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16            all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {       // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16            all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {       // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16            all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {       // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {       // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {       // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     RFULL:1;     // 2     Receive  full    
   Uint16     RSYNCERR:1;  // 7     Receive  syn error
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {         // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16           all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {         // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive frame length    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16           all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {         // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16           all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {         // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit frame length    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {        // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     rsvd:1;       // 14   reserved 
   Uint16     GSYNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16              all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {        // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16              all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {         // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16             all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {         // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16             all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {         // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16              all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {         // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲欧美日韩综合aⅴ视频| 亚洲综合激情另类小说区| 中文字幕亚洲成人| 亚洲成av人影院| 粉嫩嫩av羞羞动漫久久久| 欧美性色黄大片| 中文字幕av不卡| 男女性色大片免费观看一区二区| 国产电影一区在线| 91精品国产综合久久久久| 亚洲丝袜美腿综合| 国产麻豆日韩欧美久久| 欧美女孩性生活视频| 国产精品乱码人人做人人爱| 欧美bbbbb| 91精品视频网| 亚洲超碰精品一区二区| 99久久久国产精品| 国产日韩欧美一区二区三区综合 | 午夜精品久久久久久久99樱桃 | 国产一区二区三区四区五区入口| 色婷婷综合激情| 国产精品高潮呻吟久久| 国产成人在线色| 3d成人h动漫网站入口| 亚洲人成伊人成综合网小说| 国产成人精品三级麻豆| 久久女同精品一区二区| 捆绑紧缚一区二区三区视频| 欧美丝袜丝交足nylons图片| 亚洲精品福利视频网站| 99精品久久99久久久久| 欧美极品少妇xxxxⅹ高跟鞋| 国产成人免费在线观看不卡| 久久亚洲免费视频| 国产高清在线观看免费不卡| 久久综合九色综合97婷婷| 久久国产婷婷国产香蕉| 精品国产三级电影在线观看| 日本不卡视频一二三区| 日韩午夜在线播放| 久久精品av麻豆的观看方式| 26uuu色噜噜精品一区二区| 经典三级视频一区| 国产欧美一区二区精品忘忧草| 国产久卡久卡久卡久卡视频精品| 久久婷婷成人综合色| 国产成人免费网站| 国产精品二三区| 欧美亚洲国产怡红院影院| 亚洲欧美日韩在线不卡| 欧美日本韩国一区二区三区视频| 日日夜夜免费精品| xvideos.蜜桃一区二区| 不卡一区二区中文字幕| 一区二区日韩电影| 日韩一级片在线播放| 国产成人精品三级| 亚洲激情六月丁香| 日韩欧美中文一区| www.日韩精品| 天天影视网天天综合色在线播放| 精品剧情在线观看| 成人国产精品免费观看视频| 一区二区三区中文字幕精品精品 | 欧美一区二区三区不卡| 国产精品一区二区在线观看不卡| 一色屋精品亚洲香蕉网站| 欧美高清视频不卡网| 国产露脸91国语对白| 亚洲精品中文在线观看| 欧美一个色资源| 99久久久精品| 久久爱www久久做| 亚洲免费视频中文字幕| 国产日韩欧美精品综合| 欧美手机在线视频| 国产成人精品综合在线观看| 亚洲成人综合在线| 欧美激情在线一区二区三区| 欧美日本在线播放| 99久久精品99国产精品| 蜜桃久久av一区| 国产精品免费视频一区| 在线成人免费观看| 色视频欧美一区二区三区| 精品一区二区三区在线观看| 一区二区三区美女视频| 2021中文字幕一区亚洲| 欧美日韩情趣电影| 99久久国产综合色|国产精品| 久久国产日韩欧美精品| 亚洲国产精品自拍| 亚洲欧洲一区二区三区| 久久久不卡网国产精品二区| 欧美日韩精品一区二区三区四区 | 成人伦理片在线| 麻豆免费看一区二区三区| 亚洲高清免费视频| 国产精品久久久久久久久快鸭 | 国产盗摄视频一区二区三区| 亚洲国产精品久久久久婷婷884| 国产精品免费久久久久| 26uuu欧美| 精品国产乱子伦一区| 日韩欧美国产电影| 欧美日韩免费观看一区三区| 91久久精品网| 99精品久久免费看蜜臀剧情介绍| 丁香婷婷综合激情五月色| 国产精品综合在线视频| 久久福利视频一区二区| 美女一区二区三区| 视频一区二区三区入口| 日韩国产精品久久久久久亚洲| 亚洲一区自拍偷拍| 亚洲一卡二卡三卡四卡| 亚洲激情欧美激情| 亚洲高清不卡在线观看| 亚洲韩国一区二区三区| 午夜伊人狠狠久久| 日本亚洲三级在线| 久久精品国产免费| 国产一区二区91| 成人激情午夜影院| 99久久99久久精品国产片果冻| 99精品1区2区| 欧美系列一区二区| 这里是久久伊人| 国内精品久久久久影院一蜜桃| 久久免费电影网| 欧美一级日韩一级| 久久综合久久鬼色| 中文久久乱码一区二区| 午夜在线成人av| 激情图片小说一区| 国产精品亚洲人在线观看| youjizz国产精品| 在线视频亚洲一区| 91精品国产综合久久香蕉的特点| 久久综合久久鬼色中文字| 国产精品无码永久免费888| 亚洲视频 欧洲视频| 亚洲电影你懂得| 国产一区二区免费视频| 91视频免费观看| 91精品国产全国免费观看| 精品国产乱码久久久久久夜甘婷婷| 久久精品这里都是精品| 亚洲人成影院在线观看| 日本aⅴ免费视频一区二区三区| 狠狠色狠狠色合久久伊人| 99r国产精品| 91精品国产91久久久久久一区二区 | eeuss鲁片一区二区三区在线观看 eeuss鲁片一区二区三区在线看 | 日本一区二区三区dvd视频在线| 亚洲蜜臀av乱码久久精品| 日韩成人免费电影| 99国产精品久| 精品国产伦一区二区三区免费 | 色综合色狠狠综合色| 日韩一区二区三区在线观看| 欧美国产精品一区二区| 男女性色大片免费观看一区二区 | xnxx国产精品| 亚洲一区二区三区激情| 国产成人高清视频| 91.com在线观看| 中文字幕永久在线不卡| 老色鬼精品视频在线观看播放| 一本在线高清不卡dvd| www一区二区| 日韩福利视频导航| 91激情在线视频| 中文子幕无线码一区tr| 久久99精品网久久| 欧美日韩一区三区| 一区二区在线观看不卡| 不卡视频在线看| 久久久99久久| 激情综合亚洲精品| 5566中文字幕一区二区电影| 综合久久久久久久| 国产盗摄一区二区三区| 精品国产亚洲在线| 日韩电影一区二区三区四区| 色猫猫国产区一区二在线视频| 国产欧美日韩久久| 国产一区二区三区久久悠悠色av | 久久久久久黄色| 久久99精品久久久久| 91精品免费在线| 视频一区二区三区入口| 欧美日韩专区在线| 亚洲成人午夜电影| 欧美日韩的一区二区| 亚洲一级片在线观看| 欧美三级韩国三级日本一级| 亚洲在线成人精品| 欧美午夜精品久久久久久孕妇|