亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? dsp 事件管理 定時器使用 PWM使用
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产电影一区二区三区| 欧美一级爆毛片| 欧美一级专区免费大片| 欧美va日韩va| 一区二区三区四区蜜桃| 天天影视网天天综合色在线播放| 蜜臀av性久久久久蜜臀av麻豆| 久久99精品网久久| 91网上在线视频| 91精品国产综合久久久久久漫画| www国产成人免费观看视频 深夜成人网 | 亚洲综合在线免费观看| 捆绑紧缚一区二区三区视频| 成人精品视频.| 日韩一级二级三级| 亚洲色欲色欲www| 青青草国产成人av片免费| 国产美女主播视频一区| 精品视频在线免费观看| 欧美国产欧美综合| 青青草原综合久久大伊人精品| 成人精品小蝌蚪| 久久综合狠狠综合久久综合88| 亚洲最快最全在线视频| 成人h动漫精品一区二区| 在线不卡a资源高清| 亚洲男人的天堂网| 国产寡妇亲子伦一区二区| 欧美人与禽zozo性伦| 中文字幕在线一区二区三区| 一区二区三区av电影 | 久久亚洲精华国产精华液| 国产精品麻豆视频| 国产亚洲成年网址在线观看| 视频在线在亚洲| 久久不见久久见中文字幕免费| www.欧美色图| 久久精品一区蜜桃臀影院| 亚洲在线中文字幕| 国产精品女同互慰在线看| 久久久99久久| 国产亚洲欧洲997久久综合| 欧美一卡二卡在线| 欧美日韩精品欧美日韩精品一| 日韩不卡免费视频| 56国语精品自产拍在线观看| 日韩欧美一二区| 亚洲中国最大av网站| 国产精品一二二区| 欧美精品在线观看播放| 洋洋av久久久久久久一区| 国产麻豆视频一区| 日本韩国视频一区二区| 亚洲免费高清视频在线| 国产麻豆午夜三级精品| 久久九九久精品国产免费直播| 欧美aa在线视频| 欧美日韩五月天| 亚洲另类春色国产| 91在线视频播放| 亚洲成av人影院在线观看网| 在线91免费看| 国产一区中文字幕| 亚洲成精国产精品女| 日韩免费性生活视频播放| 成人深夜在线观看| 亚洲国产裸拍裸体视频在线观看乱了| 日韩一区二区免费在线电影| 久久不见久久见中文字幕免费| 国产亚洲精品免费| 色婷婷综合久色| 国产黄色精品网站| 丝袜亚洲另类丝袜在线| 国产精品久久久久婷婷二区次| 欧美精品高清视频| 波多野结衣中文字幕一区二区三区| 亚洲va国产va欧美va观看| 欧美激情艳妇裸体舞| 欧美影院一区二区三区| 成人免费毛片app| 理论电影国产精品| 亚洲综合精品自拍| 国产精品色婷婷久久58| 精品国产sm最大网站免费看| 欧美三级一区二区| 岛国一区二区三区| 美腿丝袜一区二区三区| 日本v片在线高清不卡在线观看| 视频一区免费在线观看| 久久精品国产99久久6| 国产一区二区免费看| jlzzjlzz欧美大全| 欧美三电影在线| 欧美刺激脚交jootjob| 91美女在线看| 成人小视频免费观看| 国产精品91xxx| 国产精品69久久久久水密桃| 激情综合色播五月| 国产精品亚洲第一区在线暖暖韩国| 免费成人小视频| 久久精品国产澳门| 国产一区二区三区免费播放| 国产一区二区三区国产| 国产精品自产自拍| 成人永久免费视频| 一道本成人在线| 欧洲中文字幕精品| 制服丝袜日韩国产| 欧美精品一区二区三区蜜桃| 欧美国产精品中文字幕| 亚洲欧美日韩电影| 首页国产欧美日韩丝袜| 国产一区91精品张津瑜| 色偷偷久久一区二区三区| 亚洲精选视频在线| 久久99精品久久久久久| 综合欧美一区二区三区| 亚洲va欧美va人人爽| 久久精品国产99国产| 不卡一区二区中文字幕| 欧美影院精品一区| 久久免费电影网| 亚洲一区二区视频| 精品一区免费av| 欧美亚洲自拍偷拍| 国产亚洲综合av| 五月激情六月综合| 成人免费高清视频在线观看| 欧美日韩第一区日日骚| 国产精品网友自拍| 久热成人在线视频| 在线一区二区三区四区五区 | 亚洲国产精品成人综合| 午夜精品久久久久久久99水蜜桃 | 亚洲妇熟xx妇色黄| 国产一区二区91| 欧美一区二区视频在线观看 | 中文字幕第一区| 久久精品国产精品亚洲综合| 在线看国产一区二区| 国产精品污污网站在线观看| 久久av老司机精品网站导航| 欧美日韩亚州综合| 亚洲综合视频网| 91麻豆国产自产在线观看| 国产精品美女视频| 国产一区二区中文字幕| 欧美不卡一区二区三区四区| 免费高清不卡av| 51午夜精品国产| 日韩激情视频网站| 欧美一区二区视频在线观看 | 色综合久久中文字幕| 亚洲人被黑人高潮完整版| 99久久国产免费看| 亚洲女人****多毛耸耸8| 白白色 亚洲乱淫| 国产精品久久久久久久久免费樱桃| 懂色av中文一区二区三区 | 午夜一区二区三区在线观看| 欧美日韩综合在线免费观看| 五月婷婷激情综合网| 日韩欧美亚洲一区二区| 国产成人精品午夜视频免费| 国产精品久久久久久久浪潮网站| 色综合色综合色综合色综合色综合 | 亚洲精品成人天堂一二三| 91成人看片片| 九九精品一区二区| 国产精品久久久久久户外露出| 91黄视频在线| 久久成人综合网| 国产精品对白交换视频| 欧美放荡的少妇| 国产成人av电影在线播放| 亚洲一二三区视频在线观看| 日韩欧美在线123| av爱爱亚洲一区| 久久精品国产精品亚洲红杏| 亚洲男女一区二区三区| 久久蜜桃av一区精品变态类天堂 | 一区二区三区精品视频| 日韩欧美一级在线播放| 91社区在线播放| 狠狠色丁香久久婷婷综合丁香| 亚洲与欧洲av电影| 日本一区二区三区四区| 日韩视频一区二区| 91国内精品野花午夜精品| 国产91清纯白嫩初高中在线观看| 婷婷丁香久久五月婷婷| 136国产福利精品导航| 国产三级精品三级| 欧美一区二区视频网站| 欧美乱妇一区二区三区不卡视频| av日韩在线网站| 国产成人在线看| 国产成人aaa| 国产一区视频网站|