亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? FLASH存儲 AD采樣 操作FLASH 讀取數據
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美电影免费观看高清完整版在线观看| 日本视频一区二区三区| 中文字幕中文乱码欧美一区二区| 国产午夜亚洲精品不卡| 久久精品视频免费观看| 国产欧美精品一区二区色综合 | 亚洲视频电影在线| 亚洲精品综合在线| 亚洲sss视频在线视频| 精品制服美女久久| 欧美日韩国产在线观看| 欧美xingq一区二区| 一区二区三区四区在线播放| 久久99九九99精品| 99v久久综合狠狠综合久久| 欧美一区二区三区视频免费| 国产精品每日更新| 久久电影网电视剧免费观看| 91丨九色丨蝌蚪富婆spa| 日韩欧美国产高清| 亚洲一区二区高清| 成人av网址在线| 久久久亚洲午夜电影| 日本不卡123| 欧美经典一区二区三区| 欧美aaaaaa午夜精品| 91免费国产在线| 国产精品久久久久影视| 国产一区二区视频在线| 日韩午夜激情视频| 亚洲国产精品影院| 欧美精品v国产精品v日韩精品 | 制服丝袜中文字幕一区| 亚洲影院理伦片| 在线日韩av片| 婷婷夜色潮精品综合在线| 在线视频一区二区三| 亚洲国产视频在线| 欧美日产在线观看| 日本不卡视频一二三区| 精品国产一区二区国模嫣然| 久久99国产精品免费网站| 久久久久久久久99精品| 97成人超碰视| 日本特黄久久久高潮| 国产视频一区在线观看| 99久久99精品久久久久久| 国产精品久久看| 欧美日韩一级二级| 久久疯狂做爰流白浆xx| 中文幕一区二区三区久久蜜桃| 91在线你懂得| 久草精品在线观看| 亚洲女人****多毛耸耸8| 日韩免费高清视频| 色综合av在线| 国产一区二区三区不卡在线观看 | 色婷婷国产精品| 欧美aⅴ一区二区三区视频| 国产精品久99| 精品不卡在线视频| 欧美色窝79yyyycom| 成人免费看黄yyy456| 久久成人免费网站| 亚洲国产综合视频在线观看| 国产精品久久夜| 精品国产在天天线2019| 欧美日韩一本到| 日本韩国欧美一区二区三区| 国产电影一区二区三区| 精品一区二区三区影院在线午夜| 亚洲成人一区二区在线观看| 亚洲欧洲日韩av| 亚洲色图视频免费播放| 亚洲视频在线一区观看| 亚洲精品国产a| 亚洲成人一区在线| 欧美96一区二区免费视频| 天天射综合影视| 青青草97国产精品免费观看| 欧美aaaaaa午夜精品| 久久丁香综合五月国产三级网站| 日韩精品电影在线| 毛片不卡一区二区| 国产一区二三区| 成人免费毛片片v| 在线免费视频一区二区| 欧美日韩精品一区视频| 欧美mv日韩mv国产网站app| 欧美日韩久久久一区| 日韩一区二区三区观看| 国产午夜精品一区二区三区四区| 国产三级欧美三级日产三级99| 国产精品家庭影院| 一区二区三区久久久| 日本va欧美va精品| 成人av综合一区| 欧美体内she精视频| 亚洲精品在线观看网站| 亚洲丝袜美腿综合| 日本美女一区二区三区视频| 成人三级在线视频| 91精品国产黑色紧身裤美女| 久久久久久毛片| 日韩精品亚洲一区二区三区免费| 国产精品99久久久| 91精品久久久久久久91蜜桃| 中文久久乱码一区二区| 精品亚洲porn| 欧美在线你懂得| 中文字幕中文字幕在线一区 | 91丨porny丨户外露出| 亚洲成人午夜影院| 国产成人av电影| 久久综合狠狠综合久久综合88| 亚洲国产欧美在线人成| 日本高清成人免费播放| 亚洲视频小说图片| 91精彩视频在线| 亚洲一区视频在线| 色婷婷av久久久久久久| 综合自拍亚洲综合图不卡区| 成人高清视频免费观看| 亚洲免费电影在线| 91丨九色丨国产丨porny| 国产精品国产三级国产aⅴ入口 | 日韩天堂在线观看| 日韩电影在线免费观看| 6080日韩午夜伦伦午夜伦| 亚洲成人综合网站| 日韩三级在线免费观看| 蜜桃传媒麻豆第一区在线观看| 日韩一区二区免费电影| 狠狠色丁香婷婷综合| 中文字幕中文字幕一区二区| 在线视频亚洲一区| 免费观看30秒视频久久| 国产精品全国免费观看高清| 在线视频国产一区| 精一区二区三区| 亚洲欧洲av在线| 91精品麻豆日日躁夜夜躁| 国产精品一区二区黑丝| 亚洲一区二区精品久久av| 欧美一个色资源| 色综合中文字幕国产 | 午夜天堂影视香蕉久久| 精品国产成人在线影院| 色噜噜狠狠成人网p站| 日韩高清电影一区| 亚洲人一二三区| 欧美精品一区二区蜜臀亚洲| 91在线porny国产在线看| 麻豆91免费观看| 亚洲一级二级在线| 亚洲欧洲日韩女同| 国产欧美日韩在线看| 欧美大度的电影原声| 欧美视频一区二区在线观看| 不卡一区二区三区四区| 国产成人亚洲综合色影视| 久久成人免费电影| 蜜桃精品视频在线观看| 午夜a成v人精品| 亚洲va欧美va天堂v国产综合| 亚洲视频狠狠干| 中文字幕乱码久久午夜不卡| 精品国产青草久久久久福利| 91精品国产黑色紧身裤美女| 欧洲在线/亚洲| 欧美少妇bbb| 日韩精品一区二区三区在线| 日韩女优av电影在线观看| 91精品国产麻豆国产自产在线| 欧美日韩一区二区三区高清| 91久久精品一区二区二区| 欧美亚洲国产一区二区三区va | 久久青草国产手机看片福利盒子| 日韩色在线观看| 中文字幕精品三区| 中文字幕亚洲区| 日韩精品一区第一页| 风间由美一区二区三区在线观看 | 一区二区三区在线视频免费| 日韩精品一二三区| 99视频国产精品| 日韩一区二区免费在线电影| 久久综合国产精品| 亚洲一区二区视频| 韩国欧美国产1区| 色欧美日韩亚洲| 国产午夜精品久久久久久久| 亚洲一区免费视频| 国产在线精品一区二区不卡了| av在线免费不卡| 精品国产露脸精彩对白| 亚洲一区在线播放| av一区二区三区黑人| 91麻豆精品国产综合久久久久久| **欧美大码日韩|