亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? FLASH存儲 AD采樣 操作FLASH 讀取數(shù)據(jù)
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产亚洲精品福利| 在线观看日韩国产| 成人高清视频免费观看| 99精品欧美一区| 欧美日韩成人综合| 久久女同互慰一区二区三区| 中文字幕日韩一区| 亚洲超丰满肉感bbw| 久久99久久99小草精品免视看| 粉嫩绯色av一区二区在线观看| 日本大香伊一区二区三区| 91麻豆精品国产自产在线观看一区 | 91色porny在线视频| 欧美亚洲一区二区三区四区| 日韩女优电影在线观看| 中文字幕一区二区三区乱码在线| 亚洲高清免费视频| 国产成人精品aa毛片| 欧美三级视频在线播放| 久久亚洲捆绑美女| 亚洲一区二区三区四区在线观看 | www.欧美.com| 91精选在线观看| 中文字幕视频一区二区三区久| 亚洲国产精品尤物yw在线观看| 国产精品一区在线观看乱码| 在线观看网站黄不卡| 久久久久久97三级| 亚洲综合区在线| 国产乱对白刺激视频不卡| 欧美三级电影在线看| 国产精品午夜电影| 美腿丝袜亚洲综合| 在线观看欧美日本| 国产欧美日韩在线观看| 日本v片在线高清不卡在线观看| 成人app软件下载大全免费| 欧美一区二区三区喷汁尤物| 亚洲精品日韩综合观看成人91| 国产乱人伦精品一区二区在线观看| 精品视频资源站| 中文字幕中文字幕一区二区| 另类小说图片综合网| 欧美午夜电影在线播放| 国产精品久久久久久久久快鸭 | 91精品国产一区二区三区香蕉| 亚洲国产精品传媒在线观看| 蓝色福利精品导航| 在线成人av影院| 亚洲另类在线制服丝袜| 国产iv一区二区三区| 2023国产精品| 捆绑调教一区二区三区| 91 com成人网| 亚洲成人资源网| 色丁香久综合在线久综合在线观看| 中文在线免费一区三区高中清不卡| 久久精品国产在热久久| 在线综合+亚洲+欧美中文字幕| 亚洲国产日韩精品| 在线视频国内自拍亚洲视频| 成人欧美一区二区三区小说| 国产91精品露脸国语对白| 久久综合资源网| 狠狠色狠狠色综合系列| 日韩欧美中文字幕公布| 蜜臀va亚洲va欧美va天堂| 欧美二区三区91| 五月婷婷久久丁香| 欧美少妇bbb| 性做久久久久久| 欧美性受xxxx黑人xyx性爽| 日韩一区在线看| 91日韩精品一区| 一区二区三区自拍| 91福利视频网站| 亚洲一区日韩精品中文字幕| 在线观看一区不卡| 亚洲观看高清完整版在线观看| 在线观看不卡视频| 亚洲国产美女搞黄色| 欧美电影在线免费观看| 日本在线不卡视频| 欧美大度的电影原声| 久久电影国产免费久久电影| 精品理论电影在线观看| 国产精品自产自拍| 中文字幕+乱码+中文字幕一区| jvid福利写真一区二区三区| 亚洲欧美另类小说| 在线观看成人小视频| 日日骚欧美日韩| xfplay精品久久| aaa亚洲精品| 亚洲成人中文在线| 欧美电影免费观看完整版| 国产专区欧美精品| 国产精品成人网| 欧洲国内综合视频| 日本一不卡视频| 国产无人区一区二区三区| 99在线精品观看| 五月婷婷激情综合| 久久久久久久久久电影| 91免费国产在线观看| 天堂久久一区二区三区| 久久精品夜夜夜夜久久| 99国产精品99久久久久久| 午夜精品一区在线观看| 日韩欧美一级精品久久| 成人黄色片在线观看| 午夜久久久影院| 国产午夜亚洲精品午夜鲁丝片| 91欧美一区二区| 美女网站色91| 日韩一区在线播放| 日韩一区二区免费电影| 不卡的av中国片| 日韩在线一区二区三区| 日本一区二区视频在线观看| 欧美在线观看一区二区| 国产精品综合一区二区| 亚洲一区二区成人在线观看| 欧美成人激情免费网| 91在线你懂得| 黄页视频在线91| 亚洲一区二区四区蜜桃| 精品美女在线播放| 在线精品视频一区二区三四 | 国产精品美女一区二区在线观看| 欧美在线观看18| 国产v综合v亚洲欧| 日韩在线a电影| 亚洲天堂网中文字| 精品不卡在线视频| 欧美中文一区二区三区| 国产乱理伦片在线观看夜一区| 亚洲一区中文日韩| 日本一区二区三区在线观看| 8x8x8国产精品| 日本国产一区二区| 国产成人午夜精品5599| 免费日韩伦理电影| 亚洲影视在线播放| 中文字幕亚洲在| 久久久精品综合| 337p亚洲精品色噜噜噜| 色哟哟精品一区| 丁香啪啪综合成人亚洲小说| 日本亚洲三级在线| 亚洲一区在线看| 中文字幕视频一区| 久久久精品国产免费观看同学| 欧美日韩高清影院| 色婷婷激情综合| eeuss鲁一区二区三区| 国产精品亚洲人在线观看| 奇米精品一区二区三区在线观看| 亚洲一区二区三区中文字幕在线| 国产精品热久久久久夜色精品三区| 精品久久久网站| 欧美一二三四区在线| 欧美美女直播网站| 91欧美一区二区| 99精品视频一区| 成人精品免费视频| 国产一区二区成人久久免费影院| 免费人成网站在线观看欧美高清| 亚洲大片精品永久免费| 一区二区三区免费在线观看| 中文字幕日韩一区| 国产精品伦一区二区三级视频| 久久久久久影视| 精品国产一二三| 欧美成人a∨高清免费观看| 欧美巨大另类极品videosbest | 亚洲男人的天堂av| 国产精品丝袜黑色高跟| 久久久国产午夜精品| 亚洲精品一区二区三区蜜桃下载 | 午夜亚洲福利老司机| 亚洲一二三四区不卡| 亚洲一区二区三区四区在线观看| 一个色综合网站| 亚洲自拍偷拍av| 亚洲国产精品尤物yw在线观看| 亚洲综合精品自拍| 亚洲一区二区三区四区五区黄| 一区二区欧美国产| 亚洲成人一区二区| 亚洲gay无套男同| 日韩中文字幕亚洲一区二区va在线| 午夜精品国产更新| 日本不卡免费在线视频| 裸体健美xxxx欧美裸体表演| 激情图区综合网| 国产福利视频一区二区三区| 成人性色生活片免费看爆迷你毛片| 成人高清视频在线观看| 91视频国产资源|