亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? DSP CPU定時器的使用 中斷的使用 如何進入中斷
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品国产精品国产专区不片| 欧美美女喷水视频| 99久久99久久精品国产片果冻| 欧美日韩在线三级| 欧美国产日韩一二三区| 日韩国产一区二| 99在线视频精品| 久久久精品天堂| 美女视频黄免费的久久| 欧美专区在线观看一区| 中文字幕高清不卡| 国产高清精品久久久久| 日韩欧美一级二级三级久久久| 亚洲久草在线视频| 成人三级在线视频| 国产日韩三级在线| 美女视频黄久久| 欧美日韩视频在线观看一区二区三区 | 精品欧美一区二区在线观看| 国产精品不卡在线观看| 国产麻豆精品在线| 欧美精品一区二区精品网| 视频一区二区中文字幕| 欧美日韩你懂的| 蜜桃精品视频在线| 欧美高清性hdvideosex| 亚洲愉拍自拍另类高清精品| 91香蕉视频污| 一区二区三区精品在线观看| 91亚洲男人天堂| 亚洲精品自拍动漫在线| 91黄色小视频| 亚洲国产精品一区二区久久恐怖片| 91美女片黄在线观看91美女| 亚洲欧洲无码一区二区三区| 91美女片黄在线观看| 国产精品色哟哟| 97久久人人超碰| 亚洲综合一区二区三区| 欧美三级电影在线观看| 天天av天天翘天天综合网| 欧美精品丝袜中出| 男男视频亚洲欧美| 久久奇米777| 不卡一区在线观看| 亚洲欧美成aⅴ人在线观看| 欧美性猛交一区二区三区精品| 亚洲午夜在线电影| 91精品国产美女浴室洗澡无遮挡| 老司机精品视频导航| 久久综合狠狠综合久久激情| 成人午夜精品一区二区三区| 亚洲四区在线观看| 欧美久久久影院| 国产成人在线免费观看| 亚洲永久免费av| 欧美大片日本大片免费观看| 成人午夜私人影院| 亚洲国产综合91精品麻豆| xf在线a精品一区二区视频网站| 狠狠色丁香九九婷婷综合五月| 国产精品久久午夜夜伦鲁鲁| 欧美日韩另类一区| 国产一区二区影院| 亚洲国产日韩av| 久久久久高清精品| 欧美日韩另类一区| 丁香网亚洲国际| 日韩制服丝袜av| 中文字幕不卡一区| 欧美一区二区精品久久911| 丰满少妇久久久久久久| 亚洲成人一区在线| 国产精品色在线观看| 日韩视频国产视频| 在线观看一区二区精品视频| 精品一区二区三区久久| 一区二区三区四区不卡视频| 麻豆极品一区二区三区| 欧美电视剧在线看免费| www.欧美色图| 精品一区二区三区影院在线午夜| 亚洲人成网站在线| 久久五月婷婷丁香社区| www久久久久| 在线亚洲免费视频| 国产精品88888| 日韩黄色免费网站| 亚洲激情中文1区| 中文字幕精品一区二区精品绿巨人| 91.成人天堂一区| 91精品福利在线| aaa国产一区| 国产在线视频不卡二| 日韩av二区在线播放| 亚洲最大成人综合| 国产精品久久久一本精品| 久久亚洲私人国产精品va媚药| 欧美日韩一本到| 日本高清无吗v一区| 99久久免费精品| 国产91精品免费| 国产91精品在线观看| 国产精品一二三四五| 美脚の诱脚舐め脚责91| 日本中文在线一区| 久久精工是国产品牌吗| 欧美电影免费观看高清完整版在线| 中文字幕免费不卡在线| 亚洲精品亚洲人成人网在线播放| 26uuu亚洲| 精品久久久久99| 日韩一区二区三区在线观看| 欧美精品1区2区| 69堂国产成人免费视频| 日韩视频免费观看高清完整版 | 日韩欧美一区二区视频| 欧美高清www午色夜在线视频| 欧美日韩一区二区三区四区| 欧美四级电影在线观看| 欧美日韩精品一区二区三区蜜桃| 精品视频在线免费| 777久久久精品| 精品福利一二区| 国产午夜精品一区二区三区视频 | 不卡av免费在线观看| 成人一级黄色片| 91在线观看高清| 欧美欧美欧美欧美| 欧美视频三区在线播放| 欧美日韩国产123区| 91精品国产一区二区三区蜜臀| 欧美一级xxx| 久久这里只有精品视频网| 国产婷婷一区二区| 亚洲丝袜自拍清纯另类| 天天操天天干天天综合网| 久久丁香综合五月国产三级网站| 国产精品一区二区久激情瑜伽| 不卡的电影网站| 欧美天堂一区二区三区| 精品国一区二区三区| 国产精品色噜噜| 亚洲成人午夜电影| 国产伦精品一区二区三区免费迷 | 国产成人在线观看| 色婷婷av一区二区三区大白胸| 欧美午夜影院一区| 精品久久人人做人人爽| 亚洲人亚洲人成电影网站色| 亚洲18色成人| 国产一区二区在线电影| 欧美色涩在线第一页| 日韩欧美国产三级| 青娱乐精品视频| 狠狠色狠狠色综合系列| 99久久精品国产精品久久| 宅男噜噜噜66一区二区66| 国产嫩草影院久久久久| 午夜激情综合网| 91免费国产在线| 2021国产精品久久精品| 亚洲美女淫视频| 国产电影一区在线| 欧美日韩激情一区二区| 亚洲欧洲国产日韩| 韩国v欧美v日本v亚洲v| 欧美福利视频导航| 樱花影视一区二区| 国产一区999| 欧美成人精品高清在线播放| 亚洲夂夂婷婷色拍ww47| 成人伦理片在线| 久久在线观看免费| 免费在线观看日韩欧美| 色哦色哦哦色天天综合| 亚洲人成亚洲人成在线观看图片| 久久99国产精品成人| 欧美久久婷婷综合色| 精品一区精品二区高清| 欧美性xxxxx极品少妇| 久久久影视传媒| 日韩福利视频导航| 91国偷自产一区二区三区成为亚洲经典 | 亚洲精品国产精华液| 国产在线精品不卡| 日韩欧美中文字幕一区| 亚洲成人第一页| 欧美日韩亚洲高清一区二区| 亚洲美女电影在线| 91亚洲国产成人精品一区二区三| 国产日韩欧美一区二区三区乱码 | 亚洲影院在线观看| 色8久久精品久久久久久蜜| 亚洲免费av在线| 亚洲免费av网站| 国产伦精品一区二区三区免费迷 | 亚洲国产欧美在线| 欧美亚洲国产一区二区三区va| 日韩理论片中文av|