亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? DSP CPU定時器的使用 中斷的使用 如何進入中斷
?? H
字號:

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
2017欧美狠狠色| 色综合色综合色综合| 日韩三区在线观看| 日欧美一区二区| 欧美日韩另类一区| 三级久久三级久久久| 欧美一级二级三级乱码| 美国欧美日韩国产在线播放 | 国产成人综合在线| 国产亚洲精品超碰| av欧美精品.com| 综合电影一区二区三区| 在线观看欧美黄色| 亚洲成精国产精品女| 欧美一区二区三区喷汁尤物| 另类专区欧美蜜桃臀第一页| 久久众筹精品私拍模特| 风间由美中文字幕在线看视频国产欧美| 国产亚洲综合在线| 欧美亚洲禁片免费| 亚洲黄色录像片| 欧美日韩久久久久久| 韩国在线一区二区| 中文字幕日韩精品一区| 欧美手机在线视频| 精一区二区三区| 国产精品美女视频| 欧美精品在线一区二区三区| 久久99精品久久只有精品| 国产欧美日韩三区| 欧美天堂一区二区三区| 日本不卡一二三区黄网| 国产精品无码永久免费888| 色欧美片视频在线观看| 免费黄网站欧美| 欧美激情一区不卡| 欧美欧美午夜aⅴ在线观看| 国产成人综合自拍| 天天综合天天综合色| 国产亚洲欧美色| 欧美电影一区二区三区| 成人激情图片网| 麻豆视频一区二区| 亚洲综合色区另类av| 精品国产亚洲在线| 欧美三区在线视频| 99久免费精品视频在线观看| 久久精品国产色蜜蜜麻豆| 亚洲美腿欧美偷拍| 日本一区二区视频在线| 777色狠狠一区二区三区| 成+人+亚洲+综合天堂| 久久er99精品| 日本不卡一区二区三区| 亚洲精选一二三| 国产精品日韩成人| 久久精品人人爽人人爽| 欧美mv日韩mv国产网站app| 欧洲日韩一区二区三区| aaa亚洲精品| 国产成人午夜99999| 久久99国产精品尤物| 午夜电影一区二区三区| 一区二区三区四区视频精品免费| 国产色产综合色产在线视频| 精品国产百合女同互慰| 欧美一区二区三区视频在线 | 欧美一区二区三区爱爱| 欧美色图激情小说| 色域天天综合网| 94色蜜桃网一区二区三区| 成人一道本在线| 国产69精品久久777的优势| 激情五月播播久久久精品| 免费精品99久久国产综合精品| 五月综合激情婷婷六月色窝| 亚洲一区二区三区中文字幕在线| 亚洲欧美色一区| 亚洲一区二区高清| 亚洲国产视频直播| 香蕉影视欧美成人| 日韩高清在线不卡| 日本不卡一二三| 美女mm1313爽爽久久久蜜臀| 久久99久久99精品免视看婷婷| 日韩av成人高清| 精品无人码麻豆乱码1区2区 | 久久99精品国产麻豆不卡| 久久99精品久久久久久久久久久久 | 国产精品久久看| 国产精品私房写真福利视频| 国产精品欧美一区喷水| 国产精品高潮呻吟久久| 亚洲欧洲国产日韩| 亚洲午夜在线观看视频在线| 午夜成人免费电影| 久久综合综合久久综合| 国产精品一区在线| 成人午夜碰碰视频| 91久久精品一区二区| 欧美精品久久天天躁| 日韩精品一区二区三区视频在线观看| 日韩欧美一级二级三级久久久| 精品1区2区在线观看| 国产欧美一区二区三区在线看蜜臀| 欧美激情资源网| 亚洲激情网站免费观看| 日韩电影在线观看网站| 国产精品自在在线| 91蜜桃在线免费视频| 欧美日韩国产美| 久久综合色婷婷| 1区2区3区欧美| 琪琪一区二区三区| 成人免费三级在线| 欧洲精品一区二区| 久久亚洲综合色一区二区三区| 国产精品成人免费在线| 亚洲一区视频在线| 国产在线精品一区二区三区不卡 | 91免费视频网| 日韩精品最新网址| 亚洲人成网站影音先锋播放| 男女视频一区二区| 成人免费va视频| 制服丝袜国产精品| 国产精品久久久久久久久快鸭 | 秋霞午夜av一区二区三区| 成人午夜碰碰视频| 欧美一区二区大片| 亚洲人成网站影音先锋播放| 久久国产精品第一页| 欧美性猛交一区二区三区精品| 2024国产精品视频| 亚洲图片欧美视频| 成人免费毛片app| 精品嫩草影院久久| 亚洲午夜电影在线| 不卡的av电影| 欧美成人video| 亚洲二区在线视频| 97久久超碰国产精品电影| 精品日韩在线一区| 亚洲成人精品一区二区| 成人黄色大片在线观看| 精品国产乱码久久久久久闺蜜| 亚洲欧美日韩国产一区二区三区| 国产一区美女在线| 久久综合丝袜日本网| 日本不卡一区二区| 欧美色视频在线观看| 国产精品麻豆久久久| 国产精品综合二区| 欧美白人最猛性xxxxx69交| 亚洲第一成年网| 色噜噜狠狠一区二区三区果冻| 中文乱码免费一区二区| 精品一区二区免费视频| 91精品欧美久久久久久动漫| 亚洲国产精品嫩草影院| 91网上在线视频| 一区在线播放视频| www.久久久久久久久| 国产精品欧美经典| 国产高清在线精品| 国产亚洲一区字幕| 国产精品18久久久久| 精品国产91亚洲一区二区三区婷婷| 秋霞成人午夜伦在线观看| 91精品国产综合久久精品麻豆 | 8x8x8国产精品| 日精品一区二区| 日韩免费一区二区| 久久精品国产一区二区| 精品久久久久一区二区国产| 久久精品国产秦先生| 久久久久国产精品麻豆ai换脸 | 国产精品福利一区二区三区| 成人午夜电影网站| 国产精品久久三区| 色就色 综合激情| 亚洲成av人片一区二区三区| 5566中文字幕一区二区电影| 琪琪久久久久日韩精品| 日韩久久久精品| 粉嫩欧美一区二区三区高清影视| 国产精品美日韩| 欧洲av一区二区嗯嗯嗯啊| 日韩高清在线一区| 26uuuu精品一区二区| 成人免费视频免费观看| 亚洲视频免费观看| 欧美日韩一区久久| 久草热8精品视频在线观看| 久久久久久久精| 99精品国产99久久久久久白柏| 一区二区三区免费看视频| 欧美日本一区二区在线观看| 国模冰冰炮一区二区| 国产精品免费av|