亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? dsp2812的電機(jī)調(diào)速例子程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久99热国产| 亚洲精品福利视频网站| 狠狠色丁香婷婷综合| 日韩视频不卡中文| 国产一区二区女| 国产精品福利一区二区| 色一情一伦一子一伦一区| 一区二区三区 在线观看视频| 欧美性三三影院| 美女脱光内衣内裤视频久久影院| 精品久久久久久最新网址| 国产+成+人+亚洲欧洲自线| 中文字幕一区二区三区色视频| 色猫猫国产区一区二在线视频| 午夜欧美视频在线观看| 欧美精品一区二区三区蜜桃| 国产一区二区三区不卡在线观看| 国产精品国产三级国产专播品爱网 | 91影视在线播放| 亚洲精品成人天堂一二三| 欧美一区二区三区免费| 国v精品久久久网| 亚洲国产欧美日韩另类综合| 亚洲精品一区二区三区蜜桃下载| 99国产一区二区三精品乱码| 五月婷婷综合网| 国产精品女人毛片| 欧美精选一区二区| 欧美成人一区二区三区片免费| 国产成人精品免费网站| 亚洲免费色视频| 精品国产乱码91久久久久久网站| 99热99精品| 久久精品国产网站| 亚洲一区在线电影| 国产视频一区二区在线| 69堂国产成人免费视频| 99久久er热在这里只有精品15| 日韩电影在线看| 亚洲欧美日韩小说| 国产丝袜在线精品| 欧美一区二区在线视频| 91在线精品一区二区三区| 久久狠狠亚洲综合| 亚洲国产精品一区二区久久| 国产精品天干天干在线综合| 欧美一区二区三区在线视频| 91蜜桃传媒精品久久久一区二区| 久久99精品久久久久婷婷| 亚洲国产精品一区二区www | 久久99热这里只有精品| 亚洲国产毛片aaaaa无费看| 久久成人免费日本黄色| 夜夜精品视频一区二区| 中日韩免费视频中文字幕| 欧美白人最猛性xxxxx69交| 欧美日韩电影在线| 91福利国产成人精品照片| av一区二区三区黑人| 国产一区 二区| 国内精品免费**视频| 蜜臀av性久久久久蜜臀aⅴ流畅 | ●精品国产综合乱码久久久久| 7777精品伊人久久久大香线蕉经典版下载 | 久久国内精品自在自线400部| 亚洲chinese男男1069| 亚洲一区二区三区视频在线| 亚洲码国产岛国毛片在线| 日本一区二区三区高清不卡| xfplay精品久久| 欧美成人一区二区三区片免费| 91精品国产色综合久久ai换脸| 欧美三级电影在线看| 91福利视频久久久久| 欧美亚洲自拍偷拍| 欧美三级中文字| 欧美日韩国产影片| 欧美精品色一区二区三区| 欧美高清dvd| 欧美一区二区在线免费观看| 日韩一二在线观看| 精品三级av在线| 国产三级精品三级| 国产精品理论在线观看| 亚洲精品免费播放| 石原莉奈在线亚洲三区| 麻豆精品精品国产自在97香蕉 | 日韩精品久久理论片| 午夜视频在线观看一区二区| 五月婷婷综合网| 久久99精品国产| 成人福利视频网站| 欧美性一区二区| 91精品午夜视频| 久久综合丝袜日本网| 国产精品免费视频网站| 亚洲精品国产视频| 免费精品99久久国产综合精品| 美国十次综合导航| 波波电影院一区二区三区| 欧美在线综合视频| 日韩欧美激情四射| 国产精品久久久久影视| 亚洲专区一二三| 麻豆91精品视频| 粉嫩av一区二区三区| 色综合色综合色综合| 这里只有精品视频在线观看| 久久久青草青青国产亚洲免观| 中文字幕在线免费不卡| 午夜免费久久看| 国产a视频精品免费观看| 欧美色图天堂网| 久久综合色之久久综合| 亚洲精品乱码久久久久| 精东粉嫩av免费一区二区三区| 99久久国产综合精品麻豆| 欧美一级免费观看| 亚洲欧美日韩中文播放| 国内外成人在线| 欧美在线免费观看视频| 亚洲国产色一区| 高清在线成人网| 欧美一区二区三区四区视频| 亚洲欧洲成人av每日更新| 理论片日本一区| 欧美午夜影院一区| 国产精品久久久久婷婷二区次| 日本vs亚洲vs韩国一区三区二区 | 国产精品欧美久久久久无广告| 亚洲成人综合在线| 不卡欧美aaaaa| 精品国产乱码久久久久久久久| 亚洲黄色av一区| 成人sese在线| 精品国产一区二区三区忘忧草 | 99久久精品国产毛片| 日韩美女在线视频| 亚洲成av人片| 欧洲亚洲国产日韩| 国产精品不卡在线| 国产精品一线二线三线| 91精品欧美久久久久久动漫| 亚洲精品ww久久久久久p站| 成人综合在线观看| 精品国产乱码久久久久久久| 天堂成人国产精品一区| 日本精品裸体写真集在线观看| 亚洲国产岛国毛片在线| 国内久久婷婷综合| 日韩欧美一级在线播放| 一区二区三区鲁丝不卡| 91免费版在线| 成人欧美一区二区三区| 成人性生交大片免费看中文 | 91精品国产欧美日韩| 亚洲综合图片区| 欧洲人成人精品| 一区二区久久久久| 色婷婷亚洲一区二区三区| 日韩理论片网站| 99re6这里只有精品视频在线观看| 国产喷白浆一区二区三区| 国产精品亚洲视频| 久久久不卡影院| 欧美一三区三区四区免费在线看| 一区二区三区日韩在线观看| 色狠狠av一区二区三区| 一级做a爱片久久| 91国内精品野花午夜精品| 一区二区三区四区国产精品| 在线视频欧美精品| 亚洲午夜三级在线| 欧美一区二区免费观在线| 精品一区二区三区不卡 | 久久99精品久久久久久久久久久久| 91精品国产aⅴ一区二区| 开心九九激情九九欧美日韩精美视频电影 | 精品国产一区a| 久久国产欧美日韩精品| 久久新电视剧免费观看| 国产精品综合视频| 日本一区二区三区免费乱视频 | 亚洲午夜久久久久中文字幕久| 欧美视频在线一区二区三区 | 成人午夜短视频| 最新不卡av在线| 欧美性猛交xxxx黑人交| 日本不卡高清视频| 久久精品人人做人人综合| av高清久久久| 亚洲国产cao| 日韩精品中文字幕在线一区| 国产精品99久久久久久似苏梦涵| 国产精品嫩草99a| 欧美日韩国产片| 国产真实乱子伦精品视频| 中文字幕亚洲一区二区av在线 | 欧美一卡二卡三卡| 成人午夜电影久久影院|