亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? dsp2812的電機調速例子程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;





#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
精品免费国产一区二区三区四区| 成人激情av网| 一区二区三区精密机械公司| 国产精品国产三级国产普通话蜜臀| 日韩精品一区二区三区三区免费| 欧美成人性福生活免费看| 欧美一级高清大全免费观看| 欧美va日韩va| 国产亚洲欧美日韩俺去了| 精品成人在线观看| 欧美激情一区二区在线| 亚洲人成精品久久久久| 亚洲一区二区三区国产| 蜜桃免费网站一区二区三区| 国精产品一区一区三区mba视频 | 国产一区激情在线| 另类综合日韩欧美亚洲| 国产成人精品一区二区三区四区 | 欧美最猛性xxxxx直播| 欧美军同video69gay| 欧美成人性福生活免费看| 中文字幕av一区 二区| 最新国产精品久久精品| 首页欧美精品中文字幕| 国产在线国偷精品免费看| 91香蕉视频黄| 欧美成人艳星乳罩| 综合久久一区二区三区| 麻豆一区二区三区| 成人精品视频网站| 91精品婷婷国产综合久久性色 | 亚洲v中文字幕| 国产成人综合自拍| 欧美精品乱码久久久久久按摩| 国产无人区一区二区三区| 樱桃国产成人精品视频| 精品伊人久久久久7777人| 99国产精品一区| 欧美精品一区二区精品网| 一区二区三区精品| 成人综合婷婷国产精品久久免费| 欧美在线色视频| 国产精品你懂的在线| 天堂蜜桃一区二区三区| 成人av动漫网站| 久久久久久久久岛国免费| 亚洲午夜日本在线观看| 成人福利电影精品一区二区在线观看| 欧美日韩在线播| 亚洲天堂成人在线观看| 国产成人精品免费一区二区| 欧美一区二区啪啪| 亚洲狠狠爱一区二区三区| 99国产精品一区| 国产情人综合久久777777| 日精品一区二区| 91行情网站电视在线观看高清版| 中国av一区二区三区| 久热成人在线视频| 日韩一区二区在线看| 亚洲香蕉伊在人在线观| 91麻豆福利精品推荐| 成人欧美一区二区三区| 本田岬高潮一区二区三区| 国产午夜精品理论片a级大结局| 蜜桃精品视频在线| 9191精品国产综合久久久久久| 亚洲一区在线视频观看| 91福利视频网站| 亚洲福利一二三区| 欧美日韩视频在线一区二区| 亚洲一区二区视频在线观看| 色老头久久综合| 亚洲国产综合视频在线观看| 日本韩国欧美在线| 亚洲成av人片在线观看| 91精品国产欧美日韩| 蜜桃久久久久久| www国产成人| 粗大黑人巨茎大战欧美成人| 国产精品色呦呦| 91成人国产精品| 日韩不卡免费视频| 久久伊人中文字幕| 成人精品高清在线| 亚洲一区二区三区视频在线| 欧美丝袜丝交足nylons图片| 亚洲.国产.中文慕字在线| 欧美日韩大陆一区二区| 热久久久久久久| 国产欧美精品国产国产专区| 99久久免费视频.com| 亚洲综合一二区| 日韩精品自拍偷拍| bt7086福利一区国产| 亚洲国产精品久久久男人的天堂| 欧美一区二区三区在| 国产成人综合自拍| 亚洲小说欧美激情另类| www久久精品| 欧美综合亚洲图片综合区| 蜜桃免费网站一区二区三区| 国产精品网站一区| 欧美夫妻性生活| 99久久综合国产精品| 日韩二区在线观看| 国产精品家庭影院| 在线播放视频一区| 成人美女在线观看| 日韩电影在线观看电影| 国产精品久久夜| 欧美videofree性高清杂交| 99在线视频精品| 精品无码三级在线观看视频| 亚洲视频一区二区在线观看| 欧美一级片在线看| 在线观看网站黄不卡| 国产乱码精品一区二区三| 亚洲国产裸拍裸体视频在线观看乱了| 久久久不卡网国产精品二区| 欧美精品欧美精品系列| www.在线成人| 精品一区免费av| 五月婷婷综合激情| 成人免费在线视频观看| 久久久不卡影院| 日韩一区二区三区免费看| 在线观看一区不卡| av资源站一区| 成人免费高清在线观看| 狠狠色狠狠色综合| 日本aⅴ精品一区二区三区| 亚洲一区二区三区四区的| 国产精品国产自产拍高清av王其| 日韩女优av电影| 91精品国产福利| 欧美一区二区久久| 欧美日韩免费电影| 在线看一区二区| 欧美日韩亚洲综合一区| 在线观看三级视频欧美| 91国偷自产一区二区开放时间| 91色porny| 91小视频免费看| 91免费观看国产| 91在线观看美女| 91欧美激情一区二区三区成人| 成人毛片在线观看| 成人av在线影院| 91色porny在线视频| 91国偷自产一区二区开放时间| 91麻豆国产在线观看| 色哟哟国产精品| 欧美日本韩国一区| 欧美一区二区三区四区视频| 日韩亚洲欧美在线观看| 精品美女一区二区| 久久久久国色av免费看影院| 久久精品综合网| 一区在线观看视频| 亚洲精选免费视频| 午夜影院久久久| 精品在线一区二区| 成人免费视频一区| 一本一本大道香蕉久在线精品 | 精品制服美女久久| 国产伦精品一区二区三区免费| 高清成人免费视频| 91福利区一区二区三区| 69堂成人精品免费视频| 精品成人一区二区三区| 国产精品女主播在线观看| 亚洲欧美另类小说| 午夜欧美视频在线观看| 国产一区二区免费在线| 91片在线免费观看| 欧美在线观看视频在线| 欧美不卡一区二区| 最新中文字幕一区二区三区| 午夜视频在线观看一区| 国产精品资源在线看| 在线看不卡av| 国产午夜亚洲精品理论片色戒| 亚洲欧美另类图片小说| 久久99精品国产.久久久久久| 成人国产精品视频| 日韩一级片网址| 中文字幕综合网| 韩国女主播成人在线| 91网站黄www| 日韩欧美一区二区视频| 亚洲色欲色欲www在线观看| 美国毛片一区二区三区| 色国产精品一区在线观看| 日韩欧美色电影| 一个色在线综合| 高潮精品一区videoshd| 欧美一激情一区二区三区| 一区二区三区久久久| 成人一区二区在线观看|