亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? DSP2812 控制CY7C68001的源碼,有詳細的注釋
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日本不卡高清视频| 97久久久精品综合88久久| 国产一区二区网址| 欧美性做爰猛烈叫床潮| 26uuu久久综合| 午夜激情一区二区| 91小视频免费看| 精品不卡在线视频| 国产高清精品久久久久| 欧美在线不卡视频| 国产精品毛片大码女人| 奇米影视一区二区三区| 日韩免费电影网站| 三级成人在线视频| 91精彩视频在线| 综合久久一区二区三区| 国产成人av电影在线播放| 精品区一区二区| 日本一道高清亚洲日美韩| 欧美视频自拍偷拍| 久久丁香综合五月国产三级网站 | 久久国产精品无码网站| 久久婷婷国产综合国色天香| 波多野结衣的一区二区三区| 国产亚洲人成网站| 久久99精品久久只有精品| 91精品欧美一区二区三区综合在| 亚洲美女一区二区三区| av中文字幕在线不卡| 婷婷一区二区三区| 中文字幕欧美日韩一区| 粗大黑人巨茎大战欧美成人| 欧美高清在线视频| 精品视频在线免费观看| 亚洲高清免费观看| 91精品国产综合久久香蕉麻豆| 国产河南妇女毛片精品久久久| 亚洲图片一区二区| 国产亚洲精品久| 91精品国产乱| 国产一区二区三区视频在线播放| 亚洲精品视频在线| 欧美日韩国产首页在线观看| 五月天久久比比资源色| 中文字幕精品—区二区四季| 69av一区二区三区| 99久久综合狠狠综合久久| 久久精品国产精品亚洲红杏| 一区二区三区四区视频精品免费| 欧美日韩一区二区三区不卡| 高清在线不卡av| 日韩电影在线观看电影| 一区二区欧美在线观看| 国产精品免费av| 久久久久一区二区三区四区| 成人高清伦理免费影院在线观看| 一区二区三区在线视频观看58| 久久久久久影视| 日韩精品一区二区三区在线观看| 欧美亚洲禁片免费| 色女孩综合影院| 九色porny丨国产精品| 性久久久久久久久久久久| 精品国产乱码久久久久久久| 欧美理论电影在线| 成人免费高清在线| 久久精品国产秦先生| 日韩影院精彩在线| 日韩精品一级中文字幕精品视频免费观看 | 成人午夜电影小说| 国产夫妻精品视频| 老司机精品视频导航| 日韩电影在线观看网站| 三级影片在线观看欧美日韩一区二区 | 精品一区二区三区日韩| 蜜桃视频一区二区| 亚洲欧美日韩国产综合| 国产精品入口麻豆原神| 国产精品美女久久久久久| 国产精品久久久久aaaa| 日韩欧美一二三四区| 日韩精品最新网址| 精品欧美一区二区三区精品久久| 日韩一区二区三区视频在线| 91免费版pro下载短视频| www.一区二区| 欧美亚洲自拍偷拍| 4438x亚洲最大成人网| 91精品国产aⅴ一区二区| 精品国产免费人成在线观看| 国产丝袜欧美中文另类| 亚洲少妇30p| 亚洲午夜久久久久| 日本sm残虐另类| 国产一区二区三区国产| 成人高清视频免费观看| 91福利视频网站| 欧美电影在线免费观看| 精品久久国产字幕高潮| 国产精品天天看| 亚洲午夜一二三区视频| 久久精品国产99久久6| 国产精品一区二区三区四区| 久久精品国产99国产精品| 国产乱码精品一区二区三区av | 亚洲柠檬福利资源导航| 亚洲女人的天堂| 日韩 欧美一区二区三区| 经典一区二区三区| 成人高清免费观看| 欧美区视频在线观看| 久久精子c满五个校花| 亚洲精品国久久99热| 免费观看成人鲁鲁鲁鲁鲁视频| 国产电影一区在线| 欧美视频中文一区二区三区在线观看 | 麻豆国产欧美日韩综合精品二区 | 欧美日韩国产综合草草| 久久久久久久久久久久电影| 亚洲精品成人a在线观看| 免费人成网站在线观看欧美高清| 国产凹凸在线观看一区二区| 欧美在线一二三四区| 久久久久久久电影| 婷婷开心激情综合| 成人黄色一级视频| 欧美一级二级在线观看| 亚洲欧美日韩精品久久久久| 国产在线不卡视频| 欧美视频日韩视频| 国产精品久久久久久久蜜臀 | 日本高清成人免费播放| 久久免费美女视频| 婷婷国产v国产偷v亚洲高清| 99九九99九九九视频精品| 日韩欧美精品三级| 性做久久久久久免费观看欧美| 成人国产在线观看| 日韩欧美一级在线播放| 午夜国产不卡在线观看视频| 99精品视频一区二区| 亚洲精品一区二区三区精华液| 亚洲五码中文字幕| 日本韩国视频一区二区| 中文字幕av资源一区| 国内精品嫩模私拍在线| 成人深夜在线观看| 日韩精品一区二| 顶级嫩模精品视频在线看| 日韩丝袜情趣美女图片| 午夜欧美大尺度福利影院在线看| 91蜜桃免费观看视频| 国产精品视频你懂的| 国产精品1区二区.| 精品国产三级电影在线观看| 美腿丝袜在线亚洲一区| 777xxx欧美| 日日夜夜免费精品| 欧美日韩成人一区| 午夜亚洲国产au精品一区二区| 91欧美一区二区| 亚洲免费观看高清完整版在线 | 91国偷自产一区二区开放时间| 欧美激情一区二区三区蜜桃视频 | 国产精品电影一区二区| 国产99精品国产| 欧美国产欧美综合| 粉嫩一区二区三区性色av| 国产欧美日韩精品a在线观看| 亚洲一区二区三区在线| 国产剧情一区在线| 精品国产凹凸成av人导航| 精品一区二区三区免费播放| 日韩精品在线一区二区| 国内成人自拍视频| 久久久亚洲欧洲日产国码αv| 久久66热偷产精品| 国产午夜三级一区二区三| 丁香激情综合国产| 亚洲啪啪综合av一区二区三区| 色综合久久中文综合久久97| 一区二区三区日韩精品视频| 欧美日韩一区二区三区四区五区| 午夜久久电影网| 欧美成人福利视频| 国产成人免费视频精品含羞草妖精 | 国产精品一区二区在线观看网站| 久久久99久久精品欧美| 成人深夜视频在线观看| 一区2区3区在线看| 91麻豆精品国产| 成人深夜在线观看| 亚洲国产一区二区视频| 日韩视频免费观看高清完整版 | 国产精品亲子乱子伦xxxx裸| 色综合天天综合给合国产| 久久久久久**毛片大全| voyeur盗摄精品| 香蕉加勒比综合久久| 久久精品亚洲一区二区三区浴池 |