亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h.bak

?? DSP2812 控制CY7C68001的源碼,有詳細的注釋
?? BAK
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

Com232_Enable

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美成人精品高清在线播放| 精品入口麻豆88视频| 91国偷自产一区二区开放时间| 一本色道久久综合亚洲aⅴ蜜桃| 国产成人在线视频网站| 91视频在线看| 日韩欧美亚洲国产另类| 国产无一区二区| 奇米在线7777在线精品 | 国产一区二区电影| 成人美女视频在线看| 一本色道久久综合亚洲91| 在线一区二区三区四区五区| 精品粉嫩超白一线天av| 亚洲免费观看视频| 亚洲成av人影院在线观看网| 成人伦理片在线| 欧美成人官网二区| 亚洲伊人色欲综合网| 国产福利91精品| 欧美高清性hdvideosex| 日韩一区有码在线| 精品一区二区免费视频| 欧美无乱码久久久免费午夜一区| 欧美极品xxx| 久久精品国产免费看久久精品| 色欧美日韩亚洲| 国产精品久久影院| 国产剧情av麻豆香蕉精品| 7777精品伊人久久久大香线蕉的 | 亚洲已满18点击进入久久| 日日摸夜夜添夜夜添国产精品| 高潮精品一区videoshd| 精品国产a毛片| 看片的网站亚洲| 91精品国产综合久久福利软件| 亚洲免费av网站| 91免费版pro下载短视频| 国产精品天天摸av网| 国产一区二区久久| 精品国产乱码久久久久久1区2区| 五月婷婷色综合| 欧美三片在线视频观看| 樱花草国产18久久久久| 国产一区 二区 三区一级| 日韩视频在线你懂得| 日本成人中文字幕在线视频 | 乱一区二区av| 欧美一区2区视频在线观看| 日韩va亚洲va欧美va久久| 欧美日韩国产成人在线91| 亚洲一区二区三区四区在线 | 久久99久久99小草精品免视看| 日韩一级视频免费观看在线| 日韩国产欧美三级| 欧美精品视频www在线观看| 亚洲综合在线第一页| 91美女片黄在线观看| 一区二区三区影院| 欧美日韩免费视频| 天天综合色天天综合| 欧美电影免费观看高清完整版在线| 五月综合激情网| 欧美www视频| 大桥未久av一区二区三区中文| 亚洲国产成人自拍| 91黄视频在线| 免费观看一级特黄欧美大片| 精品91自产拍在线观看一区| 激情久久五月天| 精品久久久久久久久久久院品网| 精品一区二区三区在线播放| 日韩精品一区二区在线| 国产很黄免费观看久久| 国产喂奶挤奶一区二区三区| 久久99国产精品成人| 中文字幕欧美国产| 99久久国产综合精品女不卡| 精品国产sm最大网站免费看| 午夜精品在线看| 日韩一区二区不卡| 色av成人天堂桃色av| 美女精品一区二区| 最新久久zyz资源站| 91精品国产欧美日韩| 国产精品一卡二卡在线观看| 亚洲综合区在线| 久久青草国产手机看片福利盒子| 91亚洲国产成人精品一区二区三| 日本午夜精品视频在线观看 | 日韩精品综合一本久道在线视频| 国产精品性做久久久久久| 亚洲高清免费观看| 久久精品男人的天堂| 91精品国产综合久久久蜜臀图片| 国产99久久精品| 青青草精品视频| 一区二区三区自拍| 欧美激情艳妇裸体舞| 欧美一区二区三级| 日本乱人伦aⅴ精品| 国产麻豆视频一区| 视频一区二区三区入口| 亚洲色图第一区| 国产午夜一区二区三区| 在线播放中文字幕一区| 色婷婷国产精品久久包臀| 国产一区二区三区美女| 视频一区视频二区中文| 亚洲嫩草精品久久| 欧美高清在线一区二区| 欧美电影免费观看高清完整版在线观看| 91看片淫黄大片一级在线观看| 黑人巨大精品欧美黑白配亚洲| 亚洲第一av色| 亚洲欧洲99久久| 国产亚洲短视频| 久久亚洲欧美国产精品乐播| 91精品国产日韩91久久久久久| 欧美在线观看一二区| 91在线观看成人| 99久久精品免费精品国产| 国产精品88av| 国产成人在线色| 久久精品国产精品青草| 蜜桃视频在线观看一区二区| 丝袜美腿亚洲色图| 日韩国产在线观看一区| 五月综合激情日本mⅴ| 午夜伊人狠狠久久| 午夜不卡av在线| 日韩激情av在线| 久久精品国产精品青草| 国产在线视频一区二区| 国内欧美视频一区二区 | 国产精品美女久久久久aⅴ国产馆 国产精品美女久久久久av爽李琼 国产精品美女久久久久高潮 | 91蜜桃在线免费视频| 成人国产精品免费观看视频| 国产成人自拍网| 高清不卡一区二区| 99久久精品国产一区| 99久久伊人精品| 日本二三区不卡| 欧美日韩一区久久| 在线播放日韩导航| 国产日韩欧美制服另类| 亚洲精品一线二线三线无人区| 精品国产制服丝袜高跟| 久久免费电影网| 国产精品美女久久久久久2018| 中文av一区特黄| 综合婷婷亚洲小说| 午夜精品一区二区三区免费视频| 午夜电影网一区| 久久av老司机精品网站导航| 国产一区二区精品久久99| 波多野结衣在线一区| 在线亚洲精品福利网址导航| 91精品国产乱码久久蜜臀| 精品少妇一区二区三区在线播放| 久久久国产精华| 中文字幕一区二区三区在线不卡 | 成人av网址在线| 欧美亚洲综合另类| 精品日韩在线一区| 18涩涩午夜精品.www| 亚洲精品国产a| 一区二区日韩av| 亚洲bt欧美bt精品777| 国产一区欧美二区| 欧美综合欧美视频| 国产欧美一区在线| 亚洲不卡在线观看| 成人午夜视频在线| 欧美一区二区视频在线观看| 337p日本欧洲亚洲大胆精品 | 欧美tickling网站挠脚心| 国产精品理伦片| 日韩制服丝袜先锋影音| 国产.精品.日韩.另类.中文.在线.播放| 91一区在线观看| 2020国产精品自拍| 亚洲成人自拍网| 激情成人综合网| 欧美一区二区三区啪啪| 亚洲日本va午夜在线电影| 久久66热偷产精品| 欧美日韩一区三区| 亚洲精品欧美专区| 粉嫩绯色av一区二区在线观看| 91麻豆精品久久久久蜜臀 | 成人18视频在线播放| 日韩欧美亚洲一区二区| 一区二区三区在线视频免费观看| 亚洲福利一区二区| 色狠狠综合天天综合综合| 久久香蕉国产线看观看99| 亚洲一级在线观看| 91在线观看一区二区| 欧美一级高清片在线观看|