亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專(zhuān)輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? dsp28_mcbsp.h

?? 基于TMS320F2812的AD采樣的程序
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久精品在线观看| 国产成人在线看| 一区二区免费看| 日韩伦理电影网| 亚洲欧洲性图库| 日韩毛片精品高清免费| 亚洲人快播电影网| 亚洲综合在线观看视频| 亚洲欧美一区二区三区极速播放 | 欧美绝品在线观看成人午夜影视| 日本乱码高清不卡字幕| 在线观看av一区| 一本大道综合伊人精品热热| 色香色香欲天天天影视综合网| 91免费版pro下载短视频| 91免费观看在线| 欧美日韩黄色一区二区| 5858s免费视频成人| 日韩片之四级片| 久久免费美女视频| 国产精品短视频| 一区二区三区成人在线视频| 亚洲高清在线精品| 蜜桃视频一区二区三区在线观看 | 777欧美精品| 日韩欧美久久久| 久久综合给合久久狠狠狠97色69| 久久精品在线免费观看| 亚洲欧美乱综合| 午夜日韩在线观看| 麻豆国产精品视频| 成人国产精品视频| 欧美亚洲综合在线| 日韩欧美专区在线| 欧美高清在线一区二区| 亚洲黄色性网站| 蜜桃视频一区二区| 成人av电影在线观看| 欧美性色综合网| 2024国产精品| 亚洲与欧洲av电影| 国产一区二区美女诱惑| 在线观看国产日韩| 精品av综合导航| 亚洲免费观看高清完整版在线观看| 亚洲午夜免费视频| 国产69精品一区二区亚洲孕妇 | 自拍偷在线精品自拍偷无码专区 | 国产成人精品网址| 欧美日韩在线播放三区| 国产三级欧美三级日产三级99| 亚洲图片欧美一区| 国产伦精品一区二区三区免费迷 | 欧美三片在线视频观看| 国产视频不卡一区| 天天综合网 天天综合色| 成人在线视频一区| 欧美精品粉嫩高潮一区二区| 国产精品美女久久久久av爽李琼| 午夜精品123| 99re8在线精品视频免费播放| 91麻豆精品国产91久久久使用方法| 日本一区二区高清| 看电视剧不卡顿的网站| 在线亚洲免费视频| 久久精品一级爱片| 青青草国产精品亚洲专区无| 色婷婷精品大视频在线蜜桃视频| 久久精品欧美日韩| 免费人成精品欧美精品| 欧美性色综合网| 中文字幕中文乱码欧美一区二区| 久久国内精品自在自线400部| 欧洲日韩一区二区三区| 国产精品伦理一区二区| 韩国视频一区二区| 制服丝袜亚洲播放| 亚洲线精品一区二区三区八戒| 成人禁用看黄a在线| 久久亚洲综合色| 久久精品理论片| 91精品国产综合久久香蕉的特点 | 狠狠色狠狠色合久久伊人| 欧美日韩午夜在线| 一区二区三区小说| www.亚洲人| 国产免费观看久久| 国产自产视频一区二区三区| 制服丝袜一区二区三区| 偷拍一区二区三区四区| 色狠狠综合天天综合综合| 国产蜜臀av在线一区二区三区| 国产精品亚洲一区二区三区在线| 日韩亚洲欧美一区二区三区| 日本中文在线一区| 欧美日韩国产区一| 亚洲二区视频在线| 欧美日本在线一区| 亚洲国产成人av好男人在线观看| 91在线观看视频| 中文字幕亚洲欧美在线不卡| 成人午夜电影久久影院| 国产精品久久久久影视| 粉嫩久久99精品久久久久久夜 | 亚瑟在线精品视频| 欧美日产国产精品| 日本不卡视频一二三区| 日韩限制级电影在线观看| 久久国产精品色| www国产成人| 国产不卡视频一区| 中文字幕一区二区三区视频| av中文一区二区三区| 亚洲欧洲在线观看av| 91成人网在线| 日本伊人色综合网| 精品少妇一区二区三区视频免付费| 久久97超碰色| 国产女同性恋一区二区| 91在线云播放| 五月激情综合色| www国产精品av| k8久久久一区二区三区| 亚洲私人影院在线观看| 欧美色综合影院| 蜜桃一区二区三区四区| 国产亚洲欧美日韩日本| 色综合久久88色综合天天| 一区二区三区精品视频| 欧美妇女性影城| 国产乱码精品一区二区三区av | 久久精品欧美一区二区三区不卡| 国产a区久久久| 国产精品久线在线观看| 欧美亚日韩国产aⅴ精品中极品| 肉色丝袜一区二区| 国产无遮挡一区二区三区毛片日本| www.欧美色图| 午夜激情久久久| 国产午夜精品理论片a级大结局| 91理论电影在线观看| 美女久久久精品| 18涩涩午夜精品.www| 欧美日韩二区三区| 国产黄色精品网站| 亚洲一区二区三区四区的| 日韩欧美一二三四区| 波多野结衣精品在线| 日本91福利区| 国产精品看片你懂得| 91精品中文字幕一区二区三区| 高清成人在线观看| 日本在线不卡视频| 亚洲免费观看高清完整| 欧美电视剧在线看免费| 99r国产精品| 国产精品一区二区黑丝| 亚洲午夜电影网| 国产精品拍天天在线| 91精品国产综合久久久蜜臀粉嫩| 成人性生交大合| 日本美女视频一区二区| 自拍偷拍欧美激情| 久久一夜天堂av一区二区三区| 在线一区二区三区| 国产成人自拍网| 午夜精品福利一区二区三区av | 国产精品一区二区三区99| 亚洲亚洲人成综合网络| 欧美国产日韩亚洲一区| 欧美一区二区三区影视| 色婷婷久久99综合精品jk白丝| 国产成人免费高清| 美女性感视频久久| 亚洲成a人片在线观看中文| 中文一区二区完整视频在线观看| 欧美一区二区三区视频免费| 91黄色小视频| 99精品视频一区二区三区| 国产经典欧美精品| 麻豆成人免费电影| 亚洲午夜成aⅴ人片| 中文字幕一区二区三区在线不卡 | 久久精品人人做人人爽人人| 91精品久久久久久久99蜜桃| 欧美自拍偷拍一区| 成人黄动漫网站免费app| 国产高清亚洲一区| 国产一二三精品| 激情综合五月天| 麻豆免费精品视频| 青青草伊人久久| 日本不卡一二三| 日韩精品一级中文字幕精品视频免费观看| 亚洲视频狠狠干| 亚洲三级电影网站| 综合网在线视频| 1000部国产精品成人观看| 久久精品夜夜夜夜久久| 久久久综合激的五月天|