亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 基于TMS320F2812的AD采樣的程序
?? H
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美日韩国产精选| 色狠狠色狠狠综合| 欧美日韩国产一二三| 久久久久久久电影| 三级不卡在线观看| 91在线观看污| 久久精品视频在线看| 青青国产91久久久久久| 色婷婷av一区| 中文字幕一区在线观看视频| 国产一区二区91| 欧美不卡视频一区| 日韩国产一区二| 欧美三级午夜理伦三级中视频| 中文字幕一区二区视频| 国产凹凸在线观看一区二区| 日韩视频一区二区三区在线播放| 亚洲国产欧美日韩另类综合| 97久久超碰国产精品| 亚洲国产高清不卡| 国产精品一区二区在线看| 日韩欧美二区三区| 免费观看91视频大全| 欧美亚洲动漫精品| 亚洲伦在线观看| 97久久久精品综合88久久| 中文子幕无线码一区tr| 国产精品资源在线观看| 久久亚洲精品国产精品紫薇| 久久91精品久久久久久秒播| 日韩视频免费观看高清完整版在线观看 | av电影在线不卡| 国产精品视频一二三区| 成人永久免费视频| 国产区在线观看成人精品| 国产精品99久久久| 久久久久久亚洲综合| 国产剧情av麻豆香蕉精品| 久久免费国产精品| 国产成人午夜精品影院观看视频| 久久久国产综合精品女国产盗摄| 国产一区二区调教| 久久精品亚洲精品国产欧美kt∨| 国产成人自拍在线| 国产日韩精品一区二区浪潮av| 国产九色精品成人porny| 国产亚洲污的网站| 成人动漫一区二区三区| 亚洲视频图片小说| 色诱亚洲精品久久久久久| 亚洲综合图片区| 欧美四级电影网| 五月综合激情日本mⅴ| 欧美一级欧美三级| 狠狠色丁香婷婷综合久久片| 欧美一级理论片| 国产一区二区在线电影| 中文幕一区二区三区久久蜜桃| 成人毛片视频在线观看| 亚洲日本一区二区| 欧美揉bbbbb揉bbbbb| 蜜桃精品视频在线| 久久久99精品久久| 99精品视频一区二区| 亚洲一区二区三区国产| 日韩女优视频免费观看| 国产成人精品影视| 一区二区三区四区五区视频在线观看| 欧美日韩国产成人在线91 | 久久久亚洲精华液精华液精华液| 懂色av噜噜一区二区三区av| 亚洲欧美在线另类| 欧美日韩成人在线一区| 精品在线免费观看| 国产精品亲子乱子伦xxxx裸| 欧美综合久久久| 另类成人小视频在线| 国产欧美日韩综合精品一区二区| 色偷偷88欧美精品久久久| 丝袜脚交一区二区| 久久精品免视看| 日本高清不卡一区| 精品一区二区日韩| 自拍偷在线精品自拍偷无码专区 | 粉嫩久久99精品久久久久久夜 | 久久午夜羞羞影院免费观看| 91网上在线视频| 久久丁香综合五月国产三级网站 | 欧美xxxxx牲另类人与| av一区二区久久| 石原莉奈在线亚洲二区| 欧美激情一二三区| 欧美乱熟臀69xxxxxx| 高清不卡在线观看| 日精品一区二区| 中文在线一区二区| 欧美一级高清片| 91同城在线观看| 国模冰冰炮一区二区| 亚洲综合无码一区二区| 久久久国产精品麻豆| 欧美性色综合网| 国产成人aaa| 日本少妇一区二区| 亚洲另类在线视频| 久久久亚洲精华液精华液精华液 | 99精品一区二区三区| 久久精品国产**网站演员| 亚洲精品视频在线看| 国产午夜精品一区二区| 欧美美女一区二区| 成人性生交大片| 久久国产精品99久久久久久老狼| 亚洲精品高清视频在线观看| 国产清纯美女被跳蛋高潮一区二区久久w | 成人激情图片网| 久久精品国产99国产精品| 亚洲国产婷婷综合在线精品| 日韩欧美一区在线| 欧美日韩精品系列| 成人精品gif动图一区| 伦理电影国产精品| 亚洲高清免费观看高清完整版在线观看 | 99久久久国产精品| 国产乱子轮精品视频| 日韩电影在线看| 亚洲精品中文在线观看| 国产精品免费aⅴ片在线观看| 精品国内二区三区| 7777精品伊人久久久大香线蕉经典版下载 | 色综合一区二区| 成人一区在线看| 国模娜娜一区二区三区| 美国av一区二区| 日本怡春院一区二区| 亚洲成a人v欧美综合天堂| 亚洲另类在线制服丝袜| 亚洲视频资源在线| 国产精品美女一区二区在线观看| 国产无一区二区| 久久久综合九色合综国产精品| 日韩精品一区二区三区四区视频| 3atv一区二区三区| 欧美日高清视频| 欧美日韩午夜精品| 欧美区在线观看| 欧美群妇大交群的观看方式| 欧美日韩高清一区二区不卡| 欧美系列在线观看| 欧美性大战久久久久久久蜜臀| 在线观看日韩毛片| 在线亚洲免费视频| 色婷婷精品大在线视频| 91成人在线精品| 91久久久免费一区二区| 日本韩国一区二区三区| 91福利精品视频| 欧美性一二三区| 精品视频资源站| 亚洲人成网站影音先锋播放| 精品无人区卡一卡二卡三乱码免费卡| 天堂va蜜桃一区二区三区| 亚洲高清三级视频| 亚洲成人av在线电影| 五月综合激情网| 蜜臀a∨国产成人精品| 蜜臀精品久久久久久蜜臀| 久久成人免费网站| 国产一二精品视频| 国产99久久久国产精品潘金| 国产成人欧美日韩在线电影| av在线一区二区三区| 成人h版在线观看| 99国产精品国产精品久久| 日本久久一区二区三区| 欧美区视频在线观看| 91精品国产手机| 精品捆绑美女sm三区| 久久精品一区四区| 国产精品乱人伦| 亚洲国产日韩综合久久精品| 日本美女一区二区三区| 国产精品资源网| 色综合久久久久综合体桃花网| 欧美三级电影网站| 精品免费一区二区三区| 日本一区二区三级电影在线观看 | 欧美久久高跟鞋激| 精品国产91久久久久久久妲己| 国产精品美女久久福利网站| 亚洲一区二区三区四区在线免费观看| 日韩成人dvd| 国产69精品久久久久毛片 | 国产精品伊人色| 色诱亚洲精品久久久久久| 91精品国产麻豆| 国产精品国产自产拍高清av| 亚洲国产一二三| 国产一区高清在线| 在线精品视频一区二区三四|