亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? rtxconf.a51

?? kellrtx51的安裝與應用例程源代碼
?? A51
?? 第 1 頁 / 共 5 頁
字號:
$TITLE ('RTX-51 CONFIGURATION')
$SYMBOLS
$NOXREF
$NOCOND
$NOMOD51
$NORB
$PAGELENGTH(80) PAGEWIDTH(110)
;************************************************************************
;*                                                                      *
;*    R T X - 5 1  :  Configuration data for RTX-51 V 5.x               *
;*                                                                      *
;*----------------------------------------------------------------------*
;*                                                                      *
;*    Filename     :   RTXCONF.A51                                      *
;*    Language     :   Keil A-51                                        *
;*    Dev. system  :   IBM PC                                           *
;*    Targetsystem :   Any system based upon 8051 up                    *
;*                                                                      *
;*    Date:             9-MAY-1996                                      *
;*                                                                      *
;*    Purpose      :   - Defines the processor specific data            *
;*                       definitions for all supported processors.      *
;*                       New processor types may be easily added.       *
;*                     - Defines all user configurable system values.   *
;*                                                                      *
;*----------------------------------------------------------------------*
;* Rev. | Released    | Programmer  | Comments                          *
;*----------------------------------------------------------------------*
;* 0.1  |  4-APR-1991 | ThF         | First Version                     *
;* 5.00 |  3-NOV-1994 | EG          | Release V 5.00                    *
;* 5.01 |  7-SEP-1995 |             | Avoid L51 msg "empty segments",   *
;*      |             |             | few INT_EN_MASK_NUMBER's corrected*
;* 5.10 |  9-MAY-1996 |             | T2 support for CPU=2,5,13,14,16,17*
;*      |             |             | Add ?RTX_IDLE_FUNC                *
;* 5.10 | 26-MAY-1997 |             | Type 21(C515C) implemented        *
;************************************************************************
;*    (c) METTLER  &  FUCHS  AG,  LOEWENSTRASSE 21,  CH-8953 Dietikon   *
;*    Tel. (+41) (1) 740 41 00  /  Fax  (+41) (1) 740 15 67             *
;************************************************************************

;*----------------------------------------------------------------------*
;*
;*  USER CONFIGURABLE SYSTEM VALUES
;*
;*  All configurable values are contained in include file RTXSETUP.DCL
;*  (for details see the program documentation).
;*----------------------------------------------------------------------*

$INCLUDE(RTXSETUP.DCL)

;========================================================================
;  END OF USER-CONFIGURABLE SECTION
;========================================================================


$EJECT
;************************************************************************
;*                                                                      *
;*  THE FOLLOWING SECTIONS MUST NORMALLY NOT BE ALTERED BY THE USER     *
;*  ---------------------------------------------------------------     *
;*                                                                      *
;************************************************************************

NAME  ?RTX?CONFIGURATION      ; Do NOT alter the modulename !

;*----------------------------------------------------------------------*
;*  IMPORTS
;*----------------------------------------------------------------------*

EXTRN BIT    (?RTX_ENA_INT_REG1, ?RTX_ENA_INT_REG2)     ; from RTXDATA
EXTRN CODE   (?RTX_SYSCLK_INTHNDLR)                     ; from RTXCLK
EXTRN CODE   (?RTX_INT_HANDLER)                         ; from RTXINT
EXTRN DATA   (?RTX_TMP1)                                ; from RTXDATA

IF (?RTX_BANKSWITCHING = 1)
   EXTRN DATA     (?B_CURRENTBANK)                      ; from L51_BANK
   EXTRN NUMBER   (?B_MASK, ?B_FACTOR)                  ; from L51_BANK
   EXTRN CODE     (_SWITCHBANK)                         ; from L51_BANK
ENDIF

;*----------------------------------------------------------------------*
;*  EXPORTS
;*----------------------------------------------------------------------*

; System constants
PUBLIC   ?RTX_EXTRENTSIZE, ?RTX_EXTSTKSIZE, ?RTX_INTSTKSIZE
PUBLIC   ?RTX_TIMESHARING, ?RTX_BANKSWITCHING, ?RTX_INTREGSIZE
PUBLIC   ?RTX_MAILBOX_SUPPORT, ?RTX_SEMAPHORE_SUPPORT

; Initial Interrupt mask values
PUBLIC   ?RTX_IE_INIT, ?RTX_IEN1_INIT, ?RTX_IEN2_INIT

; Enable the interrupt enable registers for the selected processor
PUBLIC   ?RTX_INIT_INT_REG_FLAGS

; Interrupt number to enable-mask table
PUBLIC   ?RTX_INT_TO_BIT_TABLE_BASE

; Greatest interrupt number
PUBLIC   ?RTX_MAX_INT_NBR

; Processor specific interrupt enable masks
PUBLIC   ?RTX_IE, ?RTX_IEN1, ?RTX_IEN2

; Interrupt mask variables
PUBLIC   ?RTX_NM_IE, ?RTX_D_IE, ?RTX_ND_IE
PUBLIC   ?RTX_NM_IE1, ?RTX_D_IE1, ?RTX_ND_IE1
PUBLIC   ?RTX_NM_IE2, ?RTX_D_IE2, ?RTX_ND_IE2

; System Timer constants
PUBLIC   ?RTX_CLK_INT_NBR                       ; EQUATE
PUBLIC   ?RTX_TLOW, ?RTX_THIGH, ?RTX_TMOD       ; DATA
PUBLIC   ?RTX_TCON                              ; DATA
PUBLIC   ?RTX_TFLAG, ?RTX_TCONTROL              ; BIT
PUBLIC   ?RTX_TMOD_AND_MASK, ?RTX_TMOD_OR_MASK  ; EQUATES
PUBLIC   ?RTX_TCON_AND_MASK, ?RTX_TCON_OR_MASK  ; EQUATES

; Bank-Switching Support
PUBLIC   ?RTX_SWITCHBANK                        ; CODE
PUBLIC   ?RTX_SAVE_INT_BANK                     ; DATA
IF (?RTX_BANKSWITCHING = 0)
   PUBLIC   ?B_CURRENTBANK                      ; Dummy DATA-Definition
ENDIF

; Idle function
PUBLIC  ?RTX_IDLE_FUNC

; Mailbox and semaphore FIFO space
PUBLIC  ?RTX_MBX_PAGE
PUBLIC  ?RTX_MBX_PAGE_END
PUBLIC  ?RTX_SEM_PAGE
PUBLIC  ?RTX_SEM_PAGE_END


;*----------------------------------------------------------------------*
;*  MACROS
;*----------------------------------------------------------------------*

; This MACRO generates an RTX-51 interrupt entry point using the base 
; address ?RTX_INTBASE.

INT_ENTRY       MACRO   NO
EXTRN XDATA (?RTX_INT&NO&_TID)
PUBLIC          INT&NO&_VECTOR
                CSEG AT(?RTX_INTBASE+3+(&NO&*8))
INT&NO&_VECTOR: MOV     ?RTX_TMP1, A             ; Save A
                MOV     A, #LOW(?RTX_INT&NO&_TID); Set up ptr to int. TID
                LJMP    ?RTX_INT_HANDLER         ; Jump to general ISR
                ENDM


;*----------------------------------------------------------------------*
;*  PROCESSOR SPECIFIC DATA DEFINITIONS
;*----------------------------------------------------------------------*

IF (?RTX_CPU_TYPE = 1)
   ;***********
   ;* Type 1  *
   ;***********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 8051 -> 1 interrupt enable register
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 1
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0A8H  ; not used
      ?RTX_IEN2            DATA  0A8H  ; not used

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector  (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0  (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1  (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2  (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3  (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4  (Ser. channel)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   4

PCON    DATA    87H

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      Not supported by all 8051 type processors (see manufacturer's
;;      data sheet !)
;;      To be used whenever entering idle state.
;;
            ORL     PCON, #01H          ; Set idle mode (leave by interrupt)
                                        ; (peripherals stay active)
         ENDM

ELSEIF (?RTX_CPU_TYPE = 2)
   ;**********
   ;* Type 2 *
   ;**********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 8052 -> 1 interrupt enable register
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 1
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0A8H  ; not used
      ?RTX_IEN2            DATA  0A8H  ; not used

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      5
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector  (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
         INT_ENTRY      5
      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0  (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1  (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2  (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3  (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4  (Ser. channel)
                        DB 20H, 00H, 00H    ; INT_5  (Timer 2)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   5

PCON    DATA    87H

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      Not supported by all 8052 type processors (see manufacturer's
;;      data sheet !)
;;      To be used whenever entering idle state.
;;
            ORL     PCON, #01H          ; Set idle mode (leave by interrupt)
                                        ; (peripherals stay active)
         ENDM

ELSEIF (?RTX_CPU_TYPE = 3)
   ;**********
   ;* Type 3 *
   ;**********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 80515/535 -> 2 interrupt enable registers
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 2
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0B8H
      ?RTX_IEN2            DATA  0A8H  ; not used

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      8
         INT_ENTRY      9

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产欧美日韩麻豆91| 日韩欧美一区二区在线视频| 精品一区二区三区久久久| 亚洲一区国产视频| 亚洲人精品午夜| 国产精品人成在线观看免费| 久久久欧美精品sm网站| 久久精品男人的天堂| 久久久久综合网| 国产日韩欧美亚洲| 国产女同性恋一区二区| 国产精品国产馆在线真实露脸| 国产日韩欧美精品在线| 中文字幕一区二区三中文字幕| 亚洲人成影院在线观看| 一区二区三区av电影 | 久久av老司机精品网站导航| 日日摸夜夜添夜夜添国产精品| 亚洲成国产人片在线观看| 视频一区视频二区在线观看| 蜜臀av性久久久久蜜臀aⅴ| 麻豆精品国产传媒mv男同| 精品在线观看免费| 成人黄色小视频| 色中色一区二区| 欧美日本国产一区| 2024国产精品| 亚洲摸摸操操av| 日日嗨av一区二区三区四区| 国产精品一区一区| 91传媒视频在线播放| 精品蜜桃在线看| 中文字幕亚洲成人| 日本v片在线高清不卡在线观看| 精品一区二区三区日韩| av在线一区二区三区| 欧美一区中文字幕| 中文字幕视频一区| 蜜桃一区二区三区四区| 99视频热这里只有精品免费| 91精品国产欧美一区二区| 欧美国产1区2区| 日本sm残虐另类| 99re在线精品| www国产精品av| 亚洲一区二区三区在线播放| 国产一区二区久久| 欧美日韩精品一区二区三区 | 国产精品网站导航| 日本一区中文字幕| 色综合久久综合| 国产午夜精品在线观看| 亚洲成人tv网| 91蜜桃婷婷狠狠久久综合9色| 精品国产乱码久久久久久浪潮 | 亚洲最大成人网4388xx| 国产一区91精品张津瑜| 51精品国自产在线| 一区二区三区高清| 99视频精品在线| 国产欧美日本一区二区三区| 久久99久久99| 日韩午夜精品视频| 午夜电影一区二区| 色综合久久久久久久久久久| 国产精品免费看片| 国产美女娇喘av呻吟久久| 日韩视频免费直播| 日韩精品一二区| 欧美日韩五月天| 亚洲电影激情视频网站| 91成人免费网站| 一区二区三区高清在线| 色婷婷综合激情| 亚洲欧美国产毛片在线| 91亚洲精品一区二区乱码| 中文字幕乱码一区二区免费| 国产盗摄视频一区二区三区| 2019国产精品| 国产一区二区视频在线| www日韩大片| 国产福利精品一区| 一区二区三区四区蜜桃| av在线这里只有精品| 亚洲欧美aⅴ...| 91久久精品一区二区二区| 一区二区三区91| 欧美日本一区二区三区| 日本一道高清亚洲日美韩| 精品理论电影在线| 国产精品一区免费视频| 国产精品美女久久久久久久久久久| 粉嫩嫩av羞羞动漫久久久| 国产精品无人区| 色又黄又爽网站www久久| 亚洲免费观看高清完整| 欧美色电影在线| 免费人成精品欧美精品| 久久久久久久久久久久久夜| 成人app网站| 亚洲免费观看高清完整版在线观看 | 欧美精品一区二区三区蜜桃视频| 激情小说欧美图片| 国产精品私人影院| 欧美性大战久久久久久久 | 激情综合网激情| 中文字幕色av一区二区三区| 91福利在线看| 国内久久婷婷综合| 亚洲精品国产视频| 欧美电影精品一区二区| 成人动漫一区二区在线| 天天综合日日夜夜精品| 国产欧美日韩综合| 欧美日韩一区二区在线观看| 精品综合久久久久久8888| 亚洲人成在线观看一区二区| 日韩一级视频免费观看在线| 成人国产视频在线观看| 日韩综合小视频| 国产精品色一区二区三区| 欧美日韩国产综合草草| 粉嫩av亚洲一区二区图片| 五月婷婷激情综合| 最新日韩av在线| 久久综合色之久久综合| 欧美日韩电影在线| eeuss鲁片一区二区三区在线观看| 三级欧美在线一区| 中文字幕中文字幕一区| 精品国产伦一区二区三区观看方式| 91视视频在线观看入口直接观看www | 亚洲女同一区二区| 2020国产精品自拍| 88在线观看91蜜桃国自产| 99国产精品99久久久久久| 久久99久久99小草精品免视看| 亚洲福利一区二区三区| 自拍偷拍欧美激情| 26uuu色噜噜精品一区| 欧美一区二区在线看| 欧美在线播放高清精品| 99久久99久久综合| 成人综合婷婷国产精品久久免费| 精品一区二区三区免费观看| 日韩和欧美一区二区三区| 亚洲激情av在线| 国产精品成人免费在线| 国产日韩三级在线| 久久综合狠狠综合久久综合88| 欧美一级日韩不卡播放免费| 欧美在线观看视频一区二区| 色综合欧美在线| 色婷婷久久一区二区三区麻豆| 成人精品高清在线| 国产白丝精品91爽爽久久| 国产一本一道久久香蕉| 久久99精品国产| 国产一区在线视频| 久久精工是国产品牌吗| 韩国欧美一区二区| 精品亚洲国产成人av制服丝袜| 蜜桃视频免费观看一区| 免费欧美日韩国产三级电影| 视频一区二区三区在线| 蜜桃免费网站一区二区三区| 久久精品国产精品亚洲综合| 蜜乳av一区二区| 国产乱人伦偷精品视频免下载| 国产精品一二三四| 成人性生交大片免费看视频在线 | 99在线精品免费| 91福利国产精品| 宅男噜噜噜66一区二区66| 日韩久久免费av| 久久综合丝袜日本网| 一区二区中文视频| 亚洲国产成人高清精品| 精品一区精品二区高清| 成人在线视频一区| 欧美无砖专区一中文字| 欧美成人一区二区三区在线观看| 久久色.com| 亚洲精品大片www| 免费美女久久99| 成人激情文学综合网| 欧美日韩大陆在线| 久久久久久一二三区| 亚洲精品成人精品456| 男人的天堂亚洲一区| 成人免费观看视频| 91精品国产色综合久久不卡蜜臀| 久久亚洲综合色| 亚洲一区二区三区小说| 久久99久国产精品黄毛片色诱| av不卡在线观看| 久久综合久久久久88| 亚洲自拍偷拍欧美| 成人欧美一区二区三区视频网页| 国产福利一区二区三区视频在线 |