亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? rtxconf.a51

?? kellrtx51的安裝與應用例程源代碼
?? A51
?? 第 1 頁 / 共 5 頁
字號:
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0   (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1   (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2   (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3   (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4   (Ser. channel)
                        DB 20H, 00H, 00H    ; INT_5   (Timer 2)
                        DB 00H, 00H, 00H    ; INT_6   not used
                        DB 00H, 00H, 00H    ; INT_7   not used
                        DB 00H, 01H, 00H    ; INT_8   (A/D-Converter)
                        DB 00H, 02H, 00H    ; INT_9   (P1.4/INT2)
                        DB 00H, 04H, 00H    ; INT_10  (P1.0/INT3/CC0)
                        DB 00H, 08H, 00H    ; INT_11  (P1.1/INT4/CC1)
                        DB 00H, 10H, 00H    ; INT_12  (P1.2/INT5/CC2)
                        DB 00H, 20H, 00H    ; INT_13  (P1.3/INT6/CC3)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   13

PCON    DATA    87H

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      To be used whenever entering idle state.
;;
            ORL     PCON, #01H          ; Set idle mode (leave by interrupt)
            ORL     PCON, #20H          ; (peripherals stay active)
         ENDM

ELSEIF (?RTX_CPU_TYPE = 4)
   ;**********
   ;* Type 4 *
   ;**********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; 80517/537 -> 3 interrupt enable registers
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 3
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0B8H
      ?RTX_IEN2            DATA  09AH

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
         INT_ENTRY     16
         INT_ENTRY     19
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector (INT-3)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      4
         INT_ENTRY      5
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
         INT_ENTRY     16
         INT_ENTRY     19
      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0
         INT_ENTRY      1
         INT_ENTRY      2
         INT_ENTRY      3
         INT_ENTRY      4
         INT_ENTRY      8
         INT_ENTRY      9
         INT_ENTRY     10
         INT_ENTRY     11
         INT_ENTRY     12
         INT_ENTRY     13
         INT_ENTRY     16
         INT_ENTRY     19
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0   (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1   (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2   (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3   (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4   (Ser. channel 0)
                        DB 20H, 00H, 00H    ; INT_5   (Timer 2/ ext. reload)
                        DB 00H, 00H, 00H    ; INT_6   not used
                        DB 00H, 00H, 00H    ; INT_7   not used
                        DB 00H, 01H, 00H    ; INT_8   (A/D-Converter)
                        DB 00H, 02H, 00H    ; INT_9   (P1.4/INT2/CC4)
                        DB 00H, 04H, 00H    ; INT_10  (P1.0/INT3/CC0)
                        DB 00H, 08H, 00H    ; INT_11  (P1.1/INT4/CC1)
                        DB 00H, 10H, 00H    ; INT_12  (P1.2/INT5/CC2)
                        DB 00H, 20H, 00H    ; INT_13  (P1.3/INT6/CC3)
                        DB 00H, 00H, 00H    ; INT_14  not used
                        DB 00H, 00H, 00H    ; INT_15  not used
                        DB 00H, 00H, 01H    ; INT_16  (Serial Channel 1)
                        DB 00H, 00H, 00H    ; INT_17  not used
                        DB 00H, 00H, 00H    ; INT_18  not used
                        DB 00H, 00H, 08H    ; INT_19  (Compare timer ov.)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   19

PCON    DATA    87H

ENTER_IDLE       MACRO
;;
;;      Enter Idle Mode
;;      ---------------
;;      To be used whenever entering idle state.
;;
            ORL     PCON, #01H          ; Set idle mode (leave by interrupt)
            ORL     PCON, #20H          ; (peripherals stay active)
         ENDM


ELSEIF (?RTX_CPU_TYPE = 21)
   ;**********
   ;* Type 21 *
   ;**********
      ;------------------------------------------------------------------
      ; Define the number and addresses of the interrupt enable registers
      ; C515C -> 3 interrupt enable registers
      ; (Set the not used registers to the same address as ?RTX_IE)

      INT_EN_MASK_NUMBER   EQU 3
      ?RTX_IE              DATA  0A8H
      ?RTX_IEN1            DATA  0B8H
      ?RTX_IEN2            DATA  09AH

      ;------------------------------------------------------------------
      ; Generate the interrupt entry points supported by the peripherals
      ; of the selected CPU type.
      IF (?RTX_SYSTEM_TIMER = 0)
         ; Do NOT include the Timer 0 Vector  (INT-1)
         INT_ENTRY      0		; INT_0	 (P3.2/INT0)
										; INT_1	 (Timer 0)
         INT_ENTRY      2		; INT_2	 (P3.3/INT1)
         INT_ENTRY      3		; INT_3	 (Timer 1)
         INT_ENTRY      4		; INT_4	 (Ser. channel 0)
         INT_ENTRY      5		; INT_5	 (Timer 2/ ext. reload)
										; INT_6	 not used(WDT)
										; INT_7	 not used(EAL)
         INT_ENTRY      8		; INT_8	 (A/D-Converter)
         INT_ENTRY      9		; INT_9	 (P1.4/INT2/CC4)
         INT_ENTRY     10		; INT_10	 (P1.0/INT3/CC0)
         INT_ENTRY     11		; INT_11	 (P1.1/INT4/CC1)
         INT_ENTRY     12		; INT_12	 (P1.2/INT5/CC2)
         INT_ENTRY     13		; INT_13	 (P1.3/INT6/CC3)
										; INT_14	 not used(SWDT)
										; INT_15	 not used(EXEN2)
         							; INT_16	 not used
			INT_ENTRY     17		; INT_17	 CAN Controller
			INT_ENTRY     18		; INT_18	 SSC
         INT_ENTRY     19		; INT_19	 not used
         INT_ENTRY     20		; INT_20	 INT7
         INT_ENTRY     21		; INT_21	 INT8
      ELSEIF (?RTX_SYSTEM_TIMER = 1)
         ; Do NOT include the Timer 1 Vector (INT-3)
         INT_ENTRY      0		; INT_0	 (P3.2/INT0)
			INT_ENTRY		1		; INT_1	 (Timer 0)
         INT_ENTRY      2		; INT_2	 (P3.3/INT1)
         							; INT_3	 (Timer 1)
         INT_ENTRY      4		; INT_4	 (Ser. channel 0)
         INT_ENTRY      5		; INT_5	 (Timer 2/ ext. reload)
										; INT_6	 not used(WDT)
										; INT_7	 not used(EAL)
         INT_ENTRY      8		; INT_8	 (A/D-Converter)
         INT_ENTRY      9		; INT_9	 (P1.4/INT2/CC4)
         INT_ENTRY     10		; INT_10	 (P1.0/INT3/CC0)
         INT_ENTRY     11		; INT_11	 (P1.1/INT4/CC1)
         INT_ENTRY     12		; INT_12	 (P1.2/INT5/CC2)
         INT_ENTRY     13		; INT_13	 (P1.3/INT6/CC3)
										; INT_14	 not used(SWDT)
										; INT_15	 not used(EXEN2)
         							; INT_16	 not used
			INT_ENTRY     17		; INT_17	 CAN Controller
			INT_ENTRY     18		; INT_18	 SSC
         INT_ENTRY     19		; INT_19	 not used
         INT_ENTRY     20		; INT_20	 INT7
         INT_ENTRY     21		; INT_21	 INT8


      ELSEIF (?RTX_SYSTEM_TIMER = 2)
         ; Do NOT include the Timer 2 Vector (INT-5)
         INT_ENTRY      0		; INT_0	 (P3.2/INT0)
			INT_ENTRY		1		; INT_1	 (Timer 0)
         INT_ENTRY      2		; INT_2	 (P3.3/INT1)
         INT_ENTRY      3		; INT_3	 (Timer 1)
         INT_ENTRY      4		; INT_4	 (Ser. channel 0)
					         		; INT_5	 (Timer 2/ ext. reload)
										; INT_6	 not used(WDT)
										; INT_7	 not used(EAL)

         INT_ENTRY      8		; INT_8	 (A/D-Converter)
         INT_ENTRY      9		; INT_9	 (P1.4/INT2/CC4)
         INT_ENTRY     10		; INT_10	 (P1.0/INT3/CC0)
         INT_ENTRY     11		; INT_11	 (P1.1/INT4/CC1)
         INT_ENTRY     12		; INT_12	 (P1.2/INT5/CC2)
         INT_ENTRY     13		; INT_13	 (P1.3/INT6/CC3)
										; INT_14	 not used(SWDT)
										; INT_15	 not used(EXEN2)

         							; INT_16	 not used
			INT_ENTRY     17		; INT_17	 CAN Controller
			INT_ENTRY     18		; INT_18	 SSC
         							; INT_19	 not used
         INT_ENTRY     20		; INT_20	 INT7
         INT_ENTRY     21		; INT_21	 INT8
      ENDIF

      ;------------------------------------------------------------------
      ; The following table attaches the interrupt numbers (0..31) to the
      ; corresponding bits in the interrupt enable masks of the specific
      ; processor.
      ; All three interrupt enable register contents must be defined
      ; for every interrupt number (even when the specific processor contains
      ; only one interrupt mask).
      ; Syntax: DB IE-content, IE1-content, IE2-content
      ;
      ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF  SEGMENT  CODE
                        RSEG  ?RTX?RTX_INT_TO_BIT_TABLE?RTXCONF

         ?RTX_INT_TO_BIT_TABLE_BASE:
                        DB 01H, 00H, 00H    ; INT_0   (P3.2/INT0)
                        DB 02H, 00H, 00H    ; INT_1   (Timer 0)
                        DB 04H, 00H, 00H    ; INT_2   (P3.3/INT1)
                        DB 08H, 00H, 00H    ; INT_3   (Timer 1)
                        DB 10H, 00H, 00H    ; INT_4   (Ser. channel 0)
                        DB 20H, 00H, 00H    ; INT_5   (Timer 2/ ext. reload)
                        DB 00H, 00H, 00H    ; INT_6   not used(WDT)
                        DB 00H, 00H, 00H    ; INT_7   not used(EAL)

                        DB 00H, 01H, 00H    ; INT_8   (A/D-Converter)
                        DB 00H, 02H, 00H    ; INT_9   (P1.4/INT2/CC4)
                        DB 00H, 04H, 00H    ; INT_10  (P1.0/INT3/CC0)
                        DB 00H, 08H, 00H    ; INT_11  (P1.1/INT4/CC1)
                        DB 00H, 10H, 00H    ; INT_12  (P1.2/INT5/CC2)
                        DB 00H, 20H, 00H    ; INT_13  (P1.3/INT6/CC3)
                        DB 00H, 00H, 00H    ; INT_14  not used(SWDT)
                        DB 00H, 00H, 00H    ; INT_15  not used(EXEN2)

                        DB 00H, 00H, 00H    ; INT_16  not used
                        DB 00H, 00H, 02H    ; INT_17  CAN Controller
                        DB 00H, 00H, 04H    ; INT_18  SSC
                        DB 00H, 00H, 00H    ; INT_19  not used
                        DB 00H, 00H, 10H    ; INT_20  (P7.0/INT7)
                        DB 00H, 00H, 20H    ; INT_21  (P4.5/INT8)

      ;------------------------------------------------------------------
      ; Define the greatest supported interrupt number
      ?RTX_MAX_INT_NBR      EQU   21

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产一区二区在线免费观看| 日日夜夜免费精品视频| 在线亚洲精品福利网址导航| 亚洲一区二区3| 26uuu亚洲综合色| 91最新地址在线播放| 中文字幕日本不卡| 日韩一级大片在线观看| 国产成人精品www牛牛影视| 亚洲一级在线观看| 日韩一级片网址| 欧美三级韩国三级日本三斤| 国产乱码精品一品二品| 亚洲亚洲精品在线观看| 久久日一线二线三线suv| 欧美精品第1页| 99久久婷婷国产综合精品电影| 五月婷婷欧美视频| 亚洲欧洲精品一区二区三区| 欧美精品久久99久久在免费线| 国产美女视频91| 亚洲va欧美va人人爽| 国产精品久久综合| 久久色成人在线| 日韩小视频在线观看专区| 懂色av噜噜一区二区三区av| 精品在线播放免费| 亚洲 欧美综合在线网络| 一区视频在线播放| 国产日韩欧美精品电影三级在线| 精品国内二区三区| 一区免费观看视频| 精品成人a区在线观看| 精品视频全国免费看| 欧美在线一二三四区| 成人国产精品免费观看动漫| 精品一区二区三区在线播放| 亚洲国产精品自拍| 亚洲一区在线免费观看| 亚洲人成网站色在线观看| 欧美国产日韩亚洲一区| 26uuu精品一区二区在线观看| 欧美午夜一区二区| 一本一道综合狠狠老| k8久久久一区二区三区| 国产精品18久久久久久久久久久久| 国产一区三区三区| 国产在线麻豆精品观看| 加勒比av一区二区| 麻豆国产精品777777在线| 欧美aaaaaa午夜精品| 日本三级亚洲精品| 青娱乐精品视频| 美女一区二区视频| 国产精品一线二线三线精华| 国产精品资源网站| 国产精品1区2区| 岛国精品在线播放| 国产精品2024| 成人福利在线看| 成人性视频网站| 99re成人精品视频| 欧美三级日韩在线| 这里只有精品电影| 日韩精品专区在线影院重磅| 欧美成人性战久久| 国产视频视频一区| 久久久久久久综合狠狠综合| 国产午夜精品理论片a级大结局| 久久夜色精品国产欧美乱极品| 久久久久久久久久久电影| 国产精品高潮呻吟| 亚洲一区二区三区爽爽爽爽爽| 午夜精品一区二区三区三上悠亚 | 欧美日韩在线电影| 欧美剧在线免费观看网站| 欧美一区二区三区人| 国产午夜精品美女毛片视频| 国产精品传媒视频| 亚洲成a人片在线不卡一二三区| 丝袜美腿一区二区三区| 亚洲激情五月婷婷| 青青草国产精品亚洲专区无| 国产美女精品一区二区三区| 99久久久久免费精品国产| 欧美男女性生活在线直播观看| 欧美日本韩国一区二区三区视频 | 国产欧美日韩激情| 亚洲福中文字幕伊人影院| 91在线小视频| 欧美日韩一本到| 欧美高清www午色夜在线视频| 国产日本欧美一区二区| 亚洲精品大片www| 毛片不卡一区二区| 色欲综合视频天天天| 日韩欧美高清dvd碟片| 日韩理论在线观看| 日本网站在线观看一区二区三区| 国产精品99精品久久免费| 欧美人牲a欧美精品| 国产精品理论在线观看| 日本不卡一区二区三区| 丁香婷婷深情五月亚洲| 欧美一区二区三区色| 中文字幕在线不卡一区二区三区| 日韩主播视频在线| 99国产欧美另类久久久精品| 日韩欧美一二区| 午夜精品一区二区三区免费视频| 91麻豆蜜桃一区二区三区| 日本一区二区综合亚洲| 美女视频一区在线观看| 欧美裸体一区二区三区| 亚洲麻豆国产自偷在线| 成人午夜电影久久影院| 久久理论电影网| 国模娜娜一区二区三区| 日韩一区二区三区四区| 视频一区在线视频| 欧美三级电影在线看| 亚洲品质自拍视频网站| 91在线国产福利| 国产精品乱人伦一区二区| 国产精品一级在线| 久久精品人人做人人综合| 激情综合网av| 精品国精品国产尤物美女| 日本不卡一二三| 欧美一二三区在线| 捆绑变态av一区二区三区| 日韩欧美国产1| 激情综合网天天干| 久久久国产综合精品女国产盗摄| 激情偷乱视频一区二区三区| 欧美成人伊人久久综合网| 九色综合国产一区二区三区| 亚洲一区二区三区免费视频| 在线视频综合导航| 亚洲福中文字幕伊人影院| 精品视频资源站| 免费xxxx性欧美18vr| 久久这里只有精品6| 国产不卡高清在线观看视频| 国产精品久久影院| 色哟哟亚洲精品| 香蕉久久一区二区不卡无毒影院| 7777精品伊人久久久大香线蕉经典版下载| 午夜在线成人av| 日韩女优av电影| 国产一区二区电影| 中文字幕一区二区三区四区不卡| 91丨porny丨在线| 亚洲图片欧美综合| 日韩写真欧美这视频| 国产一区二区三区精品欧美日韩一区二区三区 | 久久久久久电影| 成人av免费在线播放| 一区二区三区精品在线观看| 欧美久久久一区| 国产麻豆精品在线观看| 成人欧美一区二区三区| 91国偷自产一区二区开放时间| 亚洲国产精品天堂| 日韩欧美区一区二| 成人一级片网址| 亚洲成人免费看| 久久综合九色综合97婷婷女人 | 精品国产免费视频| aaa国产一区| 天堂成人国产精品一区| 精品粉嫩aⅴ一区二区三区四区| 国产v日产∨综合v精品视频| 亚洲精品美国一| 亚洲精品在线三区| 日本伦理一区二区| 久久 天天综合| 亚洲精品国产精华液| 日韩精品综合一本久道在线视频| 成人激情小说乱人伦| 水蜜桃久久夜色精品一区的特点 | 欧美一级在线免费| 国v精品久久久网| 香蕉影视欧美成人| 国产精品丝袜在线| 91精品在线麻豆| 色综合久久中文综合久久牛| 久久精品国产精品亚洲综合| 亚洲精品v日韩精品| 久久久高清一区二区三区| 欧美色视频一区| 国产不卡视频在线播放| 天堂影院一区二区| 中文字幕在线观看一区二区| 日韩欧美国产精品一区| 91黄色小视频| 成人国产视频在线观看| 激情综合色综合久久| 丝袜美腿成人在线| 亚洲人成精品久久久久久|