亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? can總線 dsp2812例程 希望對(duì)大家有用 互相學(xué)習(xí)
?? H
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲视频一区二区在线| 中文字幕亚洲成人| 99久久精品免费看| 青青国产91久久久久久 | 欧美一区永久视频免费观看| 国产成人免费视| 丝袜亚洲精品中文字幕一区| 国产蜜臀av在线一区二区三区| 欧美日韩久久一区二区| 国产成人在线看| 免费人成精品欧美精品| 亚洲综合成人在线视频| 国产精品私人自拍| 26uuu成人网一区二区三区| 欧美日本国产一区| 在线视频综合导航| 高清在线不卡av| 精品在线免费视频| 午夜精品国产更新| 一区二区免费看| 自拍偷拍国产亚洲| 欧美国产乱子伦| 久久久久久99精品| 久久先锋影音av鲁色资源| 日韩欧美国产wwwww| 在线不卡中文字幕播放| 日本电影欧美片| 成人av小说网| 国产成人自拍网| 韩国女主播成人在线| 蜜乳av一区二区| 日韩av电影一区| 日日夜夜精品视频天天综合网| 亚洲一区二区三区四区五区黄 | 午夜精品免费在线| 亚洲一区二区中文在线| 亚洲一区在线视频观看| 一区二区三区蜜桃| 亚洲综合在线免费观看| 一区二区在线观看视频在线观看| 一区视频在线播放| 国产精品日产欧美久久久久| 亚洲国产成人一区二区三区| 国产三级精品三级| 国产精品免费视频一区| 综合分类小说区另类春色亚洲小说欧美| 日本一二三不卡| 国产精品嫩草99a| 亚洲欧美激情在线| 亚洲午夜久久久久中文字幕久| 一区二区在线免费| 日韩综合小视频| 另类的小说在线视频另类成人小视频在线| 午夜精品久久久久久久蜜桃app| 亚洲chinese男男1069| 亚洲bt欧美bt精品777| 秋霞电影一区二区| 国产福利一区二区| 99在线精品视频| 欧美午夜精品一区| 日韩一区二区三区av| 精品国产乱码久久久久久老虎| 久久久欧美精品sm网站| 国产精品麻豆99久久久久久| 一区二区三区精品久久久| 日韩激情一二三区| 国产精品综合网| 99久久精品国产一区| 欧美视频完全免费看| 日韩一本二本av| 国产精品久久久久一区| 亚洲777理论| 国产原创一区二区| 日本乱码高清不卡字幕| 911精品产国品一二三产区| 久久久久久一二三区| 国产精品国产三级国产aⅴ入口 | 国产一区久久久| av毛片久久久久**hd| 91精品国产综合久久婷婷香蕉 | 亚洲欧洲制服丝袜| 奇米一区二区三区| 成人av影院在线| 欧美一区二区三区在线| 国产精品乱码妇女bbbb| 天天色综合天天| 国产传媒一区在线| 欧美日本在线看| 中文字幕精品一区| 日韩电影免费一区| 97久久超碰国产精品| 日韩精品最新网址| 一区二区三区在线观看动漫| 精品一区二区综合| 欧美性一级生活| 国产色婷婷亚洲99精品小说| 午夜精品一区二区三区三上悠亚| 成人午夜激情片| 日韩欧美在线网站| 亚洲综合在线视频| 成人毛片在线观看| 日韩视频中午一区| 一区二区三区毛片| 99久久久精品免费观看国产蜜| 日韩一区二区三区在线观看| 亚洲午夜久久久久久久久电影网 | 成人性生交大片免费看视频在线 | 久久婷婷国产综合精品青草| 亚洲一区在线电影| 成人激情免费电影网址| 日韩美一区二区三区| 亚洲成人精品一区二区| jlzzjlzz亚洲日本少妇| 久久免费偷拍视频| 日本不卡一区二区三区高清视频| 在线看国产日韩| 亚洲丝袜精品丝袜在线| 国产成人综合自拍| 欧美精品一区二区三区蜜桃| 日韩国产欧美视频| 在线精品亚洲一区二区不卡| 亚洲精品伦理在线| av色综合久久天堂av综合| 国产欧美一区二区精品仙草咪 | 日本va欧美va瓶| 欧美日韩成人综合在线一区二区| 亚洲女女做受ⅹxx高潮| bt7086福利一区国产| 国产精品女人毛片| 成人动漫av在线| 国产精品毛片大码女人| 懂色av中文一区二区三区| 久久久不卡网国产精品二区| 久久丁香综合五月国产三级网站| 日韩一区二区免费高清| 日本vs亚洲vs韩国一区三区| 91精品国产全国免费观看| 视频一区免费在线观看| 91精品午夜视频| 久久精品国产免费| 精品va天堂亚洲国产| 国产精品自拍在线| 久久精品人人做人人爽人人| 国产成人在线网站| 国产精品久久久久久久久久久免费看 | 欧美成人vr18sexvr| 久久精品99国产精品| 久久综合狠狠综合久久综合88 | 亚洲日本va在线观看| 99国产一区二区三精品乱码| **网站欧美大片在线观看| 色综合色狠狠天天综合色| 夜夜精品视频一区二区| 欧美二区乱c少妇| 久久精品免费看| 国产女同性恋一区二区| 99精品视频在线免费观看| 亚洲激情一二三区| 欧美日韩国产天堂| 美腿丝袜亚洲一区| 国产日韩成人精品| 色婷婷av一区二区三区之一色屋| 天堂精品中文字幕在线| 日韩精品一区二区三区在线 | proumb性欧美在线观看| 亚洲综合成人在线视频| 欧美一二区视频| 成人午夜又粗又硬又大| 亚洲国产日韩av| 26uuu精品一区二区| 色婷婷综合久久久中文字幕| 日韩电影在线观看一区| 国产精品视频一二三| 欧美日韩一区国产| 国产一区二区三区免费播放| 亚洲视频一二三区| 日韩精品在线一区二区| 99久久99久久综合| 蜜桃久久久久久| 一区免费观看视频| 欧美成人女星排名| 色爱区综合激月婷婷| 日本欧美大码aⅴ在线播放| 中文一区在线播放| 91麻豆精品国产91久久久久久| 国产精品羞羞答答xxdd| 亚洲一级不卡视频| 国产欧美日韩卡一| 欧美日韩午夜精品| 成人激情综合网站| 日产欧产美韩系列久久99| 中文字幕在线一区免费| 精品伦理精品一区| 欧美影视一区在线| 国产91精品露脸国语对白| 午夜欧美大尺度福利影院在线看| 久久精品亚洲一区二区三区浴池| 欧美这里有精品| 不卡视频免费播放| 国产在线不卡一区|