亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? can總線 dsp2812例程 希望對大家有用 互相學(xué)習(xí)
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩视频免费观看高清完整版在线观看| 久久99精品一区二区三区三区| 欧美精品一区二区三区蜜桃| 欧美日韩国产免费一区二区 | 97精品视频在线观看自产线路二| 久久超碰97中文字幕| 卡一卡二国产精品| 国产精品69毛片高清亚洲| 国产福利一区二区三区视频在线 | 欧美成人伊人久久综合网| 日韩免费看的电影| 国产精品福利在线播放| 亚洲欧美区自拍先锋| 五月天国产精品| 国产一区二区三区av电影| 丁香六月久久综合狠狠色| 色av综合在线| 国产丝袜欧美中文另类| 亚洲精品日韩专区silk| 免费不卡在线视频| k8久久久一区二区三区| 制服丝袜在线91| 国产精品免费aⅴ片在线观看| 香蕉加勒比综合久久| 国产精品一区二区在线播放| 欧美伦理影视网| 亚洲少妇中出一区| 久久爱另类一区二区小说| 在线观看免费成人| 亚洲国产高清在线| 国内外成人在线| 欧美一区日韩一区| 亚洲自拍与偷拍| 成人国产亚洲欧美成人综合网| 欧美一区二区视频在线观看2020 | av午夜一区麻豆| 日韩女同互慰一区二区| 亚洲成人av福利| 色爱区综合激月婷婷| 中文字幕亚洲综合久久菠萝蜜| 国产一区二区h| 久久精品视频网| 久草中文综合在线| 欧美成va人片在线观看| 黄色小说综合网站| 久久久久久久久伊人| 国产电影一区二区三区| 精品国产91乱码一区二区三区| 久久精品二区亚洲w码| 亚洲精品一区二区精华| 色综合久久九月婷婷色综合| 看片的网站亚洲| 亚洲欧美日韩成人高清在线一区| 色激情天天射综合网| 韩国理伦片一区二区三区在线播放| 久久精品久久综合| 精品国产1区二区| 成人永久aaa| 亚欧色一区w666天堂| 91精品一区二区三区在线观看| 激情欧美一区二区| 亚洲欧美日韩人成在线播放| 欧美视频一二三区| 麻豆极品一区二区三区| 国产精品免费丝袜| 91精品久久久久久久久99蜜臂| 粉嫩一区二区三区在线看| 亚洲裸体xxx| 欧美成人猛片aaaaaaa| 91在线视频播放| 国产米奇在线777精品观看| 一区二区三区精品视频| 日本一区二区视频在线| 日韩欧美在线综合网| 色综合色狠狠天天综合色| 韩国精品久久久| 亚洲成av人片在www色猫咪| 国产精品亲子乱子伦xxxx裸| 日韩精品一区国产麻豆| 欧美性猛交xxxxxx富婆| 91福利在线导航| 欧日韩精品视频| 91丨porny丨户外露出| 国产精品538一区二区在线| 理论片日本一区| 免费视频最近日韩| 美日韩黄色大片| 天堂蜜桃91精品| 欧美aa在线视频| 韩日av一区二区| 国产精品18久久久久久久久| 天堂久久久久va久久久久| 午夜激情久久久| 日韩高清欧美激情| 韩国成人精品a∨在线观看| 国内精品久久久久影院薰衣草 | 热久久免费视频| 裸体歌舞表演一区二区| 蜜臀91精品一区二区三区| 国产精品一区二区在线看| 成人动漫一区二区在线| 欧美最猛黑人xxxxx猛交| 69成人精品免费视频| 26uuu精品一区二区| 国产精品看片你懂得| 亚洲一区二区偷拍精品| 黄一区二区三区| 日本高清视频一区二区| 日韩欧美久久久| 亚洲男人的天堂在线观看| 日本成人在线视频网站| av资源网一区| 欧美一区二区视频网站| 136国产福利精品导航| 免费在线观看精品| av在线播放不卡| 欧美v日韩v国产v| 偷拍一区二区三区| eeuss鲁一区二区三区| 精品免费国产一区二区三区四区| 成人欧美一区二区三区白人| 青娱乐精品在线视频| 欧美理论片在线| 亚洲美女视频一区| 91网站黄www| 中文字幕一区二区三区精华液 | 国产精品剧情在线亚洲| 国产真实乱偷精品视频免| 制服.丝袜.亚洲.中文.综合| 一区二区三区不卡视频在线观看| 处破女av一区二区| 国产欧美精品一区| 成人激情免费视频| 国产精品久久久久四虎| 成人免费看片app下载| 国产日韩欧美综合一区| 免费观看久久久4p| 日韩精品专区在线影院重磅| 老鸭窝一区二区久久精品| 精品国产一区二区三区久久影院| 毛片av一区二区| 国产日韩av一区| 99久久综合色| 亚洲国产成人av好男人在线观看| 欧美日韩一区中文字幕| 五月婷婷另类国产| 日韩欧美国产高清| 粉嫩绯色av一区二区在线观看| 国产精品视频免费看| 欧美精品免费视频| 国产伦精品一区二区三区免费| 亚洲国产精品ⅴa在线观看| 色88888久久久久久影院按摩| 日韩精品91亚洲二区在线观看| 久久久三级国产网站| 91国偷自产一区二区三区成为亚洲经典 | 久久午夜国产精品| 色菇凉天天综合网| 国产又黄又大久久| 五月婷婷另类国产| 国产精品视频一二| 亚洲精品一区二区三区影院| 色狠狠色狠狠综合| 成人免费观看视频| 国内精品自线一区二区三区视频| 亚洲婷婷综合久久一本伊一区| 精品理论电影在线观看 | 国产精品视频yy9299一区| 欧美日韩国产电影| 在线一区二区视频| 国产精品亚洲一区二区三区在线 | 日韩欧美国产麻豆| 亚洲国产另类av| 在线视频中文字幕一区二区| 成人性视频免费网站| 久久国产视频网| 激情综合网av| 九九**精品视频免费播放| 青青草精品视频| 日韩精品一区第一页| 国产一二精品视频| 久久电影网电视剧免费观看| 日韩精品免费专区| 国产美女主播视频一区| 国产成人精品三级| 成人精品一区二区三区中文字幕| 国产精品一卡二| 成人午夜电影久久影院| av激情成人网| 欧美性色欧美a在线播放| 91精品国产一区二区| 26uuu欧美日本| 日韩美女啊v在线免费观看| 夜夜爽夜夜爽精品视频| 丝袜美腿亚洲一区| 国产成人精品网址| 欧美精品v国产精品v日韩精品| 日韩一区二区在线看片| 欧美激情一区二区三区蜜桃视频| 中文字幕日本不卡|