亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp281x_mcbsp.h

?? 事件管理器測試程序 事件管理器測試程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//###########################################################################
//
// FILE:   DSP281x_Mcbsp.h
//
// TITLE:  DSP281x Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  1.00| 11 Sep 2003 | L.H. | Changes since previous version (v.58 Alpha)
//      |             |      | Changed the name of PCR1 register to PCR
//      |             |      | Fixed name of GSYNC bit (was GYSNC)
//      |             |      | Changed bit 14 of SRGR2 to reserved
//      |             |      | RFULL bit in SPCR1 was mislabled (was REMPTY)
//      |             |      | XCERA register bits changed from XCEAn to XCERAn   
//      |             |      | XCERB register bits changed from XCEBn to XCERBn
//      |             |      | XCERC register bits changed from XCECn to XCERCn
//      |             |      | XCERD register bits changed from XCEDn to XCERDn
//      |             |      | XCERE register bits changed from XCEEn to XCEREn
//      |             |      | XCERF register bits changed from XCEFn to XCERFn
//      |             |      | XCERG register bits changed from XCEGn to XCERGn
//      |             |      | MFFTX register bits change to align with user's guide
//      |             |      | MFFRX register bits change to align with user's guide
//###########################################################################

#ifndef DSP281x_MCBSP_H
#define DSP281x_MCBSP_H

#ifdef __cplusplus
extern "C" {
#endif


//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {       // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16            all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {       // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16            all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {       // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16            all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {       // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {       // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {       // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     RFULL:1;     // 2     Receive  full    
   Uint16     RSYNCERR:1;  // 7     Receive  syn error
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {         // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16           all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {         // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive frame length    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16           all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {         // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16           all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {         // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit frame length    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {        // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     rsvd:1;       // 14   reserved 
   Uint16     GSYNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16              all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {        // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16              all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {         // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16             all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {         // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16             all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {         // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16              all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {         // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
99久久精品费精品国产一区二区| 日韩在线卡一卡二| 成人国产一区二区三区精品| 久久久91精品国产一区二区精品| 国产精品亚洲专一区二区三区| 久久综合久久综合久久| 国产一区二区三区综合| 亚洲国产精品成人久久综合一区| fc2成人免费人成在线观看播放| 中文字幕色av一区二区三区| 色噜噜偷拍精品综合在线| 亚洲国产美女搞黄色| 精品少妇一区二区三区免费观看 | 亚洲色图制服丝袜| 欧美在线影院一区二区| 日本特黄久久久高潮| 国产亚洲综合性久久久影院| bt欧美亚洲午夜电影天堂| 亚洲五码中文字幕| 久久久久久久精| 一本高清dvd不卡在线观看| 日产国产欧美视频一区精品| 久久精品亚洲麻豆av一区二区 | 久久国产精品色婷婷| 久久久精品免费网站| 色哟哟欧美精品| 麻豆国产91在线播放| 亚洲欧洲日韩在线| 日韩一二三区不卡| 99re这里只有精品视频首页| 青草av.久久免费一区| 中文一区在线播放| 欧美一级一区二区| 91尤物视频在线观看| 另类调教123区| 亚洲精品乱码久久久久久黑人| 日韩欧美一区中文| 在线一区二区视频| 国产剧情一区在线| 三级不卡在线观看| 亚洲视频 欧洲视频| 久久亚洲一区二区三区明星换脸| 91国产福利在线| 成人精品在线视频观看| 美国三级日本三级久久99| 亚洲精选视频在线| 欧美激情一区二区三区在线| 欧美一级精品大片| 欧美色窝79yyyycom| bt欧美亚洲午夜电影天堂| 久久国产精品色| 日韩制服丝袜av| 亚洲欧美国产三级| 国产精品色呦呦| 久久久久久一二三区| 精品久久久久久久久久久院品网| 欧美日韩视频不卡| 91久久精品一区二区三| www.99精品| 丰满少妇在线播放bd日韩电影| 久久精品久久精品| 奇米在线7777在线精品| 亚洲h动漫在线| 亚洲成人精品一区二区| 亚洲愉拍自拍另类高清精品| 中文字幕一区二区三区四区| 国产欧美一区二区三区在线看蜜臀 | 亚洲综合激情小说| 亚洲精品久久久蜜桃| 亚洲三级免费观看| 亚洲欧美另类小说| 亚洲线精品一区二区三区| 一区二区三区加勒比av| 亚洲欧洲制服丝袜| 亚洲影视在线观看| 亚洲午夜激情av| 日本少妇一区二区| 国产在线观看免费一区| 韩国精品在线观看| 国产91丝袜在线18| av一二三不卡影片| 色噜噜狠狠色综合欧洲selulu | 欧美色图片你懂的| 欧美性videosxxxxx| 欧美三级在线视频| 欧美一级黄色大片| 久久精品夜色噜噜亚洲aⅴ| 国产精品久久久久久亚洲伦| 亚洲人成伊人成综合网小说| 亚洲一区二区四区蜜桃| 丝袜美腿一区二区三区| 精品在线观看免费| 懂色av噜噜一区二区三区av| 91同城在线观看| 欧美三区在线视频| 日韩一区二区中文字幕| 2024国产精品视频| 亚洲丝袜美腿综合| 天天综合色天天综合| 国产一区二区美女诱惑| 99久久国产综合色|国产精品| 91电影在线观看| 日韩你懂的在线观看| 国产精品免费视频网站| 亚洲一区二区三区视频在线播放 | 欧美亚一区二区| 日韩欧美国产一区二区三区| 久久亚洲一区二区三区明星换脸| 亚洲欧洲精品天堂一级 | 一本色道亚洲精品aⅴ| 91精品国产免费| 中文字幕一区二区三区色视频| 亚洲国产精品麻豆| 国内一区二区视频| 99精品视频在线观看免费| 欧美日本在线观看| 中文字幕在线观看一区二区| 午夜伊人狠狠久久| 国产成人亚洲综合色影视| 欧洲精品在线观看| 久久久久久综合| 日韩va欧美va亚洲va久久| 日日骚欧美日韩| 99re视频精品| 免费欧美在线视频| 高潮精品一区videoshd| 欧洲精品一区二区| 国产在线精品一区二区夜色| 粉嫩aⅴ一区二区三区四区| 日本成人在线看| 一本久道久久综合中文字幕 | 欧美成人三级在线| 免费国产亚洲视频| 欧美r级在线观看| 久久99久久精品| wwwwww.欧美系列| 国内精品在线播放| 久久久久久久久久久久电影| 国产一区二区精品久久| 久久久亚洲午夜电影| 国产v综合v亚洲欧| 国产精品久久久久久久久免费相片| 成人激情免费电影网址| 国产精品久久福利| 色综合久久久久| 亚洲成人自拍偷拍| 欧美一级欧美一级在线播放| 日本网站在线观看一区二区三区 | 欧美色大人视频| 亚洲va欧美va人人爽| 日韩亚洲欧美高清| 国产一区在线看| 国产精品久久福利| 欧洲国内综合视频| 日本va欧美va精品发布| 欧美成人精品高清在线播放 | 欧美一区日本一区韩国一区| 蜜桃91丨九色丨蝌蚪91桃色| 精品av久久707| 成人开心网精品视频| 亚洲国产日韩综合久久精品| 欧美一区中文字幕| 国产白丝网站精品污在线入口| 中文字幕一区二区三区视频| 欧美日韩精品专区| 激情六月婷婷综合| 亚洲另类在线视频| 日韩色在线观看| 不卡电影一区二区三区| 日韩电影在线一区二区三区| 国产亚洲一区二区三区四区 | 欧美videofree性高清杂交| 风间由美一区二区av101| 亚洲一区二区视频| 26uuu色噜噜精品一区| 色94色欧美sute亚洲线路二 | 午夜视频一区二区三区| 26uuu欧美| 欧美三级电影精品| 国产精一品亚洲二区在线视频| 亚洲女子a中天字幕| 精品少妇一区二区三区视频免付费| 91蜜桃传媒精品久久久一区二区| 日韩中文字幕不卡| 亚洲三级电影全部在线观看高清| 日韩三级免费观看| 一本色道久久综合亚洲91 | 欧美在线影院一区二区| 国产一区二区伦理片| 亚洲国产欧美另类丝袜| 中文字幕精品一区| 欧美成人一区二区三区片免费 | 在线中文字幕不卡| 国产成人综合精品三级| 日本不卡在线视频| 一区二区久久久久久| 欧美激情一区二区三区四区| 欧美一级日韩免费不卡| 91麻豆精品一区二区三区| 国产精品自产自拍|