亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? lpc2300.s

?? LP236X的教程里面有許多源碼例程。我當(dāng)初可是花錢買來的。希望能幫得上忙。
?? S
?? 第 1 頁 / 共 2 頁
字號(hào):
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
午夜国产精品一区| 成人自拍视频在线观看| 国产成人免费视频一区| 欧美精品乱码久久久久久 | 亚洲精品v日韩精品| 国产乱子伦一区二区三区国色天香 | 国产米奇在线777精品观看| 91国在线观看| 亚洲精品一卡二卡| caoporm超碰国产精品| 久久久夜色精品亚洲| 蜜臀av一区二区在线免费观看| 91亚洲国产成人精品一区二三 | 国产精品无圣光一区二区| 日韩va欧美va亚洲va久久| 在线亚洲免费视频| 1区2区3区精品视频| av一本久道久久综合久久鬼色| 亚洲精品在线免费播放| 美女久久久精品| 日韩欧美在线观看一区二区三区| 亚洲一区影音先锋| 欧美伊人精品成人久久综合97 | 国产精品久久久久久久岛一牛影视 | 亚洲国产精品久久久久秋霞影院| 成人免费视频一区二区| 国产欧美日韩视频在线观看| 久久99国产精品免费| 欧美r级在线观看| 韩国女主播成人在线| 2023国产一二三区日本精品2022| 久久国产夜色精品鲁鲁99| 日韩欧美专区在线| 加勒比av一区二区| 欧美成人女星排名| 久久国产精品99精品国产| 日韩欧美一区电影| 国内久久精品视频| 国产区在线观看成人精品| 成人av免费在线播放| 亚洲桃色在线一区| 欧美日韩免费在线视频| 日本美女一区二区| 国产亚洲女人久久久久毛片| 99在线精品视频| 香蕉久久夜色精品国产使用方法| 3751色影院一区二区三区| 国产一级精品在线| 亚洲免费观看在线观看| 欧美日韩国产免费一区二区| 美女在线一区二区| 中文字幕亚洲区| 欧美男人的天堂一二区| 理论片日本一区| 中文字幕在线播放不卡一区| 欧美影院一区二区| 国产尤物一区二区| 亚洲美女视频在线观看| 欧美一区二区福利视频| 国产ts人妖一区二区| 一区二区成人在线观看| 精品乱码亚洲一区二区不卡| 粉嫩aⅴ一区二区三区四区五区| 一区二区三区精品久久久| 欧美一二三区在线观看| 成人a免费在线看| 日本v片在线高清不卡在线观看| 国产日韩av一区| 欧美片网站yy| 99精品视频在线免费观看| 麻豆视频观看网址久久| 国产精品久久久久久久久久免费看| 欧美伊人精品成人久久综合97| 精品一区二区免费看| 亚洲黄色免费网站| 国产蜜臀97一区二区三区| 51精品秘密在线观看| 99热精品国产| 国产精品中文字幕欧美| 午夜一区二区三区在线观看| 国产女人18毛片水真多成人如厕| 欧美人牲a欧美精品| 91美女在线视频| 一区二区三区四区激情| 欧美视频在线不卡| 国产高清不卡二三区| 亚洲午夜精品久久久久久久久| 欧美性色黄大片| 国产精品911| 美国三级日本三级久久99| 亚洲线精品一区二区三区八戒| 中文字幕在线不卡一区| 久久综合资源网| 欧美一级理论片| 欧美三级日本三级少妇99| 成人三级伦理片| 日日摸夜夜添夜夜添精品视频| 精品国产伦一区二区三区观看体验| 99久久精品国产一区二区三区| 久久99国产精品久久| 亚洲国产人成综合网站| 一区二区三区**美女毛片| 亚洲欧洲制服丝袜| 亚洲视频在线观看三级| 18欧美亚洲精品| 亚洲精品美国一| 一区二区在线电影| 亚洲男同1069视频| 国产精品系列在线| 国产精品久久久久精k8| 国产精品欧美经典| 国产喷白浆一区二区三区| 久久九九99视频| 国产欧美精品国产国产专区| 国产亚洲综合性久久久影院| 久久久久久免费网| 久久精品在这里| 1区2区3区国产精品| 亚洲男人天堂一区| 亚洲成人激情自拍| 日本欧美一区二区在线观看| 婷婷综合另类小说色区| 日本伊人午夜精品| 国产一区二区影院| 99久久精品免费| 欧美日韩性生活| 69精品人人人人| 日韩一区二区三区在线视频| 精品福利在线导航| 国产精品理论在线观看| 亚洲蜜臀av乱码久久精品蜜桃| 亚洲国产成人高清精品| 免费看黄色91| voyeur盗摄精品| 欧美日韩一卡二卡三卡| 日韩美女在线视频| 国产精品久久久久婷婷二区次| 一区二区视频免费在线观看| 狠狠色丁香久久婷婷综合丁香| 国产+成+人+亚洲欧洲自线| 懂色av一区二区三区蜜臀| 在线国产亚洲欧美| 26uuu成人网一区二区三区| 国产精品久久三区| 日韩国产欧美在线播放| 国产精品77777| 欧美日韩美少妇| 国产精品视频一区二区三区不卡| 夜夜夜精品看看| 国产精品白丝av| 欧美日韩一级二级| 中文一区二区完整视频在线观看| 亚洲一级二级在线| 国产精品白丝jk白祙喷水网站| 欧美日韩午夜精品| 国产精品国产三级国产| 久久国产麻豆精品| 在线日韩国产精品| 国产精品美日韩| 美女久久久精品| 欧美日韩久久不卡| 中文字幕一区在线观看视频| 美女视频免费一区| 欧美日韩中字一区| 亚洲欧美自拍偷拍| 国产麻豆91精品| 日韩一区二区在线播放| 亚洲男人的天堂在线观看| 国产电影一区在线| 精品入口麻豆88视频| 亚洲一区二区三区四区不卡| 成人动漫一区二区| 亚洲人成网站影音先锋播放| 国产一区二区精品在线观看| 欧美乱熟臀69xxxxxx| 国产精品久久久久久久久久免费看| 精品一区二区三区免费观看 | 视频一区二区三区中文字幕| av在线播放成人| 欧美激情在线一区二区三区| 久久精品噜噜噜成人88aⅴ| 欧美性猛片xxxx免费看久爱| 中文字幕中文字幕一区二区| 国产一区福利在线| 日韩欧美综合一区| 日本91福利区| 日韩午夜三级在线| 男女激情视频一区| 日韩一区二区三区视频| 偷拍与自拍一区| 69堂亚洲精品首页| 亚洲h在线观看| 欧美日韩国产精品成人| 1000精品久久久久久久久| 成人午夜在线播放| 国产精品久久夜| 99久精品国产| 亚洲免费在线电影| 91首页免费视频| 亚洲一区在线视频观看|