亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? ARM實例程序
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006-2008 Keil - An ARM Company. All rights reserved.       */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000080
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000080
USR_Stack_Size  EQU     0x00000400

ISR_Stack_Size  EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3

Stack_Mem       SPACE   USR_Stack_Size
__initial_sp    SPACE   ISR_Stack_Size

Stack_Top


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000800

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
__heap_base
Heap_Mem        SPACE   Heap_Size
__heap_limit


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <2=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.16..17>  PCLK_UART2: Peripheral Clock Selection for UART2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
久久综合九色综合97婷婷| www.欧美精品一二区| 精品视频免费看| 午夜欧美电影在线观看| 欧美精品在线观看播放| 天天综合网天天综合色| 精品人伦一区二区色婷婷| 国产老肥熟一区二区三区| 欧美激情一区二区三区在线| 91女神在线视频| 亚洲成人自拍网| 欧美v亚洲v综合ⅴ国产v| 国产一区二区成人久久免费影院| 久久精品人人做| 91麻豆国产精品久久| 天堂在线亚洲视频| 久久亚洲欧美国产精品乐播| 9i在线看片成人免费| 午夜精品在线视频一区| 久久久精品中文字幕麻豆发布| 99热这里都是精品| 视频一区国产视频| 中文字幕av一区二区三区高| 一本色道久久加勒比精品| 婷婷丁香久久五月婷婷| 欧美激情在线一区二区| 欧美色视频一区| 国产美女在线精品| 午夜精品一区在线观看| 久久久国产一区二区三区四区小说 | 中文字幕欧美三区| 在线观看不卡一区| 国产精品888| 香蕉乱码成人久久天堂爱免费| 337p日本欧洲亚洲大胆色噜噜| 一本久道久久综合中文字幕| 国产一区二区在线观看视频| 亚洲在线视频一区| 久久精品视频在线免费观看| 欧美婷婷六月丁香综合色| 国产成人精品亚洲777人妖| 天天色综合成人网| 亚洲另类中文字| 欧美国产精品劲爆| 欧美一级一级性生活免费录像| 9l国产精品久久久久麻豆| 精品一区免费av| 亚洲国产精品一区二区www在线 | 8v天堂国产在线一区二区| 成人网页在线观看| 久久99九九99精品| 五月激情六月综合| 亚洲免费av观看| 国产精品日日摸夜夜摸av| 日韩欧美激情在线| 欧美老年两性高潮| 日本国产一区二区| av爱爱亚洲一区| 成人91在线观看| 国产美女精品人人做人人爽| 免费黄网站欧美| 日韩成人午夜电影| 亚洲123区在线观看| 亚洲激情网站免费观看| 国产精品毛片久久久久久| 久久亚区不卡日本| 欧美成人精品二区三区99精品| 777久久久精品| 欧美午夜精品理论片a级按摩| 一本高清dvd不卡在线观看| 91在线国产观看| 波多野结衣视频一区| 成人午夜视频在线| 成人免费视频视频在线观看免费| 国产成人综合在线| 国产精品99久久久久久宅男| 国产乱理伦片在线观看夜一区| 久久av老司机精品网站导航| 麻豆国产欧美日韩综合精品二区| 日韩和欧美一区二区| 日日夜夜免费精品| 免费人成在线不卡| 精品一区二区成人精品| 激情综合网最新| 国产精品18久久久久久久网站| 国产麻豆一精品一av一免费| 国产成人在线影院| 99re视频精品| 欧美探花视频资源| 欧美一区二区不卡视频| 精品奇米国产一区二区三区| 久久日韩粉嫩一区二区三区| 国产欧美综合色| 一区二区在线看| 日韩电影免费在线观看网站| 黄网站免费久久| 不卡一区在线观看| 在线观看免费成人| 精品美女在线播放| 中文字幕欧美国产| 亚洲最新视频在线观看| 日韩av网站免费在线| 国产精品综合久久| 99久久99久久综合| 欧美一二三在线| 国产日韩影视精品| 国产91清纯白嫩初高中在线观看| 国产黄色精品视频| 在线亚洲精品福利网址导航| 日韩欧美一区在线| 中文字幕一区二区5566日韩| 亚洲午夜激情av| 国产成人在线免费| 欧美在线观看一区| 国产人成一区二区三区影院| 亚洲自拍偷拍欧美| 国产精品一二一区| 精品污污网站免费看| 国产午夜精品久久久久久免费视| 亚洲人xxxx| 国产麻豆视频一区二区| 欧美性生活久久| 日本一区二区成人在线| 日日欢夜夜爽一区| 97se狠狠狠综合亚洲狠狠| 日韩免费观看高清完整版| 综合av第一页| 国产一区不卡在线| 欧美日韩高清一区二区不卡 | 日韩一区二区三区电影在线观看 | 久久久久高清精品| 亚洲a一区二区| 99久久免费视频.com| 欧美电影免费观看高清完整版在线观看| 国产精品网站一区| 免费久久99精品国产| 欧美午夜精品久久久久久超碰| 美女看a上一区| 色狠狠一区二区三区香蕉| 26uuu欧美日本| 日韩va欧美va亚洲va久久| 91麻豆福利精品推荐| 国产欧美在线观看一区| 蜜臀久久99精品久久久久久9| 色老综合老女人久久久| 国产精品萝li| 国产成人精品影视| 欧美成人伊人久久综合网| 天堂久久久久va久久久久| 91香蕉视频mp4| 欧美高清在线视频| 国产91精品欧美| 久久免费电影网| 精品写真视频在线观看| 日韩三级免费观看| 日韩精品久久理论片| 欧美三级日韩三级| 亚洲高清免费观看高清完整版在线观看| av亚洲精华国产精华精华| 国产日韩欧美a| 成人99免费视频| 亚洲人成网站色在线观看| www.性欧美| 亚洲男女一区二区三区| 成人毛片在线观看| 中文字幕在线视频一区| 波多野结衣亚洲| 亚洲欧美偷拍卡通变态| 色婷婷激情综合| 亚洲福利一区二区三区| 在线成人高清不卡| 免费亚洲电影在线| 精品国产三级a在线观看| 韩国女主播成人在线| 国产亚洲欧美日韩在线一区| 精品成人一区二区| 国产精品1024| 中文字幕一区二区视频| 色综合久久天天| 亚洲影院免费观看| 欧美日本在线播放| 免费精品视频最新在线| 久久精品这里都是精品| 懂色av一区二区三区免费观看| 国产精品乱码一区二区三区软件| www.欧美精品一二区| 亚洲国产欧美在线| 日韩一区二区三区高清免费看看| 精品写真视频在线观看| 日本一区二区三区国色天香| 91网页版在线| 无吗不卡中文字幕| 久久久亚洲精品石原莉奈| 成人午夜av电影| 五月婷婷综合网| 久久久高清一区二区三区| 91天堂素人约啪| 免费精品视频最新在线| 国产精品三级在线观看| 欧美日韩精品专区|