亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? ARM實例程序
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
91啪亚洲精品| 亚洲精品写真福利| 中文字幕日本不卡| 日韩综合小视频| aaa亚洲精品| 日韩精品资源二区在线| 亚洲与欧洲av电影| 高清av一区二区| 日韩三级av在线播放| 亚洲国产毛片aaaaa无费看| 国产精品18久久久久久久久| 欧美一区二区三区四区久久| 亚洲蜜臀av乱码久久精品| 国产不卡免费视频| 亚洲成人777| 97精品电影院| 亚洲国产精华液网站w| 国产曰批免费观看久久久| 555夜色666亚洲国产免| 婷婷丁香久久五月婷婷| 91色porny在线视频| 国产精品狼人久久影院观看方式| 国模冰冰炮一区二区| 精品人伦一区二区色婷婷| 蜜桃av一区二区| 日韩一区二区三区高清免费看看| 日韩精品一二三四| 欧美日韩一区小说| 性欧美大战久久久久久久久| 欧美日韩国产综合一区二区三区| 亚洲一区在线观看网站| 欧美日韩高清一区| 污片在线观看一区二区| 91精品国产入口| 老司机免费视频一区二区| 日韩一区二区三区视频| 看片网站欧美日韩| 国产亚洲精品免费| av一本久道久久综合久久鬼色| 国产精品成人网| 色婷婷综合在线| 亚洲成av人片www| 日韩美女主播在线视频一区二区三区 | 高清不卡在线观看| 欧美国产欧美综合| 91一区二区在线观看| 亚洲一区视频在线观看视频| 欧美日韩免费高清一区色橹橹 | 亚洲人快播电影网| 在线影视一区二区三区| 亚洲国产日韩精品| 在线不卡免费欧美| 国产精品一二三区| 亚洲视频一区二区免费在线观看| 一本色道久久综合精品竹菊| 亚洲高清中文字幕| 精品国产一区二区国模嫣然| 成人毛片视频在线观看| 一区二区三区四区在线| 日韩无一区二区| 春色校园综合激情亚洲| 亚洲午夜国产一区99re久久| 精品日韩欧美在线| 色一情一乱一乱一91av| 日本不卡一区二区三区高清视频| 日韩免费观看高清完整版| 99r国产精品| 毛片不卡一区二区| 亚洲欧美一区二区久久| 精品少妇一区二区三区视频免付费 | 久久综合久久久久88| 成人v精品蜜桃久久一区| 亚洲电影你懂得| 国产欧美一区二区在线| 欧美喷水一区二区| 波多野结衣在线aⅴ中文字幕不卡| 亚洲成人一区二区| 国产精品久线观看视频| 日韩欧美国产系列| 最新久久zyz资源站| 日韩一级成人av| 色婷婷一区二区三区四区| 国产原创一区二区| 五月激情丁香一区二区三区| 国产精品视频免费| 日韩一区二区三区电影| 欧美伊人久久大香线蕉综合69| 韩国一区二区三区| 日本成人在线网站| 亚洲第一狼人社区| 日韩一区欧美一区| 国产网站一区二区| 欧美精品一区在线观看| 欧美肥胖老妇做爰| 欧美在线色视频| 色婷婷综合久久久久中文一区二区 | 国产激情91久久精品导航| 日本美女视频一区二区| 亚洲人成网站精品片在线观看| 欧美精品一区二区久久婷婷| 日韩亚洲电影在线| 欧美日韩国产首页| 欧美日韩国产三级| 欧美日韩一区二区三区在线 | 亚洲高清一区二区三区| 亚洲乱码国产乱码精品精可以看| 国产欧美一区二区三区沐欲| 亚洲国产视频网站| 亚洲视频香蕉人妖| 亚洲色图第一区| 亚洲视频小说图片| 亚洲男人天堂一区| 亚洲精品少妇30p| 亚洲男人电影天堂| 亚洲伊人伊色伊影伊综合网| 亚洲综合图片区| 亚洲一区二区精品久久av| 亚洲国产精品尤物yw在线观看| 亚洲一线二线三线久久久| 亚洲午夜一区二区| 亚洲成人免费av| 欧美aⅴ一区二区三区视频| 日本怡春院一区二区| 免费观看91视频大全| 精品影视av免费| 国产成人午夜片在线观看高清观看| 国内外成人在线| 成人免费电影视频| 欧洲色大大久久| 在线91免费看| 久久久久久久久久久电影| 亚洲国产精品高清| 夜夜精品视频一区二区| 午夜精彩视频在线观看不卡| 久久99久久久欧美国产| 国产91精品一区二区麻豆网站| 99久久99久久精品免费看蜜桃| 欧美亚洲国产一区在线观看网站| 5月丁香婷婷综合| 国产欧美一区二区精品久导航| 成人欧美一区二区三区白人| 亚洲午夜在线观看视频在线| 久热成人在线视频| www.66久久| 日韩亚洲欧美在线| 国产欧美精品区一区二区三区| 国产高清一区日本| 91美女在线观看| 欧美一级一区二区| 国产精品久久久久久久久久免费看| 亚洲线精品一区二区三区| 九九精品一区二区| 91麻豆国产在线观看| 精品日产卡一卡二卡麻豆| 亚洲色图制服丝袜| 捆绑调教美女网站视频一区| 波多野结衣欧美| 日韩一卡二卡三卡| 亚洲人精品午夜| 国产米奇在线777精品观看| 在线亚洲人成电影网站色www| 精品国产乱码久久久久久1区2区| 亚洲美女免费视频| 国产精品一卡二卡| 日韩一区二区三区观看| 亚洲精品成人少妇| 粉嫩嫩av羞羞动漫久久久| 欧美一级高清大全免费观看| 亚洲少妇30p| 成人在线视频一区| 日韩免费一区二区| 午夜一区二区三区视频| 91理论电影在线观看| 国产性天天综合网| 精品一区二区久久| 在线成人高清不卡| 亚洲欧美日韩在线| 成人精品鲁一区一区二区| 精品国产一区二区三区久久影院| 亚洲一级二级在线| 一本大道久久a久久综合婷婷| 欧美激情一区在线观看| 国产一二三精品| 26uuu精品一区二区| 蜜桃久久久久久| 欧美精品一二三区| 午夜在线电影亚洲一区| 欧美性高清videossexo| 亚洲靠逼com| 91啪亚洲精品| 亚洲免费在线视频一区 二区| 99在线精品免费| 中文字幕日韩一区| 99久久精品国产一区| 国产精品免费久久| 成人高清伦理免费影院在线观看| 欧美国产精品劲爆| 成人av中文字幕| 国产精品美女久久久久久2018| 日韩情涩欧美日韩视频|