亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 合眾達SEED-DTK2812 光盤內容 DSP源碼 用戶指南 實驗手冊
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
奇米一区二区三区av| 国产999精品久久久久久绿帽| 亚洲精品在线一区二区| av一区二区三区| 男人的j进女人的j一区| 亚洲欧美在线aaa| 精品日韩欧美在线| 欧美丝袜第三区| 成年人午夜久久久| 久久99国产精品久久| 亚洲永久精品大片| 国产精品久久99| 久久久综合精品| 欧美一区二区啪啪| 欧美三级蜜桃2在线观看| 成人午夜电影小说| 久久成人免费网| 日本不卡一区二区三区高清视频| 亚洲欧洲av在线| 国产婷婷色一区二区三区四区| 欧美日韩国产高清一区二区三区 | 成人欧美一区二区三区| 欧美α欧美αv大片| 欧美放荡的少妇| 在线亚洲一区观看| 成人高清伦理免费影院在线观看| 久久99精品一区二区三区| 午夜激情一区二区三区| 悠悠色在线精品| 亚洲色图一区二区| 国产精品拍天天在线| 国产午夜亚洲精品不卡| 精品免费一区二区三区| 精品入口麻豆88视频| 日韩一卡二卡三卡四卡| 欧美日韩成人在线一区| 欧美日本在线一区| 欧美精品自拍偷拍| 欧美一区二区三区喷汁尤物| 欧美日本高清视频在线观看| 欧美天堂亚洲电影院在线播放| 欧美在线观看你懂的| 在线观看av一区| 91成人免费网站| 91视频免费观看| 91老师国产黑色丝袜在线| 99久久精品国产精品久久| av一区二区三区| 91亚洲男人天堂| 91热门视频在线观看| 欧美主播一区二区三区| 欧美三级视频在线| 欧美妇女性影城| 日韩欧美你懂的| xnxx国产精品| 中文字幕一区二区三区色视频| 国产精品久久久久久久久免费樱桃 | 成人做爰69片免费看网站| 成人综合在线网站| 一本大道久久a久久精品综合| 91黄色免费观看| 欧美高清一级片在线| 91精品国产麻豆| 日韩精品一区二区三区老鸭窝| 久久久久久久久免费| 国产精品国产三级国产普通话三级 | 性感美女久久精品| 蜜臀av在线播放一区二区三区| 久久91精品国产91久久小草| 高清国产一区二区| 91福利在线看| 欧美成人乱码一区二区三区| 欧美激情一二三区| 亚洲中国最大av网站| 看电视剧不卡顿的网站| 成人免费视频视频| 欧美视频你懂的| 精品国产区一区| 亚洲日本护士毛茸茸| 日本在线不卡视频| 成人免费视频app| 欧美乱妇一区二区三区不卡视频| 精品av综合导航| 亚洲欧美日韩在线播放| 日本视频一区二区| av在线一区二区三区| 欧美一区二区三区视频在线| 国产精品全国免费观看高清| 亚洲成年人网站在线观看| 国产suv精品一区二区6| 555夜色666亚洲国产免| 中文字幕在线免费不卡| 久久精品国产一区二区三| 91在线观看一区二区| 欧美变态凌虐bdsm| 亚洲一区二区三区四区五区黄| 国产91在线观看| 9191久久久久久久久久久| 国产精品色噜噜| 日本中文字幕一区二区有限公司| 91在线国内视频| 国产亚洲女人久久久久毛片| 偷拍一区二区三区| 91蜜桃免费观看视频| 久久久亚洲精品石原莉奈| 亚洲成人资源网| 91在线云播放| 中文子幕无线码一区tr| 国内不卡的二区三区中文字幕| 欧美三级乱人伦电影| 综合在线观看色| 国产福利91精品一区二区三区| 91精品国产色综合久久久蜜香臀| 国产精品国产三级国产aⅴ中文| 伦理电影国产精品| 欧美在线999| 综合婷婷亚洲小说| 成人黄色免费短视频| 久久亚洲精品小早川怜子| 日本不卡视频一二三区| 欧美猛男gaygay网站| 一区二区三区在线免费观看| 不卡免费追剧大全电视剧网站| 久久久久亚洲蜜桃| 激情综合色综合久久| 日韩免费看的电影| 蜜桃久久久久久久| 日韩免费在线观看| 久久99国产乱子伦精品免费| 精品美女在线观看| 国精品**一区二区三区在线蜜桃| 日韩欧美成人午夜| 精品在线一区二区三区| 久久女同性恋中文字幕| 捆绑变态av一区二区三区| 91精品国产欧美一区二区成人| 亚洲成人免费视| 欧美久久一二区| 热久久国产精品| 精品日产卡一卡二卡麻豆| 激情综合一区二区三区| 国产亚洲视频系列| 成人精品一区二区三区四区| 国产精品人人做人人爽人人添| 国产成a人亚洲精品| 国产精品美女久久久久久久网站| av电影在线观看一区| 亚洲精品乱码久久久久久久久| 91免费版pro下载短视频| 一区二区三区**美女毛片| 欧美视频一区二区三区四区 | 在线观看亚洲精品| 亚洲sss视频在线视频| 日韩欧美国产一区在线观看| 经典三级在线一区| 国产精品久久久久桃色tv| 色婷婷综合久色| 丝袜诱惑制服诱惑色一区在线观看| 8x福利精品第一导航| 久久成人综合网| 中文字幕av不卡| 欧美三级电影网站| 激情偷乱视频一区二区三区| 久久精品夜色噜噜亚洲a∨| 97精品国产露脸对白| 亚洲国产人成综合网站| 欧美mv日韩mv国产网站app| 成人精品国产一区二区4080| 亚洲欧美日韩国产手机在线| 欧美一区二区性放荡片| 国产91精品免费| 夜夜夜精品看看| 久久久久久久久久久黄色| 91美女蜜桃在线| 久久国产尿小便嘘嘘尿| 中文字幕亚洲视频| 日韩一级片在线播放| av高清不卡在线| 麻豆freexxxx性91精品| 国产精品不卡在线观看| 欧美日韩亚洲国产综合| 国产麻豆成人传媒免费观看| 一区二区三区四区五区视频在线观看| 欧美一区二区三区在线电影| 成人av手机在线观看| 日韩av二区在线播放| 综合久久给合久久狠狠狠97色| 欧美一区二区三级| 色综合久久久久久久| 国产在线精品一区二区三区不卡| 亚洲乱码国产乱码精品精小说 | 中文字幕二三区不卡| 欧美日韩国产免费| a级高清视频欧美日韩| 免费观看在线综合| 亚洲免费在线播放| 国产午夜精品久久久久久久 | 亚洲精品五月天| 亚洲精品一区二区在线观看| 欧美日韩精品一区二区三区 |