亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 合眾達SEED-DTK2812 光盤內容 DSP源碼 用戶指南 實驗手冊
?? H
?? 第 1 頁 / 共 3 頁
字號:

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEB11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEB12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEB13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEB14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEB15:1;      // 15  Receive Channel enable bit   
}; 

union RCERB_REG {
   Uint16                all;
   struct  RCERB_BITS  bit;
};

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
色妹子一区二区| 午夜精品一区二区三区三上悠亚| 制服丝袜亚洲色图| 色悠悠久久综合| 色综合久久久网| 色偷偷88欧美精品久久久| 91麻豆精品视频| 欧美性三三影院| 91精品婷婷国产综合久久性色| 欧美日韩一二三| 777色狠狠一区二区三区| 7777女厕盗摄久久久| 777色狠狠一区二区三区| 日韩女优av电影| 久久亚洲欧美国产精品乐播| 国产丝袜美腿一区二区三区| 国产欧美日韩亚州综合| 中文字幕一区免费在线观看| 亚洲欧美日韩在线不卡| 亚洲成人黄色影院| 久久成人免费网| 国产91综合网| 色综合天天综合网天天狠天天| 欧美三级三级三级爽爽爽| 欧美疯狂做受xxxx富婆| 久久久国产一区二区三区四区小说 | 国产精品69毛片高清亚洲| 成人午夜碰碰视频| 制服丝袜亚洲网站| 中文字幕欧美日韩一区| 亚洲精品中文字幕在线观看| 男男视频亚洲欧美| 不卡一区二区三区四区| 欧美美女网站色| 亚洲国产精品激情在线观看| 亚洲日本va午夜在线影院| 日韩电影一二三区| 国产黄人亚洲片| 欧美丰满一区二区免费视频| 国产欧美va欧美不卡在线| 日日噜噜夜夜狠狠视频欧美人| 国产99久久久久| 欧美日韩黄色一区二区| 中文字幕日韩av资源站| 麻豆91在线播放免费| 色婷婷国产精品综合在线观看| 精品国产欧美一区二区| 一区二区在线观看不卡| 成人精品免费网站| 精品日韩成人av| 性久久久久久久| 在线视频你懂得一区二区三区| 国产欧美精品国产国产专区| 日韩av一区二| 欧美午夜电影在线播放| 亚洲品质自拍视频| 成人av在线播放网址| 精品国产伦一区二区三区观看方式 | 国产白丝精品91爽爽久久| 7777精品伊人久久久大香线蕉完整版 | 欧美中文字幕一区| 国产精品麻豆久久久| 国产美女精品在线| 26uuu亚洲综合色欧美| 丝袜诱惑亚洲看片| 欧美日韩免费在线视频| 国产精品黄色在线观看| 美国一区二区三区在线播放| 欧美高清激情brazzers| 中文字幕亚洲区| 99久久精品免费看| 欧美图区在线视频| 亚洲免费毛片网站| 久久成人免费网站| 26uuu亚洲| 亚洲成av人片www| 欧美日本乱大交xxxxx| 国产亚洲va综合人人澡精品 | 久久久久久夜精品精品免费| 美女视频网站黄色亚洲| 欧美中文字幕不卡| 日日夜夜精品视频免费| 在线一区二区观看| 日韩影院免费视频| 欧美性大战xxxxx久久久| 亚洲国产va精品久久久不卡综合| 国产91对白在线观看九色| 国产视频一区二区在线观看| 国精品**一区二区三区在线蜜桃| 久久精品人人做| 国产资源精品在线观看| 欧美国产综合色视频| 国产做a爰片久久毛片| 国产精品污www在线观看| 粉嫩绯色av一区二区在线观看| 亚洲伦理在线免费看| 91免费在线看| 琪琪一区二区三区| 日韩欧美国产系列| 99久久精品免费看国产| 亚洲美女屁股眼交| 99麻豆久久久国产精品免费优播| 国产精品乱码久久久久久| 在线视频国内自拍亚洲视频| 一区二区三区在线视频播放| 日韩免费观看高清完整版| 加勒比av一区二区| 亚洲欧美视频在线观看| 欧美系列亚洲系列| 狠狠网亚洲精品| 国产精品久久久久aaaa樱花| 这里只有精品99re| 国产一级精品在线| 午夜久久久久久久久久一区二区| 欧美理论电影在线| 成人avav影音| 亚洲视频免费观看| 精品成a人在线观看| 国内成人精品2018免费看| 亚洲精品水蜜桃| 色先锋aa成人| 国产自产2019最新不卡| 国产一区啦啦啦在线观看| 成人一区二区视频| 免费在线观看不卡| 精品999久久久| 欧美日韩在线电影| 日韩专区在线视频| 洋洋av久久久久久久一区| 欧美影视一区二区三区| 久久精品国产秦先生| 国产无一区二区| 欧美高清hd18日本| 欧美在线免费播放| 国产成+人+日韩+欧美+亚洲| 日韩电影在线观看网站| 日本一区二区三区四区在线视频| 欧美成人精品福利| 91女神在线视频| 福利电影一区二区| 日韩影院精彩在线| 天堂一区二区在线| 1000部国产精品成人观看| 久久综合五月天婷婷伊人| 在线精品视频一区二区三四| www.成人在线| 日本人妖一区二区| 视频一区二区三区在线| 中日韩免费视频中文字幕| 精品国产a毛片| 精品久久久久久久久久久久久久久 | 综合色天天鬼久久鬼色| 欧美经典三级视频一区二区三区| 欧美日本在线一区| 欧美日韩国产综合一区二区三区| 成人动漫中文字幕| 成人免费的视频| 精品一区二区在线看| 亚洲va韩国va欧美va| 综合久久给合久久狠狠狠97色 | 综合在线观看色| 亚洲视频在线一区观看| 国产精品青草综合久久久久99| 久久久久久**毛片大全| 日韩一区二区不卡| 久久伊人蜜桃av一区二区| 日韩丝袜美女视频| 精品剧情v国产在线观看在线| 欧美日韩另类一区| 欧美大胆一级视频| 日韩久久久精品| 国产精品美女久久久久久久久久久| 日韩一区二区三区免费看| 精品乱人伦小说| 欧美性感一类影片在线播放| 91福利国产成人精品照片| 欧美群妇大交群的观看方式| 在线观看不卡一区| 日韩久久久久久| www国产成人免费观看视频 深夜成人网| 国产天堂亚洲国产碰碰| 久久久久久夜精品精品免费| 亚洲男女毛片无遮挡| 国产欧美精品一区aⅴ影院 | 国产精品私房写真福利视频| 国产精品女人毛片| 亚洲成人免费在线| 日本美女一区二区三区视频| 成人免费看视频| 欧美日韩精品专区| 精品福利在线导航| 亚洲美女区一区| 午夜精彩视频在线观看不卡| 国产69精品久久久久777| 99久久精品费精品国产一区二区| 欧美久久久久免费| 欧美日韩综合一区| 国产农村妇女精品| 蜜桃视频第一区免费观看| 国产成人在线观看|