亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? spmc75f2413a.h

?? 凌陽SPMC75F2413A的AD轉換控制跑馬燈速度的例子。這個是我自己編寫的
?? H
?? 第 1 頁 / 共 5 頁
字號:
/* ========================================================================= */
/* The information contained herein is the exclusive property of             */
/* Sunplus Technology Co. And shall not be distributed, reproduced,          */
/* or disclosed in whole in part without prior written permission.           */
/*             (C) COPYRIGHT 2001 SUNPLUS TECHNOLOGY CO.                     */
/*                    ALL RIGHTS RESERVED                                    */
/* The entire notice above must be reproduced on all authorized copies.      */
/* ========================================================================= */
/* File Name   : spmc75f2413a.h											     */	
/* Description : SPMC75F2413A register definition						     */
/* Processor   : SPMC75F2413A											     */	
/* Author      : Chih ming Huang										     */
/* Tools	   : u'nSP IDE tools v1.18.1A or later version				     */
/* Version     : 1.00 													     */	
/* Security    : Confidential Proprietary 							         */
/* E-Mail      : MaxHuang@sunplus.com.tw								     */
/* ========================================================================= */
#ifndef	__SPMC75F2413A_H
#define	__SPMC75F2413A_H

#include "Spmc_typedef.h"

/*****************************************************************************/
/* Define body name for this chip of SPMC75X family							 */
/*****************************************************************************/
#define SPMC75F2413A

/*****************************************************************************/
/* Register word and bit code debug mode definition, enable or not			 */
/*****************************************************************************/
//#define SPMC75_REG_DEBUG

/*****************************************************************************/
/*****************************************************************************/
/* A. CPU control register													 */
/*****************************************************************************/
/*****************************************************************************/
#define P_System_Option_ADDR			0x8000	
#define P_Wait_Enter_ADDR				0x700C
#define P_Stdby_Enter_ADDR				0x700E
#define P_Reset_Status_ADDR				0x7006
#define P_Clk_Ctrl_ADDR					0x7007
#define P_WatchDog_Ctrl_ADDR			0x700A
#define P_WatchDog_Clr_ADDR				0x700B
#define	P_Wakeup_Ctrl_ADDR				0x700F
#define P_INT_Status_ADDR				0x70A0
#define P_INT_Priority_ADDR				0x70A4
#define P_MisINT_Ctrl_ADDR				0x70A8

/*****************************************************************************/
/*****************************************************************************/
/* B. I/O Port register														 */
/*****************************************************************************/
/*****************************************************************************/
#define P_IOA_Data_ADDR					0x7060
#define P_IOA_Buffer_ADDR				0x7061
#define P_IOA_Dir_ADDR					0x7062
#define P_IOA_Attrib_ADDR				0x7063
#define P_IOA_Latch_ADDR				0x7064
#define P_IOA_SPE_ADDR					0x7080
#define	P_IOA_KCER_ADDR					0x7084

#define P_IOB_Data_ADDR					0x7068
#define P_IOB_Buffer_ADDR				0x7069
#define P_IOB_Dir_ADDR					0x706A
#define P_IOB_Attrib_ADDR				0x706B
#define P_IOB_SPE_ADDR					0x7081

#define P_IOC_Data_ADDR					0x7070
#define P_IOC_Buffer_ADDR				0x7071
#define P_IOC_Dir_ADDR					0x7072
#define P_IOC_Attrib_ADDR				0x7073
#define P_IOC_SPE_ADDR					0x7082

#define P_IOD_Data_ADDR					0x7078
#define P_IOD_Buffer_ADDR				0x7079
#define P_IOD_Dir_ADDR					0x707A
#define P_IOD_Attrib_ADDR				0x707B

/*****************************************************************************/
/*****************************************************************************/
/* C. Timer 0,Timer 1,Timer 2,Timer 3,Timer 4								 */
/*****************************************************************************/
/*****************************************************************************/
#define P_TMR0_Ctrl_ADDR			0x7400
#define P_TMR1_Ctrl_ADDR			0x7401
#define P_TMR2_Ctrl_ADDR			0x7402
#define P_TMR3_Ctrl_ADDR			0x7403
#define P_TMR4_Ctrl_ADDR			0x7404

#define P_TMR_LDOK_ADDR				0x740A

#define P_TMR0_TCNT_ADDR			0x7430
#define P_TMR1_TCNT_ADDR			0x7431
#define P_TMR2_TCNT_ADDR			0x7432
#define P_TMR3_TCNT_ADDR			0x7433
#define P_TMR4_TCNT_ADDR			0x7434

#define P_TMR0_TGRA_ADDR			0x7440
#define P_TMR0_TGRB_ADDR			0x7441
#define P_TMR0_TGRC_ADDR			0x7442

#define P_TMR1_TGRA_ADDR			0x7443
#define P_TMR1_TGRB_ADDR			0x7444
#define P_TMR1_TGRC_ADDR			0x7445

#define P_TMR2_TGRA_ADDR			0x7446
#define P_TMR2_TGRB_ADDR			0x7447

#define P_TMR3_TGRA_ADDR			0x7448
#define P_TMR3_TGRB_ADDR			0x7449
#define P_TMR3_TGRC_ADDR			0x744A
#define P_TMR3_TGRD_ADDR			0x744B

#define P_TMR4_TGRA_ADDR			0x744C
#define P_TMR4_TGRB_ADDR			0x744D
#define P_TMR4_TGRC_ADDR			0x744E
#define P_TMR4_TGRD_ADDR			0x744F

#define P_TMR0_TPR_ADDR				0x7435
#define P_TMR1_TPR_ADDR				0x7436
#define P_TMR2_TPR_ADDR				0x7437
#define P_TMR3_TPR_ADDR				0x7438
#define P_TMR4_TPR_ADDR				0x7439

#define P_TMR0_TBRA_ADDR			0x7450
#define P_TMR0_TBRB_ADDR			0x7451
#define P_TMR0_TBRC_ADDR			0x7452

#define P_TMR1_TBRA_ADDR			0x7453
#define P_TMR1_TBRB_ADDR			0x7454
#define P_TMR1_TBRC_ADDR			0x7455

#define P_TMR2_TBRA_ADDR			0x7456
#define P_TMR2_TBRB_ADDR			0x7457

#define P_TMR3_TBRA_ADDR			0x7458
#define P_TMR3_TBRB_ADDR			0x7459
#define P_TMR3_TBRC_ADDR			0x745A

#define P_TMR4_TBRA_ADDR			0x745C
#define P_TMR4_TBRB_ADDR			0x745D
#define P_TMR4_TBRC_ADDR			0x745E

#define	P_TMR0_IOCtrl_ADDR			0x7410
#define	P_TMR1_IOCtrl_ADDR			0x7411
#define	P_TMR2_IOCtrl_ADDR			0x7412
#define	P_TMR3_IOCtrl_ADDR			0x7413
#define	P_TMR4_IOCtrl_ADDR			0x7414

#define P_TMR0_INT_ADDR				0x7420
#define P_TMR1_INT_ADDR				0x7421
#define P_TMR2_INT_ADDR				0x7422
#define P_TMR3_INT_ADDR				0x7423
#define P_TMR4_INT_ADDR				0x7424

#define P_TMR0_Status_ADDR			0x7425
#define P_TMR1_Status_ADDR			0x7426
#define P_TMR2_Status_ADDR			0x7427
#define P_TMR3_Status_ADDR			0x7428
#define P_TMR4_Status_ADDR			0x7429

#define P_TMR_Start_ADDR			0x7405
#define P_TMR_Output_ADDR			0x7406

#define P_TMR3_OutputCtrl_ADDR		0x7407
#define P_TMR4_OutputCtrl_ADDR		0x7408

#define	P_POS0_DectCtrl_ADDR		0x7462
#define	P_POS1_DectCtrl_ADDR		0x7463

#define	P_POS0_DectData_ADDR		0x7464
#define	P_POS1_DectData_ADDR		0x7465

#define	P_TMR3_DeadTime_ADDR		0x7460
#define	P_TMR4_DeadTime_ADDR		0x7461

#define	P_TPWM_Write_ADDR			0x7409

#define	P_Fault1_Ctrl_ADDR			0x7466
#define	P_Fault2_Ctrl_ADDR			0x7467

#define	P_OL1_Ctrl_ADDR				0x7468
#define	P_OL2_Ctrl_ADDR				0x7469

#define	P_Fault1_Release_ADDR		0x746A
#define	P_Fault2_Release_ADDR		0x746B

/*****************************************************************************/
/*****************************************************************************/
/* D. 10-bit ADC converter register											 */
/*****************************************************************************/
/*****************************************************************************/
#define P_ADC_Setup_ADDR				0x7160
#define P_ADC_Ctrl_ADDR					0x7161
#define P_ADC_Data_ADDR					0x7162
#define P_ADC_Channel_ADDR				0x7166

/*****************************************************************************/
/*****************************************************************************/
/* E. Standard Peripheral Interface  SPI register							 */
/*****************************************************************************/
/*****************************************************************************/
#define P_SPI_Ctrl_ADDR					0x7140
#define P_SPI_TxStatus_ADDR				0x7141
#define P_SPI_TxBuf_ADDR				0x7142
#define P_SPI_RxStatus_ADDR				0x7143
#define P_SPI_RxBuf_ADDR				0x7144

/*****************************************************************************/
/*****************************************************************************/
/* F. Flash organization and control register								 */
/*****************************************************************************/
/*****************************************************************************/
#define P_Flash_RW_ADDR					0x704D	
#define P_Flash_Cmd_ADDR				0x7555

/*****************************************************************************/
/*****************************************************************************/
/* G. UART Control Register													 */
/*****************************************************************************/
/*****************************************************************************/
#define P_UART_Data_ADDR				0x7100	
#define P_UART_RXStatus_ADDR			0x7101	
#define P_UART_Ctrl_ADDR				0x7102	
#define P_UART_BaudRate_ADDR			0x7103	
#define P_UART_Status_ADDR				0x7104	

/*****************************************************************************/
/*****************************************************************************/
/* H. Compare Match Timer Register											 */				
/*****************************************************************************/
/*****************************************************************************/
#define P_CMT_Start_ADDR				0x7500
#define P_CMT_Ctrl_ADDR					0x7501
#define P_CMT0_TCNT_ADDR				0x7508
#define P_CMT1_TCNT_ADDR				0x7509
#define P_CMT0_TPR_ADDR					0x7510
#define P_CMT1_TPR_ADDR					0x7511	

/*****************************************************************************/
/*****************************************************************************/
/* I. Time Base Register													 */				
/*****************************************************************************/
/*****************************************************************************/
#define P_TMB_Reset_ADDR				0x70B8
#define P_BZO_Ctrl_ADDR					0x70B9

/*****************************************************************************/
/* Geneic register structure declaration									 */
/*****************************************************************************/
typedef union
{
	UInt16	W;
	struct
	{
		UInt16	bit0		: 1;
		UInt16	bit1		: 1;
		UInt16	bit2		: 1;
		UInt16	bit3		: 1;
		UInt16	bit4		: 1;
		UInt16	bit5		: 1;
		UInt16	bit6		: 1;
		UInt16	bit7		: 1;
		UInt16	bit8		: 1;
		UInt16	bit9		: 1;
		UInt16	bit10		: 1;
		UInt16	bit11		: 1;
		UInt16	bit12		: 1;
		UInt16	bit13		: 1;
		UInt16	bit14		: 1;
		UInt16	bit15		: 1;
	} B;
} GEN_REG_DEF;

/*****************************************************************************/
/*****************************************************************************/
/* A. CPU Control Register						 							 */
/*****************************************************************************/
/*****************************************************************************/
typedef union
{
	UInt16	W;
	struct
	{
		UInt16	WaitCMD		: 16;
	} B;	
} P_Wait_Enter_DEF;

typedef union
{
	UInt16	W;
	struct
	{
		UInt16	StdbyCMD	: 16;
	} B;	
} P_Stdby_Enter_DEF;

/*****************************************************************************/
/*****************************************************************************/
/* B. IO Control Register						 							 */
/*****************************************************************************/
/*****************************************************************************/
/*****************************************************************************/
/* IOA Special Functions Enable Control Register (P_IOA_SPE)				 */
/* bit 8 - 0    : Reserve													 */
/* bit 9    	: TIO2AEN, P_TMR2_TGRA CCP enable							 */											 
/* bit 10    	: TIO2BEN, P_TMR2_TGRB CCP enable							 */
/* bit 11		: TCLKAEN, External clock A input pin enable				 */
/* bit 12		: TCLKBEN, External clock B input pin enable				 */
/* bit 13		: TCLKCEN, External clock C input pin enable				 */
/* bit 14		: TCLKDEN, External clock D input pin enable				 */
/* bit 15 		: Reserve													 */
/*****************************************************************************/
typedef union
{
	UInt16	W;
	struct
	{
		UInt16	Reserve1	: 9;
		UInt16	TIO2AEN		: 1;
		UInt16	TIO2BEN		: 1;		
		UInt16	TCLKAEN		: 1;
		UInt16	TCLKBEN		: 1;
		UInt16	TCLKCEN		: 1;
		UInt16	TCLKDEN		: 1;
		UInt16	Reserve2	: 1;				
	} B;	
} P_IOA_SPE_DEF;

/*****************************************************************************/
/* IOB Special Functions Enable Control Register (P_IOB_SPE)				 */
/* bit 0    	: W1NEN,  W1N phase output enable							 */
/* bit 1    	: V1NEN,  V1N phase output enable							 */
/* bit 2    	: U1NEN,  U1N phase output enable							 */
/* bit 3    	: W1EN,  W1 phase output enable							 	 */
/* bit 4    	: V1EN,  V1 phase output enable							 	 */
/* bit 5    	: U1EN,  U1 phase output enable							 	 */
/* bit 6    	: FTIN1EN, External fault protection input 1 enable			 */										 
/* bit 7    	: OL1EN, Overload protection input 1 enable					 */
/* bit 8		: TIO0CEN, P_TMR0_TGRC CCP enable				 			 */
/* bit 9		: TIO0BEN, P_TMR0_TGRB CCP enable				 			 */
/* bit 10		: TIO0AEN, P_TMR0_TGRA CCP enable				 			 */
/* bit 15 - 11	: Reserve													 */
/*****************************************************************************/
typedef union
{
	UInt16	W;
	struct
	{
		UInt16	W1NEN		: 1;
		UInt16	V1NEN		: 1;
		UInt16	U1NEN		: 1;
		UInt16	W1EN		: 1;
		UInt16	V1EN		: 1;
		UInt16	U1EN		: 1;	
		UInt16	FTIN1EN		: 1;
		UInt16	OL1EN		: 1;		
		UInt16	TIO0CEN		: 1;
		UInt16	TIO0BEN		: 1;
		UInt16	TIO0AEN		: 1;
		UInt16	Reserve		: 5;				
	} B;	
} P_IOB_SPE_DEF;

/*****************************************************************************/
/* IOC Special Functions Enable Control Register (P_IOC_SPE)				 */
/* bit 1 - 0	: Reserve													 */
/* bit 2    	: EXINT0EN,  External interrupt input 0 enable 				 */
/* bit 3    	: EXINT1EN,  External interrupt input 1 enable				 */
/* bit 4    	: Reserve													 */
/* bit 5    	: TIO1AEN,  P_TMR1_TGRA	CCP enable						 	 */
/* bit 6    	: TIO1BEN,  P_TMR1_TGRB	CCP enable						 	 */
/* bit 7    	: TIO1CEN,  P_TMR1_TGRC	CCP enable						 	 */

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
婷婷久久综合九色综合绿巨人 | 亚洲欧美另类小说视频| 国产麻豆视频一区二区| 久久亚区不卡日本| 国产盗摄精品一区二区三区在线| 久久久噜噜噜久久人人看| 国产99一区视频免费| 国产精品福利在线播放| 欧美亚洲国产bt| 日韩一区精品视频| 久久久久久久综合狠狠综合| 99久久精品免费看国产| 亚洲成a人片在线观看中文| 日韩视频国产视频| 岛国精品在线观看| 一区二区三区精品在线| 欧美一区二区三区爱爱| 国产91丝袜在线播放0| 亚洲激情自拍偷拍| 欧美成人精品1314www| 成av人片一区二区| 亚洲成人资源网| 久久久久久日产精品| 色88888久久久久久影院野外| 首页亚洲欧美制服丝腿| 久久久久88色偷偷免费| 欧洲精品中文字幕| 国产在线精品视频| 一区二区三区在线观看国产| 欧美videossexotv100| 一道本成人在线| 久久超碰97中文字幕| 亚洲免费资源在线播放| 欧美一区二区视频在线观看| 99亚偷拍自图区亚洲| 日本vs亚洲vs韩国一区三区二区| 中文字幕精品综合| 91精品国产一区二区| 91在线丨porny丨国产| 精品一区二区在线视频| 一区二区在线观看免费| 久久久久久久电影| 7777女厕盗摄久久久| 91色视频在线| 国产1区2区3区精品美女| 青青草一区二区三区| 亚洲激情校园春色| 国产精品免费丝袜| 欧美精品一区二区三区蜜桃 | 久久久国产综合精品女国产盗摄| 91黄色免费观看| 国产成人免费视频精品含羞草妖精 | 精品亚洲国内自在自线福利| 亚洲成人一区二区在线观看| 国产精品麻豆99久久久久久| 日韩欧美一区二区在线视频| 91麻豆.com| 99久久精品国产毛片| 国产酒店精品激情| 久久精品国产99国产精品| 亚洲成人777| 亚洲自拍偷拍综合| 亚洲欧洲国产专区| 国产精品丝袜一区| 国产日本欧洲亚洲| 久久青草国产手机看片福利盒子| 日韩一级成人av| 欧美精品日韩精品| 欧美人妖巨大在线| 欧美视频一区二区在线观看| 色哟哟在线观看一区二区三区| 成人午夜精品一区二区三区| 国产成人午夜99999| 国产一区二区按摩在线观看| 韩国三级中文字幕hd久久精品| 蜜桃av噜噜一区| 久久精品国产久精国产| 久久99久久久欧美国产| 久久国产成人午夜av影院| 美女视频网站久久| 精油按摩中文字幕久久| 国产一区二区三区免费| 国产一区中文字幕| 国产精品自在欧美一区| 国产精品91一区二区| 懂色av中文一区二区三区| 成人永久免费视频| av高清久久久| 欧美性猛片aaaaaaa做受| 777午夜精品视频在线播放| 91精品国产入口在线| 日韩亚洲欧美在线| 久久久www成人免费毛片麻豆| 欧美激情中文字幕一区二区| 亚洲欧美日韩国产综合在线| 一区二区三区四区在线| 日韩二区三区四区| 韩日精品视频一区| k8久久久一区二区三区 | 狠狠色2019综合网| 国产成人av电影| 日本久久精品电影| 欧美老肥妇做.爰bbww视频| 日韩欧美黄色影院| 欧美激情一区不卡| 一区二区三区在线免费播放 | 美女看a上一区| 国产福利一区二区三区视频在线| 不卡的av网站| 欧美男男青年gay1069videost| 欧美videos中文字幕| 国产精品国产三级国产aⅴ无密码 国产精品国产三级国产aⅴ原创 | 美美哒免费高清在线观看视频一区二区 | 欧美激情在线一区二区三区| 亚洲欧美一区二区三区国产精品 | 99r精品视频| 91精品国产手机| 国产精品午夜电影| 天天av天天翘天天综合网色鬼国产| 激情av综合网| 91在线云播放| 欧美精品一区二| 一区二区三区国产| 国产一区在线精品| 欧美日韩一区二区三区高清 | 国产精品久久久久久久久久免费看 | 国产黑丝在线一区二区三区| 欧美性高清videossexo| 久久先锋资源网| 亚洲电影一级黄| 成人免费精品视频| 日韩欧美黄色影院| 亚洲一区二区三区影院| 国产福利不卡视频| 91精品婷婷国产综合久久性色 | 欧美成人a∨高清免费观看| 亚洲美女屁股眼交3| 国产麻豆成人传媒免费观看| 欧美日韩亚洲丝袜制服| 中文字幕一区二区三区四区不卡| 免费成人在线网站| 欧洲一区二区av| 国产精品色在线| 激情五月激情综合网| 3d动漫精品啪啪1区2区免费| 中文字幕在线观看不卡| 国产麻豆日韩欧美久久| 日韩亚洲欧美一区| 午夜不卡在线视频| 欧美亚洲一区二区在线| 中文字幕在线观看一区二区| 国产精品白丝jk黑袜喷水| 欧美电视剧免费观看| 三级亚洲高清视频| 欧美亚洲综合一区| 一区二区久久久久| 91麻豆国产精品久久| 中文字幕一区av| 成人国产亚洲欧美成人综合网| 久久久精品tv| 国产精品888| 国产午夜一区二区三区| 国产乱码精品一区二区三| 精品国产乱码久久久久久夜甘婷婷 | 美女在线一区二区| 欧美精品一二三区| 午夜精品一区二区三区免费视频| 欧美性大战久久| 亚洲国产一区二区三区青草影视| 日本久久电影网| 亚洲精品免费视频| 91福利视频在线| 亚洲第一激情av| 在线电影院国产精品| 男女激情视频一区| 久久亚洲私人国产精品va媚药| 国产综合一区二区| 国产天堂亚洲国产碰碰| 成人黄动漫网站免费app| 亚洲欧美一区二区视频| 色婷婷综合中文久久一本| 亚洲一区二区美女| 欧美一区二区视频在线观看2020| 蜜臀国产一区二区三区在线播放| 欧美videos中文字幕| 国产成人午夜精品影院观看视频| 国产精品婷婷午夜在线观看| 97久久超碰国产精品电影| 一区二区久久久久| 欧美一区二区三区在线电影| 精品一区二区三区视频在线观看| 久久久精品免费观看| 97久久久精品综合88久久| 亚洲成人1区2区| 精品国产成人系列| 99国产欧美久久久精品| 亚瑟在线精品视频| 久久久国产综合精品女国产盗摄| 91麻豆免费看片| 久久国产精品99久久人人澡|