亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? spmc75f2413a.h

?? 凌陽SPMC75F2413A的AD轉(zhuǎn)換控制跑馬燈速度的例子。這個(gè)是我自己編寫的
?? H
?? 第 1 頁(yè) / 共 5 頁(yè)
字號(hào):
/* ========================================================================= */
/* The information contained herein is the exclusive property of             */
/* Sunplus Technology Co. And shall not be distributed, reproduced,          */
/* or disclosed in whole in part without prior written permission.           */
/*             (C) COPYRIGHT 2001 SUNPLUS TECHNOLOGY CO.                     */
/*                    ALL RIGHTS RESERVED                                    */
/* The entire notice above must be reproduced on all authorized copies.      */
/* ========================================================================= */
/* File Name   : spmc75f2413a.h											     */	
/* Description : SPMC75F2413A register definition						     */
/* Processor   : SPMC75F2413A											     */	
/* Author      : Chih ming Huang										     */
/* Tools	   : u'nSP IDE tools v1.18.1A or later version				     */
/* Version     : 1.00 													     */	
/* Security    : Confidential Proprietary 							         */
/* E-Mail      : MaxHuang@sunplus.com.tw								     */
/* ========================================================================= */
#ifndef	__SPMC75F2413A_H
#define	__SPMC75F2413A_H

#include "Spmc_typedef.h"

/*****************************************************************************/
/* Define body name for this chip of SPMC75X family							 */
/*****************************************************************************/
#define SPMC75F2413A

/*****************************************************************************/
/* Register word and bit code debug mode definition, enable or not			 */
/*****************************************************************************/
//#define SPMC75_REG_DEBUG

/*****************************************************************************/
/*****************************************************************************/
/* A. CPU control register													 */
/*****************************************************************************/
/*****************************************************************************/
#define P_System_Option_ADDR			0x8000	
#define P_Wait_Enter_ADDR				0x700C
#define P_Stdby_Enter_ADDR				0x700E
#define P_Reset_Status_ADDR				0x7006
#define P_Clk_Ctrl_ADDR					0x7007
#define P_WatchDog_Ctrl_ADDR			0x700A
#define P_WatchDog_Clr_ADDR				0x700B
#define	P_Wakeup_Ctrl_ADDR				0x700F
#define P_INT_Status_ADDR				0x70A0
#define P_INT_Priority_ADDR				0x70A4
#define P_MisINT_Ctrl_ADDR				0x70A8

/*****************************************************************************/
/*****************************************************************************/
/* B. I/O Port register														 */
/*****************************************************************************/
/*****************************************************************************/
#define P_IOA_Data_ADDR					0x7060
#define P_IOA_Buffer_ADDR				0x7061
#define P_IOA_Dir_ADDR					0x7062
#define P_IOA_Attrib_ADDR				0x7063
#define P_IOA_Latch_ADDR				0x7064
#define P_IOA_SPE_ADDR					0x7080
#define	P_IOA_KCER_ADDR					0x7084

#define P_IOB_Data_ADDR					0x7068
#define P_IOB_Buffer_ADDR				0x7069
#define P_IOB_Dir_ADDR					0x706A
#define P_IOB_Attrib_ADDR				0x706B
#define P_IOB_SPE_ADDR					0x7081

#define P_IOC_Data_ADDR					0x7070
#define P_IOC_Buffer_ADDR				0x7071
#define P_IOC_Dir_ADDR					0x7072
#define P_IOC_Attrib_ADDR				0x7073
#define P_IOC_SPE_ADDR					0x7082

#define P_IOD_Data_ADDR					0x7078
#define P_IOD_Buffer_ADDR				0x7079
#define P_IOD_Dir_ADDR					0x707A
#define P_IOD_Attrib_ADDR				0x707B

/*****************************************************************************/
/*****************************************************************************/
/* C. Timer 0,Timer 1,Timer 2,Timer 3,Timer 4								 */
/*****************************************************************************/
/*****************************************************************************/
#define P_TMR0_Ctrl_ADDR			0x7400
#define P_TMR1_Ctrl_ADDR			0x7401
#define P_TMR2_Ctrl_ADDR			0x7402
#define P_TMR3_Ctrl_ADDR			0x7403
#define P_TMR4_Ctrl_ADDR			0x7404

#define P_TMR_LDOK_ADDR				0x740A

#define P_TMR0_TCNT_ADDR			0x7430
#define P_TMR1_TCNT_ADDR			0x7431
#define P_TMR2_TCNT_ADDR			0x7432
#define P_TMR3_TCNT_ADDR			0x7433
#define P_TMR4_TCNT_ADDR			0x7434

#define P_TMR0_TGRA_ADDR			0x7440
#define P_TMR0_TGRB_ADDR			0x7441
#define P_TMR0_TGRC_ADDR			0x7442

#define P_TMR1_TGRA_ADDR			0x7443
#define P_TMR1_TGRB_ADDR			0x7444
#define P_TMR1_TGRC_ADDR			0x7445

#define P_TMR2_TGRA_ADDR			0x7446
#define P_TMR2_TGRB_ADDR			0x7447

#define P_TMR3_TGRA_ADDR			0x7448
#define P_TMR3_TGRB_ADDR			0x7449
#define P_TMR3_TGRC_ADDR			0x744A
#define P_TMR3_TGRD_ADDR			0x744B

#define P_TMR4_TGRA_ADDR			0x744C
#define P_TMR4_TGRB_ADDR			0x744D
#define P_TMR4_TGRC_ADDR			0x744E
#define P_TMR4_TGRD_ADDR			0x744F

#define P_TMR0_TPR_ADDR				0x7435
#define P_TMR1_TPR_ADDR				0x7436
#define P_TMR2_TPR_ADDR				0x7437
#define P_TMR3_TPR_ADDR				0x7438
#define P_TMR4_TPR_ADDR				0x7439

#define P_TMR0_TBRA_ADDR			0x7450
#define P_TMR0_TBRB_ADDR			0x7451
#define P_TMR0_TBRC_ADDR			0x7452

#define P_TMR1_TBRA_ADDR			0x7453
#define P_TMR1_TBRB_ADDR			0x7454
#define P_TMR1_TBRC_ADDR			0x7455

#define P_TMR2_TBRA_ADDR			0x7456
#define P_TMR2_TBRB_ADDR			0x7457

#define P_TMR3_TBRA_ADDR			0x7458
#define P_TMR3_TBRB_ADDR			0x7459
#define P_TMR3_TBRC_ADDR			0x745A

#define P_TMR4_TBRA_ADDR			0x745C
#define P_TMR4_TBRB_ADDR			0x745D
#define P_TMR4_TBRC_ADDR			0x745E

#define	P_TMR0_IOCtrl_ADDR			0x7410
#define	P_TMR1_IOCtrl_ADDR			0x7411
#define	P_TMR2_IOCtrl_ADDR			0x7412
#define	P_TMR3_IOCtrl_ADDR			0x7413
#define	P_TMR4_IOCtrl_ADDR			0x7414

#define P_TMR0_INT_ADDR				0x7420
#define P_TMR1_INT_ADDR				0x7421
#define P_TMR2_INT_ADDR				0x7422
#define P_TMR3_INT_ADDR				0x7423
#define P_TMR4_INT_ADDR				0x7424

#define P_TMR0_Status_ADDR			0x7425
#define P_TMR1_Status_ADDR			0x7426
#define P_TMR2_Status_ADDR			0x7427
#define P_TMR3_Status_ADDR			0x7428
#define P_TMR4_Status_ADDR			0x7429

#define P_TMR_Start_ADDR			0x7405
#define P_TMR_Output_ADDR			0x7406

#define P_TMR3_OutputCtrl_ADDR		0x7407
#define P_TMR4_OutputCtrl_ADDR		0x7408

#define	P_POS0_DectCtrl_ADDR		0x7462
#define	P_POS1_DectCtrl_ADDR		0x7463

#define	P_POS0_DectData_ADDR		0x7464
#define	P_POS1_DectData_ADDR		0x7465

#define	P_TMR3_DeadTime_ADDR		0x7460
#define	P_TMR4_DeadTime_ADDR		0x7461

#define	P_TPWM_Write_ADDR			0x7409

#define	P_Fault1_Ctrl_ADDR			0x7466
#define	P_Fault2_Ctrl_ADDR			0x7467

#define	P_OL1_Ctrl_ADDR				0x7468
#define	P_OL2_Ctrl_ADDR				0x7469

#define	P_Fault1_Release_ADDR		0x746A
#define	P_Fault2_Release_ADDR		0x746B

/*****************************************************************************/
/*****************************************************************************/
/* D. 10-bit ADC converter register											 */
/*****************************************************************************/
/*****************************************************************************/
#define P_ADC_Setup_ADDR				0x7160
#define P_ADC_Ctrl_ADDR					0x7161
#define P_ADC_Data_ADDR					0x7162
#define P_ADC_Channel_ADDR				0x7166

/*****************************************************************************/
/*****************************************************************************/
/* E. Standard Peripheral Interface  SPI register							 */
/*****************************************************************************/
/*****************************************************************************/
#define P_SPI_Ctrl_ADDR					0x7140
#define P_SPI_TxStatus_ADDR				0x7141
#define P_SPI_TxBuf_ADDR				0x7142
#define P_SPI_RxStatus_ADDR				0x7143
#define P_SPI_RxBuf_ADDR				0x7144

/*****************************************************************************/
/*****************************************************************************/
/* F. Flash organization and control register								 */
/*****************************************************************************/
/*****************************************************************************/
#define P_Flash_RW_ADDR					0x704D	
#define P_Flash_Cmd_ADDR				0x7555

/*****************************************************************************/
/*****************************************************************************/
/* G. UART Control Register													 */
/*****************************************************************************/
/*****************************************************************************/
#define P_UART_Data_ADDR				0x7100	
#define P_UART_RXStatus_ADDR			0x7101	
#define P_UART_Ctrl_ADDR				0x7102	
#define P_UART_BaudRate_ADDR			0x7103	
#define P_UART_Status_ADDR				0x7104	

/*****************************************************************************/
/*****************************************************************************/
/* H. Compare Match Timer Register											 */				
/*****************************************************************************/
/*****************************************************************************/
#define P_CMT_Start_ADDR				0x7500
#define P_CMT_Ctrl_ADDR					0x7501
#define P_CMT0_TCNT_ADDR				0x7508
#define P_CMT1_TCNT_ADDR				0x7509
#define P_CMT0_TPR_ADDR					0x7510
#define P_CMT1_TPR_ADDR					0x7511	

/*****************************************************************************/
/*****************************************************************************/
/* I. Time Base Register													 */				
/*****************************************************************************/
/*****************************************************************************/
#define P_TMB_Reset_ADDR				0x70B8
#define P_BZO_Ctrl_ADDR					0x70B9

/*****************************************************************************/
/* Geneic register structure declaration									 */
/*****************************************************************************/
typedef union
{
	UInt16	W;
	struct
	{
		UInt16	bit0		: 1;
		UInt16	bit1		: 1;
		UInt16	bit2		: 1;
		UInt16	bit3		: 1;
		UInt16	bit4		: 1;
		UInt16	bit5		: 1;
		UInt16	bit6		: 1;
		UInt16	bit7		: 1;
		UInt16	bit8		: 1;
		UInt16	bit9		: 1;
		UInt16	bit10		: 1;
		UInt16	bit11		: 1;
		UInt16	bit12		: 1;
		UInt16	bit13		: 1;
		UInt16	bit14		: 1;
		UInt16	bit15		: 1;
	} B;
} GEN_REG_DEF;

/*****************************************************************************/
/*****************************************************************************/
/* A. CPU Control Register						 							 */
/*****************************************************************************/
/*****************************************************************************/
typedef union
{
	UInt16	W;
	struct
	{
		UInt16	WaitCMD		: 16;
	} B;	
} P_Wait_Enter_DEF;

typedef union
{
	UInt16	W;
	struct
	{
		UInt16	StdbyCMD	: 16;
	} B;	
} P_Stdby_Enter_DEF;

/*****************************************************************************/
/*****************************************************************************/
/* B. IO Control Register						 							 */
/*****************************************************************************/
/*****************************************************************************/
/*****************************************************************************/
/* IOA Special Functions Enable Control Register (P_IOA_SPE)				 */
/* bit 8 - 0    : Reserve													 */
/* bit 9    	: TIO2AEN, P_TMR2_TGRA CCP enable							 */											 
/* bit 10    	: TIO2BEN, P_TMR2_TGRB CCP enable							 */
/* bit 11		: TCLKAEN, External clock A input pin enable				 */
/* bit 12		: TCLKBEN, External clock B input pin enable				 */
/* bit 13		: TCLKCEN, External clock C input pin enable				 */
/* bit 14		: TCLKDEN, External clock D input pin enable				 */
/* bit 15 		: Reserve													 */
/*****************************************************************************/
typedef union
{
	UInt16	W;
	struct
	{
		UInt16	Reserve1	: 9;
		UInt16	TIO2AEN		: 1;
		UInt16	TIO2BEN		: 1;		
		UInt16	TCLKAEN		: 1;
		UInt16	TCLKBEN		: 1;
		UInt16	TCLKCEN		: 1;
		UInt16	TCLKDEN		: 1;
		UInt16	Reserve2	: 1;				
	} B;	
} P_IOA_SPE_DEF;

/*****************************************************************************/
/* IOB Special Functions Enable Control Register (P_IOB_SPE)				 */
/* bit 0    	: W1NEN,  W1N phase output enable							 */
/* bit 1    	: V1NEN,  V1N phase output enable							 */
/* bit 2    	: U1NEN,  U1N phase output enable							 */
/* bit 3    	: W1EN,  W1 phase output enable							 	 */
/* bit 4    	: V1EN,  V1 phase output enable							 	 */
/* bit 5    	: U1EN,  U1 phase output enable							 	 */
/* bit 6    	: FTIN1EN, External fault protection input 1 enable			 */										 
/* bit 7    	: OL1EN, Overload protection input 1 enable					 */
/* bit 8		: TIO0CEN, P_TMR0_TGRC CCP enable				 			 */
/* bit 9		: TIO0BEN, P_TMR0_TGRB CCP enable				 			 */
/* bit 10		: TIO0AEN, P_TMR0_TGRA CCP enable				 			 */
/* bit 15 - 11	: Reserve													 */
/*****************************************************************************/
typedef union
{
	UInt16	W;
	struct
	{
		UInt16	W1NEN		: 1;
		UInt16	V1NEN		: 1;
		UInt16	U1NEN		: 1;
		UInt16	W1EN		: 1;
		UInt16	V1EN		: 1;
		UInt16	U1EN		: 1;	
		UInt16	FTIN1EN		: 1;
		UInt16	OL1EN		: 1;		
		UInt16	TIO0CEN		: 1;
		UInt16	TIO0BEN		: 1;
		UInt16	TIO0AEN		: 1;
		UInt16	Reserve		: 5;				
	} B;	
} P_IOB_SPE_DEF;

/*****************************************************************************/
/* IOC Special Functions Enable Control Register (P_IOC_SPE)				 */
/* bit 1 - 0	: Reserve													 */
/* bit 2    	: EXINT0EN,  External interrupt input 0 enable 				 */
/* bit 3    	: EXINT1EN,  External interrupt input 1 enable				 */
/* bit 4    	: Reserve													 */
/* bit 5    	: TIO1AEN,  P_TMR1_TGRA	CCP enable						 	 */
/* bit 6    	: TIO1BEN,  P_TMR1_TGRB	CCP enable						 	 */
/* bit 7    	: TIO1CEN,  P_TMR1_TGRC	CCP enable						 	 */

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品女同一区二区三区| 日韩高清在线电影| 777欧美精品| 成人免费电影视频| 丝袜a∨在线一区二区三区不卡| 欧美国产日本韩| 欧美变态口味重另类| 欧美性色aⅴ视频一区日韩精品| 韩国一区二区三区| 日韩专区欧美专区| 亚洲综合小说图片| 国产精品久久久久久久久晋中| 日韩亚洲欧美一区| 欧洲一区二区三区在线| 国产.精品.日韩.另类.中文.在线.播放| 日韩专区中文字幕一区二区| 亚洲最新视频在线观看| 国产精品久久久久久妇女6080| 日韩一级免费一区| 欧美绝品在线观看成人午夜影视| av不卡在线播放| 成人一区二区三区视频在线观看| 麻豆高清免费国产一区| 亚洲成av人片在线观看无码| 亚洲乱码国产乱码精品精可以看| 日本一二三不卡| 26uuu久久天堂性欧美| 日韩一二三四区| 欧美一级在线观看| 91精品啪在线观看国产60岁| 欧美色老头old∨ideo| 欧美亚男人的天堂| 欧美性猛交xxxxxx富婆| 在线观看日韩电影| 欧美视频一区二区| 欧美色图免费看| 在线电影院国产精品| 欧美狂野另类xxxxoooo| 欧美精品丝袜中出| 欧美片网站yy| 日韩三级视频在线观看| 欧美成人猛片aaaaaaa| 精品日产卡一卡二卡麻豆| 日韩欧美美女一区二区三区| 日韩精品在线网站| 国产日韩精品一区二区三区在线| 国产清纯白嫩初高生在线观看91 | 欧美性色aⅴ视频一区日韩精品| 色综合久久综合网97色综合 | 欧美精品一区二区蜜臀亚洲| 日韩精品最新网址| 久久久久国产免费免费| 国产日产精品1区| 综合色中文字幕| 一区av在线播放| 日韩av二区在线播放| 久久精品国产免费| 国产成人亚洲精品狼色在线| av一区二区三区黑人| 欧美午夜一区二区三区| 91精品国产入口| 国产午夜亚洲精品午夜鲁丝片| 国产欧美一区二区精品久导航 | 一级中文字幕一区二区| 日韩av一二三| 国产精品66部| 在线看日韩精品电影| 日韩欧美一级二级三级| 国产精品看片你懂得| 午夜精品爽啪视频| 国产曰批免费观看久久久| www.一区二区| 91精品国产福利在线观看| 久久久影视传媒| 一区二区久久久久久| 精品一区在线看| 91免费看片在线观看| 91精品视频网| 亚洲欧洲日韩在线| 日韩精品一级中文字幕精品视频免费观看| 精品一区在线看| 欧洲一区二区三区免费视频| 精品电影一区二区三区| 亚洲欧美国产三级| 久久精品国产亚洲a| 91视频在线观看免费| 精品国产三级a在线观看| 最新欧美精品一区二区三区| 久久99热这里只有精品| 色综合久久88色综合天天免费| 欧美一级免费观看| 亚洲激情综合网| 国产一区在线精品| 欧美久久高跟鞋激| 亚洲国产精品成人综合色在线婷婷| 天堂在线亚洲视频| 99在线视频精品| 久久久.com| 麻豆精品一区二区综合av| 91浏览器在线视频| 日本一区二区视频在线观看| 青青草原综合久久大伊人精品优势 | 成人欧美一区二区三区视频网页| 日韩精品福利网| 在线免费观看视频一区| 中文字幕精品一区二区三区精品| 蜜桃视频免费观看一区| 欧美日韩中文字幕一区| 亚洲欧美影音先锋| 国产成人综合在线播放| 精品国产a毛片| 蜜桃视频在线观看一区| 欧美日韩aaaaaa| 夜夜嗨av一区二区三区| 91麻豆免费看| 中文字幕第一区二区| 国产精品亚洲一区二区三区妖精| 日韩免费视频一区二区| 青青草91视频| 日韩一区二区三免费高清| 丝袜脚交一区二区| 欧美日韩亚洲国产综合| 亚洲五码中文字幕| 在线观看视频一区| 一区二区三区国产精华| 93久久精品日日躁夜夜躁欧美| 国产精品色一区二区三区| 国产aⅴ综合色| 国产精品视频一二三| 国产成人av自拍| 国产日韩精品一区| 粉嫩高潮美女一区二区三区| 国产精品丝袜91| 波多野结衣91| 日韩美女视频19| 色999日韩国产欧美一区二区| 亚洲欧洲精品成人久久奇米网| 99re亚洲国产精品| 亚洲人成影院在线观看| 在线观看欧美黄色| 亚洲va欧美va人人爽午夜| 欧美日韩国产首页| 日本成人在线一区| 精品国产露脸精彩对白| 国产精品91xxx| 国产精品福利电影一区二区三区四区 | 极品少妇xxxx精品少妇| 久久伊人蜜桃av一区二区| 国产成人av一区| 亚洲国产岛国毛片在线| 99国产精品国产精品久久| 一区二区三区免费| 欧美精品乱码久久久久久按摩| 日韩不卡免费视频| 久久人人97超碰com| 成人教育av在线| 伊人色综合久久天天人手人婷| 欧美日韩免费观看一区三区| 蜜臀av一级做a爰片久久| 国产欧美日韩综合精品一区二区 | 91免费版pro下载短视频| 亚洲va国产天堂va久久en| 欧美一级欧美三级在线观看| 高潮精品一区videoshd| 亚洲欧美aⅴ...| 欧美一区二区三区影视| 懂色av一区二区夜夜嗨| 一区二区三区毛片| 精品国免费一区二区三区| 成人午夜av在线| 午夜精品一区二区三区电影天堂 | 久久成人综合网| 国产精品伦理在线| 在线观看av一区| 国产麻豆视频一区二区| 亚洲激情自拍偷拍| 欧美精品一区二区高清在线观看| 北条麻妃一区二区三区| 天天爽夜夜爽夜夜爽精品视频| 久久久av毛片精品| 欧美日韩国产成人在线免费| 国产另类ts人妖一区二区| 亚洲午夜精品在线| 国产农村妇女精品| 日韩一级片在线观看| 91麻豆免费视频| 国产精一品亚洲二区在线视频| 亚洲精品国产无天堂网2021| 欧美精品一区二区久久婷婷| 欧洲在线/亚洲| 成人av网站在线| 国产在线精品一区二区三区不卡 | 欧美网站大全在线观看| 国产成人在线免费观看| 日韩国产精品久久| 亚洲精品大片www| 欧美激情一区二区| 欧美精品一区二区在线播放| 欧美日韩在线播放三区四区| 99久久婷婷国产综合精品|