亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? Interfacing the ADS8364 to the TMS320F2812 DSP
?? H
?? 第 1 頁 / 共 3 頁
字號(hào):
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
风间由美一区二区av101| 国产专区综合网| 精品国产电影一区二区| proumb性欧美在线观看| 亚洲电影你懂得| 国产日产欧美一区| 欧美一区二区视频网站| 99精品国产视频| 韩国午夜理伦三级不卡影院| 亚洲综合免费观看高清完整版| 久久亚洲一级片| 欧美丰满少妇xxxbbb| 成人av动漫网站| 黄页视频在线91| 调教+趴+乳夹+国产+精品| 国产精品久久久久久久久图文区| 日韩欧美你懂的| 欧美性一区二区| 91色porny在线视频| 国产精品一区专区| 麻豆精品国产91久久久久久| 亚洲综合一区二区三区| 国产精品久久久久久久久免费相片 | 777亚洲妇女| 色综合中文字幕| 丰满亚洲少妇av| 国产激情一区二区三区桃花岛亚洲| 蜜臀av性久久久久蜜臀aⅴ四虎| 亚洲国产日韩a在线播放| 中文字幕日本不卡| 国产精品美女久久久久久久久| 精品裸体舞一区二区三区| 欧美久久一二区| 欧美日韩国产一级片| 精品视频1区2区3区| 欧美性生活大片视频| 欧美自拍偷拍一区| 欧美写真视频网站| 欧美日韩五月天| 欧美久久一二区| 日韩一级成人av| 精品日韩一区二区三区| 精品奇米国产一区二区三区| 久久新电视剧免费观看| 日韩一区二区精品葵司在线| 制服丝袜一区二区三区| 欧美一级午夜免费电影| 欧美成人女星排名| 久久亚洲精品国产精品紫薇| 久久精品日韩一区二区三区| 久久久久久久久99精品| 国产精品天天摸av网| 中文字幕一区三区| 一区二区成人在线视频| 亚洲第一久久影院| 蜜臀精品久久久久久蜜臀| 久草在线在线精品观看| 国产成人av一区二区三区在线| 成人a区在线观看| 91在线丨porny丨国产| 欧洲激情一区二区| 91精品国产手机| 久久久美女艺术照精彩视频福利播放| 国产午夜亚洲精品不卡| 亚洲欧洲成人av每日更新| 亚洲一区二区三区三| 热久久一区二区| 国产成人免费网站| 日本道免费精品一区二区三区| 欧美在线不卡一区| 精品免费视频一区二区| 欧美韩国日本一区| 亚洲一区二区三区四区中文字幕| 日韩一区精品视频| 国产ts人妖一区二区| 91网站视频在线观看| 91精品国产91久久久久久最新毛片 | 久久精品人人做人人综合| 欧美激情一二三区| 亚洲成人你懂的| 国产在线精品免费av| 色婷婷综合久久久中文字幕| 制服丝袜一区二区三区| 国产精品日日摸夜夜摸av| 香蕉加勒比综合久久| 国产成人精品影院| 欧美日韩你懂得| 国产精品色在线| 日韩高清欧美激情| 99精品欧美一区二区蜜桃免费 | 亚洲一本大道在线| 国产一区二区精品久久91| 色婷婷亚洲综合| 精品欧美乱码久久久久久1区2区| 亚洲视频综合在线| 国产一区二区精品久久99| 欧美亚洲国产一卡| 中文字幕欧美日韩一区| 日韩精品福利网| 91在线国产观看| 久久在线观看免费| 国产成人精品aa毛片| 欧美日韩中文国产| 欧美激情一区在线观看| 青青草精品视频| 日本道在线观看一区二区| 国产校园另类小说区| 男男gaygay亚洲| 欧美揉bbbbb揉bbbbb| 日本一区二区三区免费乱视频 | 国产精品久久看| 理论电影国产精品| 欧美最猛性xxxxx直播| 中文字幕 久热精品 视频在线| 日本一区中文字幕| 色成人在线视频| 国产精品白丝在线| 国产麻豆午夜三级精品| 欧美一区日韩一区| 亚洲电影在线播放| 91免费观看视频| 国产精品高潮久久久久无| 国产老肥熟一区二区三区| 欧美一二三四区在线| 亚洲无线码一区二区三区| 色诱亚洲精品久久久久久| 欧美激情一区二区三区不卡| 国产麻豆精品视频| 精品国产乱码久久久久久牛牛| 日韩av一二三| 9191国产精品| 日韩av电影免费观看高清完整版 | 99久久久精品| 国产精品欧美综合在线| 成人一区二区三区在线观看| 久久久久久久久久电影| 国产美女精品一区二区三区| 精品国产91久久久久久久妲己| 久久99久久久欧美国产| 欧美成人aa大片| 国内久久婷婷综合| 久久精品亚洲一区二区三区浴池| 国产在线视频精品一区| 国产亚洲欧美日韩日本| 国产91精品入口| 日韩毛片一二三区| 91福利资源站| 亚洲第一成人在线| 91精品国产综合久久精品app | 国产亚洲成av人在线观看导航| 国模套图日韩精品一区二区| 久久综合色之久久综合| 国产麻豆9l精品三级站| 国产丝袜在线精品| av一区二区三区四区| 亚洲精品国产成人久久av盗摄| 91免费观看国产| 图片区日韩欧美亚洲| 欧美成人伊人久久综合网| 黑人巨大精品欧美一区| 国产欧美一区二区三区网站| www.一区二区| 亚洲大片精品永久免费| 日韩欧美国产综合| 大美女一区二区三区| 欧美色图免费看| 麻豆成人久久精品二区三区红 | 欧美三级蜜桃2在线观看| 美日韩一级片在线观看| 久久精品免费在线观看| 99久久久久免费精品国产| 香蕉av福利精品导航| 久久久久成人黄色影片| 色又黄又爽网站www久久| 日韩激情中文字幕| 国产欧美日韩在线看| 在线观看亚洲一区| 激情文学综合插| 国产精品久久久久久久久免费樱桃| 欧美系列日韩一区| 国产精品一级片| 亚洲综合无码一区二区| 久久综合九色综合欧美亚洲| 一本到不卡精品视频在线观看| 秋霞午夜鲁丝一区二区老狼| 中文字幕一区二区在线观看| 91精选在线观看| 91偷拍与自偷拍精品| 韩国成人精品a∨在线观看| 亚洲免费在线看| 久久久久久97三级| 欧美精品在线视频| 97精品国产97久久久久久久久久久久| 日本亚洲三级在线| 亚洲人成小说网站色在线| 精品国产123| 在线不卡中文字幕| 色综合久久综合网| 国产一区91精品张津瑜| 偷窥少妇高潮呻吟av久久免费|