亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? DSP2812與AD通過SPI通訊將采得的數據通過LED顯示出來。
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美电影免费提供在线观看| 另类小说视频一区二区| 精品国产免费一区二区三区四区| 91极品视觉盛宴| 99国产精品国产精品毛片| 成人性生交大片免费看在线播放| 国产老肥熟一区二区三区| 久久99国产精品尤物| 麻豆一区二区三| 国产在线精品不卡| 国产成人精品免费视频网站| 一区二区三区免费| 一二三四区精品视频| 亚洲国产一二三| 日本中文一区二区三区| 麻豆91免费看| 国产成人av影院| 91在线云播放| 91精品国产一区二区| 精品日韩在线观看| 中文字幕中文乱码欧美一区二区 | 亚洲欧美在线aaa| 亚洲猫色日本管| 天堂在线亚洲视频| 韩国精品免费视频| 色综合中文字幕| 国产在线视频一区二区| 成人中文字幕合集| 欧美性色aⅴ视频一区日韩精品| 欧美日韩成人高清| 久久老女人爱爱| 亚洲美女屁股眼交3| 秋霞午夜鲁丝一区二区老狼| 国产99久久久国产精品潘金| 在线看国产日韩| 久久嫩草精品久久久精品一| 亚洲精品免费播放| 精品亚洲porn| 在线观看日韩高清av| 精品日韩在线一区| 一区二区欧美视频| 国产大片一区二区| 欧美精品vⅰdeose4hd| 国产精品久久久久aaaa| 美女一区二区三区在线观看| 色综合久久综合中文综合网| 精品噜噜噜噜久久久久久久久试看| 亚洲电影一区二区三区| 人禽交欧美网站| 色偷偷久久人人79超碰人人澡 | 三级亚洲高清视频| 成人久久视频在线观看| 欧美一级精品在线| 亚洲欧美另类久久久精品| 国产精品一区一区三区| 欧美一级夜夜爽| 亚洲第一会所有码转帖| 91麻豆国产香蕉久久精品| 国产欧美日韩三区| 久久国产尿小便嘘嘘| 欧美喷水一区二区| 亚洲一区二区五区| 色婷婷香蕉在线一区二区| 国产亚洲精品精华液| 久久精品噜噜噜成人88aⅴ | 日本不卡123| 在线视频国内自拍亚洲视频| 国产精品久久久久久久第一福利| 久久精品国产澳门| 日韩一区二区三区高清免费看看| 亚洲国产精品嫩草影院| 色av成人天堂桃色av| 亚洲同性同志一二三专区| 成人精品一区二区三区四区| 久久亚洲精华国产精华液| 久久爱www久久做| 久久影院午夜论| 国产一区二区久久| 国产精品欧美精品| 99视频一区二区| 一区二区三区在线观看网站| 色94色欧美sute亚洲线路一久| 国产精品不卡在线观看| 91欧美一区二区| 亚洲最大成人网4388xx| 欧美猛男gaygay网站| 国产一区二区三区精品欧美日韩一区二区三区| 在线视频你懂得一区二区三区| 亚洲国产裸拍裸体视频在线观看乱了| 在线视频一区二区三区| 午夜精品久久久久久久久久久 | 欧美一区二区福利在线| 麻豆精品一区二区三区| 久久亚洲一级片| 91免费看视频| 日韩中文字幕亚洲一区二区va在线 | 亚洲电影你懂得| 日韩免费视频线观看| 国产精品白丝jk黑袜喷水| 自拍偷拍国产精品| 欧美日韩免费观看一区二区三区| 日本伊人午夜精品| 国产日产亚洲精品系列| 91免费在线视频观看| 蜜臀91精品一区二区三区 | 成人毛片在线观看| 亚洲国产精品久久久久婷婷884| 日韩欧美国产不卡| av在线不卡观看免费观看| 丝袜a∨在线一区二区三区不卡| 日韩精品在线看片z| 99re66热这里只有精品3直播| 亚洲成人免费观看| 国产三级一区二区| 欧美日韩免费视频| 白白色 亚洲乱淫| 久久精品国产精品青草| 亚洲乱码精品一二三四区日韩在线| 欧美肥妇毛茸茸| 9191国产精品| 国产成人在线视频免费播放| 亚洲成av人片| 国产精品毛片久久久久久 | 日韩av中文字幕一区二区三区| 国产亚洲精久久久久久| 欧美色爱综合网| av在线不卡电影| 激情综合色综合久久| 亚洲一区二区三区小说| 国产三级一区二区| 精品国一区二区三区| 欧美日韩国产精品自在自线| www.色综合.com| 国产精品一区专区| 老色鬼精品视频在线观看播放| 亚洲一区在线观看视频| 国产精品国产三级国产专播品爱网| 欧美一区二区精品在线| 欧美精品黑人性xxxx| 精品视频一区二区不卡| 91麻豆精东视频| 91亚洲精品久久久蜜桃| 成人黄色av网站在线| 国产九色sp调教91| 狠狠色丁香婷婷综合| 美日韩黄色大片| 免费精品视频最新在线| 日韩电影免费在线| 免费观看一级特黄欧美大片| 午夜电影网一区| 午夜精品国产更新| 视频一区中文字幕| 日本网站在线观看一区二区三区| 亚洲成人精品影院| 日韩精品一二三区| 日韩黄色免费电影| 久久国产三级精品| 国产在线精品一区二区不卡了| 国内外成人在线| 国产精品一区二区x88av| 国产成人h网站| 色悠悠亚洲一区二区| 欧美午夜一区二区| 欧美一级黄色大片| 精品国产91亚洲一区二区三区婷婷 | 一区在线中文字幕| 亚洲卡通欧美制服中文| 亚洲一二三四在线| 免费成人美女在线观看.| 久草精品在线观看| 本田岬高潮一区二区三区| 日韩在线a电影| 国产精品一区久久久久| 亚洲一区二区精品3399| 国产精品一级在线| 亚洲综合一区二区三区| 国产精品亚洲第一区在线暖暖韩国| 亚洲综合免费观看高清完整版在线| 精品粉嫩超白一线天av| 一区二区三区在线观看国产| 免费成人美女在线观看.| 中国色在线观看另类| 国产精品丝袜久久久久久app| 亚洲国产日韩a在线播放| 国产69精品久久久久777| 成人在线综合网| 欧美日韩国产中文| 亚洲精品一区二区三区影院| 国产精品久久久一本精品| 亚洲综合精品自拍| 国产精品一级黄| 欧美日韩中字一区| 国产清纯白嫩初高生在线观看91| 亚洲色图欧美偷拍| 久久精品国产亚洲5555| 色婷婷综合久久久久中文| 精品国产一区二区亚洲人成毛片| 1000精品久久久久久久久| 美日韩一区二区| 欧美天天综合网|