亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? 基于TMS320F2812DSP的led源代碼實現程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
一区二区三区中文字幕电影 | 一二三四区精品视频| 日韩欧美色电影| 日韩一区二区在线看| 欧美电影影音先锋| 51精品秘密在线观看| 这里只有精品免费| 日韩精品一区二区三区swag| 日韩午夜激情免费电影| 欧美成人一区二区三区片免费 | 久久伊99综合婷婷久久伊| 精品伦理精品一区| 亚洲精品在线免费观看视频| xfplay精品久久| 中文字幕一区二区三区四区| 一区二区三区在线观看欧美| 亚洲国产人成综合网站| 免费看日韩a级影片| 韩国成人在线视频| 成人18视频在线播放| 在线观看国产日韩| 666欧美在线视频| 国产欧美一区二区在线| 亚洲乱码中文字幕| 日韩av高清在线观看| 国产一区二区在线观看免费| 国产成人综合网| 色噜噜久久综合| 欧美一区二区三区小说| 中文字幕乱码一区二区免费| 亚洲自拍偷拍综合| 麻豆视频观看网址久久| av不卡免费在线观看| 欧美日韩午夜在线视频| 久久久久久久网| 亚洲一区二区综合| 国产精品一区二区你懂的| 色综合天天性综合| 精品久久一区二区三区| 一区二区三区精品| 国产精品性做久久久久久| 日本精品视频一区二区三区| 日韩欧美一二区| 亚洲同性gay激情无套| 久久精品国产久精国产| 91在线观看地址| 久久免费的精品国产v∧| 亚洲观看高清完整版在线观看| 国产精品一二三四| 欧美日韩大陆一区二区| 亚洲欧洲国产专区| 国产一区不卡视频| 欧美精品成人一区二区三区四区| 国产精品第四页| 久久爱www久久做| 欧美日产在线观看| 一区二区三区不卡视频在线观看 | 欧美国产欧美综合| 蓝色福利精品导航| 欧美三级电影在线观看| 成人欧美一区二区三区1314| 国内精品久久久久影院色| 精品视频一区 二区 三区| 亚洲免费电影在线| 99麻豆久久久国产精品免费 | 精品污污网站免费看| 最新国产成人在线观看| 成人av在线一区二区| 久久久蜜桃精品| 激情亚洲综合在线| 久久综合久久综合亚洲| 狠狠久久亚洲欧美| 久久综合国产精品| 国产永久精品大片wwwapp | 国产在线播精品第三| 欧美一级欧美三级| 蜜桃一区二区三区四区| 日韩欧美一级片| 精品在线播放免费| 久久久久久久久久电影| 成人永久aaa| 国产精品理论片| 播五月开心婷婷综合| 国产精品久久看| 91免费国产视频网站| 亚洲影视在线观看| 67194成人在线观看| 久久97超碰色| 国产精品久久久久久亚洲伦| 99久久99久久久精品齐齐| 亚洲女性喷水在线观看一区| 色噜噜狠狠色综合欧洲selulu| 亚洲一区在线播放| 日韩欧美自拍偷拍| 东方欧美亚洲色图在线| 亚洲精品美腿丝袜| 91麻豆精品国产| 国产一区二区三区四区五区美女| 欧美激情一二三区| 欧美日韩一区二区在线视频| 麻豆91在线看| 成人欧美一区二区三区在线播放| 欧美亚洲国产一区二区三区va| 奇米色一区二区三区四区| 国产亚洲女人久久久久毛片| 色婷婷精品大在线视频| 天堂在线一区二区| 国产欧美日韩亚州综合 | 视频一区欧美日韩| 精品99一区二区| 色8久久人人97超碰香蕉987| 久久精品99国产精品| 亚洲天堂中文字幕| 91麻豆精品国产| 国产91丝袜在线播放0| 亚洲www啪成人一区二区麻豆| 久久你懂得1024| 欧美丰满美乳xxx高潮www| 国产不卡高清在线观看视频| 亚洲电影一级片| 国产精品污www在线观看| 在线播放欧美女士性生活| 成人aa视频在线观看| 极品瑜伽女神91| 亚洲一区二区五区| 国产精品三级av在线播放| 日韩一区二区三区电影在线观看| 99久久婷婷国产综合精品电影| 麻豆一区二区三区| 亚洲线精品一区二区三区| 欧美国产日韩精品免费观看| 精品乱人伦小说| 欧美高清激情brazzers| 在线国产电影不卡| 99re亚洲国产精品| 国产福利视频一区二区三区| 久久99热这里只有精品| 亚洲 欧美综合在线网络| 国产精品久久免费看| 日本一区二区三区四区在线视频| 欧美一级xxx| 56国语精品自产拍在线观看| 在线观看av不卡| 97se亚洲国产综合自在线观| 成人三级在线视频| 丰满岳乱妇一区二区三区| 狠狠色丁香婷综合久久| 精品一区二区三区的国产在线播放| 亚洲国产精品一区二区www| 一区二区三区在线免费视频| 亚洲三级理论片| 亚洲精品亚洲人成人网| 亚洲视频免费观看| 亚洲精品v日韩精品| 欧美韩日一区二区三区四区| 亚洲精品一区二区三区99| 精品va天堂亚洲国产| 久久久久久久久久久久久女国产乱 | 视频一区中文字幕国产| 亚洲在线视频免费观看| 亚洲综合久久久| 日本中文在线一区| 日本一不卡视频| 久久精品国产成人一区二区三区 | 久久亚区不卡日本| 国产日产欧产精品推荐色| 中文字幕精品一区二区精品绿巨人| 日本一区二区三区在线不卡| 国产精品剧情在线亚洲| 一区二区国产视频| 日韩av在线发布| 国产盗摄女厕一区二区三区| 成人午夜激情影院| 欧洲精品在线观看| 日韩欧美精品三级| 日本一区二区三区在线观看| 亚洲免费观看高清完整版在线观看 | 91日韩在线专区| 欧美三级电影在线看| 欧美videos中文字幕| 国产精品视频你懂的| 午夜一区二区三区在线观看| 黄色精品一二区| 99视频国产精品| 日韩一区二区三区高清免费看看 | 亚洲尤物视频在线| 精品中文字幕一区二区小辣椒 | 欧美在线高清视频| 日韩精品一区二区三区老鸭窝| 中文在线免费一区三区高中清不卡| 国产精品国产精品国产专区不片| 亚洲男人天堂一区| 久久国产精品一区二区| 91在线视频观看| 精品国产制服丝袜高跟| 亚洲一区二区综合| 国产成人aaa| 欧美电影精品一区二区| 亚洲男同性恋视频| 岛国精品一区二区|