亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? AD轉換程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲国产精品激情在线观看 | 亚洲国产欧美在线| 国产欧美精品一区二区三区四区| 欧美大尺度电影在线| 3atv一区二区三区| 欧美一区二区三区四区高清| 欧美日韩国产123区| 欧美精品在线视频| 欧美一级在线免费| 久久久亚洲综合| 欧美极品另类videosde| 亚洲欧美日韩一区二区三区在线观看| 亚洲精品高清在线观看| 午夜精品视频一区| 狠狠色狠狠色综合| 国产91色综合久久免费分享| 99久久久无码国产精品| 欧美亚洲另类激情小说| 日韩视频免费直播| 国产精品国产三级国产a| 亚洲黄色录像片| 麻豆精品精品国产自在97香蕉| 国产一区中文字幕| 色综合久久天天| 日韩一区二区免费高清| 欧美韩国日本一区| 亚洲国产综合人成综合网站| 日本亚洲三级在线| 不卡电影一区二区三区| 欧美精品国产精品| 国产精品色在线观看| 亚洲午夜激情网页| 国产1区2区3区精品美女| 欧美亚洲一区二区在线观看| 久久女同性恋中文字幕| 亚洲自拍另类综合| 丁香婷婷综合激情五月色| 欧美日韩夫妻久久| 国产精品久久久久久一区二区三区| 亚洲一区影音先锋| 丁香婷婷综合五月| 精品少妇一区二区三区日产乱码 | 欧美日韩免费不卡视频一区二区三区 | 91精品国产麻豆国产自产在线| 久久久久久一二三区| 亚洲国产精品天堂| 91免费精品国自产拍在线不卡| 日韩欧美高清dvd碟片| 亚洲精品老司机| 不卡的av电影在线观看| 精品少妇一区二区三区在线视频| 亚洲综合免费观看高清在线观看| 国产99久久久国产精品免费看| 91麻豆精品国产91久久久使用方法 | 日韩精品中文字幕在线不卡尤物| 国产午夜一区二区三区| 免费xxxx性欧美18vr| 91传媒视频在线播放| 国产精品久久福利| 老鸭窝一区二区久久精品| 91麻豆国产福利在线观看| 欧美国产97人人爽人人喊| 美女任你摸久久| 欧美另类高清zo欧美| 久久久久久久综合| 美女视频黄a大片欧美| 欧美一级二级三级乱码| 日韩精品乱码免费| 欧美一区二区三区免费观看视频| 亚洲高清免费观看高清完整版在线观看| 91首页免费视频| 亚洲美女屁股眼交3| 91丨九色丨蝌蚪富婆spa| 国产精品动漫网站| av在线不卡观看免费观看| 精品久久久久久久久久久久包黑料| 亚洲无人区一区| 欧美日韩国产小视频| 午夜电影一区二区三区| 91成人免费网站| 亚洲精品写真福利| 欧美日韩成人一区二区| 亚洲一区二区成人在线观看| 色综合久久久久综合体桃花网| 一区二区在线观看不卡| 欧美婷婷六月丁香综合色| 琪琪一区二区三区| 日韩午夜精品视频| 国产suv精品一区二区6| 成人免费视频在线观看| 不卡的电影网站| 亚洲国产婷婷综合在线精品| 欧美一级电影网站| 成人激情小说网站| 午夜精品一区在线观看| 久久久另类综合| 在线观看一区日韩| 狠狠网亚洲精品| 亚洲视频在线一区观看| 91精品国产欧美一区二区18| 国产高清亚洲一区| 亚洲国产一区二区在线播放| 久久伊人蜜桃av一区二区| 欧美电影影音先锋| 国产成人av一区二区三区在线| 一区二区三区四区高清精品免费观看 | 风流少妇一区二区| 亚洲mv在线观看| 久久女同性恋中文字幕| 日本高清不卡视频| 韩国女主播一区| 亚洲一区免费在线观看| 精品动漫一区二区三区在线观看| 成人福利视频网站| 视频一区二区国产| 中文字幕av一区二区三区| 在线观看欧美日本| 成人免费观看男女羞羞视频| 日韩和欧美一区二区三区| 国产精品免费aⅴ片在线观看| 欧美日韩精品欧美日韩精品| 岛国av在线一区| 韩国在线一区二区| 丝袜美腿亚洲一区二区图片| 日韩欧美激情四射| 国产成人综合在线播放| 蜜臀av一区二区在线观看| 成人免费一区二区三区在线观看| 欧美电视剧在线看免费| 欧美男同性恋视频网站| 91高清视频免费看| 91丨九色丨蝌蚪富婆spa| 成人精品视频一区二区三区 | 亚洲成人免费看| 中文字幕av一区二区三区免费看| 精品久久一区二区| 91精品国产综合久久福利| 91麻豆成人久久精品二区三区| 黄色日韩网站视频| 日韩一区精品视频| 日韩高清国产一区在线| 亚洲激情自拍偷拍| 亚洲精品成人在线| 亚洲一区二区在线视频| 成人免费小视频| 久久综合狠狠综合久久激情 | 99久久综合99久久综合网站| 国产成人免费av在线| 国产精品资源在线观看| 国产一区高清在线| 国产成人日日夜夜| 不卡免费追剧大全电视剧网站| 成人手机在线视频| 91亚洲永久精品| 日本道精品一区二区三区 | 日韩精品一二三区| 免费成人在线观看| 国内精品写真在线观看| 国产成人丝袜美腿| 色网站国产精品| 欧美日韩精品一区二区在线播放| 欧美日韩精品一二三区| 欧美成人一级视频| 国产精品区一区二区三区| 亚洲欧美激情一区二区| 三级一区在线视频先锋 | 欧美精品亚洲二区| 亚洲精品日日夜夜| 亚洲成人7777| 韩国女主播成人在线观看| 国产91清纯白嫩初高中在线观看| 国产电影精品久久禁18| 欧美性大战xxxxx久久久| 欧美一区二区三区在线观看视频| 久久先锋影音av鲁色资源网| 国产精品女主播av| 亚欧色一区w666天堂| 国产真实乱子伦精品视频| 99精品欧美一区二区三区综合在线| 欧美日韩另类一区| 国产亚洲一本大道中文在线| 亚洲蜜臀av乱码久久精品| 久久精品国产999大香线蕉| 成人免费观看男女羞羞视频| 欧美日韩精品三区| 2021中文字幕一区亚洲| 蜜桃av一区二区在线观看| 精品无码三级在线观看视频| 粉嫩aⅴ一区二区三区四区 | 中文字幕人成不卡一区| 亚洲成人先锋电影| 成人的网站免费观看| 欧美精品第1页| 亚洲天堂a在线| 国产在线一区二区| 欧美日韩国产123区| 国产精品妹子av| 激情综合网激情| 欧美精品在线观看一区二区| 亚洲欧美日韩人成在线播放|