亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? 在dsp編程中
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
zzijzzij亚洲日本少妇熟睡| 久久国产精品区| 久久日韩精品一区二区五区| 欧美日韩久久久久久| 91精品办公室少妇高潮对白| 97国产一区二区| av电影天堂一区二区在线| www.亚洲精品| 91在线精品秘密一区二区| 99精品国产99久久久久久白柏| 高清av一区二区| av高清久久久| 欧美视频三区在线播放| 欧美肥胖老妇做爰| 久久综合九色综合97婷婷| 久久午夜电影网| 国产精品久久久久久久久动漫| 亚洲精品日日夜夜| 亚洲成年人影院| 毛片一区二区三区| 粉嫩aⅴ一区二区三区四区| 99久久99久久综合| 欧美日韩中文字幕一区二区| 日韩欧美国产系列| 国产精品午夜免费| 亚洲一区二区偷拍精品| 黄页视频在线91| 91免费国产视频网站| 在线不卡免费欧美| 国产精品污www在线观看| 亚洲欧美日韩一区二区| 免费一级片91| 91女人视频在线观看| 欧美成人欧美edvon| 亚洲蜜臀av乱码久久精品| 调教+趴+乳夹+国产+精品| 国产成人午夜视频| 欧美蜜桃一区二区三区| 精品日韩在线观看| 亚洲欧美一区二区三区国产精品| 日韩av高清在线观看| av不卡一区二区三区| 91精品免费在线观看| 亚洲激情综合网| 国产精品1024| 欧美一区二区三区四区久久 | 丝袜国产日韩另类美女| 国产精品亚洲视频| 欧美肥妇毛茸茸| 一区二区三区四区蜜桃| 国产综合久久久久久久久久久久| 欧洲另类一二三四区| 国产精品视频在线看| 美国av一区二区| 欧美日韩综合色| 亚洲最色的网站| 色综合天天做天天爱| 男男视频亚洲欧美| 777xxx欧美| 欧美日韩一级片在线观看| 久久综合色综合88| 日韩av一区二区三区四区| 91成人在线精品| 亚洲欧洲国产日韩| 成人网在线免费视频| 久久丝袜美腿综合| 国产一区二区看久久| 欧美大肚乱孕交hd孕妇| 日韩中文字幕av电影| 欧美日韩国产一二三| 亚洲另类春色国产| 欧美在线一区二区| 亚洲最大色网站| 精品国产一二三| 青青草97国产精品免费观看无弹窗版| 91极品美女在线| 亚洲影院久久精品| 欧美日本在线一区| 免费看黄色91| 日韩精品一区二区在线观看| 麻豆91免费观看| 欧美精品一区二区三区四区 | 成人免费视频一区二区| 久久久久久久久久久久久夜| 高清国产一区二区| 国产精品成人午夜| 欧洲一区二区av| 天天射综合影视| 欧美一级欧美三级在线观看| 精品亚洲国内自在自线福利| 久久免费视频色| 成av人片一区二区| 亚洲精品日韩一| 日韩一区二区三区四区| 国产呦精品一区二区三区网站| 国产欧美综合在线| 色偷偷久久一区二区三区| 亚洲一区二区三区四区的| 7777精品伊人久久久大香线蕉的 | 精品影院一区二区久久久| 久久久青草青青国产亚洲免观| 高清国产午夜精品久久久久久| 亚洲日本欧美天堂| 日韩欧美国产电影| 不卡一区在线观看| 亚洲一区影音先锋| 精品国产污网站| 94色蜜桃网一区二区三区| 亚洲高清免费一级二级三级| 久久综合九色综合97_久久久| 国产91精品久久久久久久网曝门 | 日韩一区二区三区电影在线观看 | 日韩精品最新网址| 东方欧美亚洲色图在线| 亚洲福中文字幕伊人影院| 国产婷婷色一区二区三区四区| 欧美在线短视频| 国产成人在线网站| 日韩av中文字幕一区二区| 国产精品国产自产拍高清av王其| 欧美日韩一区二区三区免费看| 国产高清亚洲一区| 天堂资源在线中文精品| 国产精品国产三级国产aⅴ中文| 欧美电影一区二区三区| av在线不卡网| 九九九精品视频| 五月天久久比比资源色| 中文字幕日韩一区二区| 国产欧美一区二区精品忘忧草 | 欧美亚洲禁片免费| 成人毛片在线观看| 精品无人码麻豆乱码1区2区| 午夜婷婷国产麻豆精品| 亚洲狠狠丁香婷婷综合久久久| 国产日韩欧美不卡在线| 欧美精品一区二区三区在线| 欧美一卡二卡三卡| 欧美日韩第一区日日骚| 色猫猫国产区一区二在线视频| 成人免费高清视频在线观看| 久久国产人妖系列| 九九九精品视频| 久久精品国产精品青草| 日韩综合在线视频| 天天av天天翘天天综合网| 亚洲第一在线综合网站| 一区二区成人在线观看| 一级中文字幕一区二区| 一区二区理论电影在线观看| 一区二区三区四区国产精品| 亚洲欧洲在线观看av| 亚洲色图在线看| 亚洲精品一二三区| 亚洲五码中文字幕| 一区二区三区在线观看视频| 夜夜夜精品看看| 亚洲一区二区三区小说| 亚洲午夜视频在线| 全部av―极品视觉盛宴亚洲| 日本一道高清亚洲日美韩| 日本中文字幕一区| 国产一区二区电影| 成人黄色大片在线观看| 91麻豆产精品久久久久久| 在线精品亚洲一区二区不卡| 欧美做爰猛烈大尺度电影无法无天| 色www精品视频在线观看| 欧美色精品在线视频| 91精品国产色综合久久ai换脸 | 国产中文字幕一区| 国产高清不卡一区二区| av一区二区久久| 欧美色视频一区| 精品国产一区二区亚洲人成毛片| 久久精品视频免费| 自拍偷拍国产精品| 爽好久久久欧美精品| 精品无码三级在线观看视频| 成人精品视频一区| 欧美午夜精品一区| 欧美精品一区二区久久婷婷| 国产精品剧情在线亚洲| 亚洲一区二区精品久久av| 久久成人免费日本黄色| 99国产精品久| 3751色影院一区二区三区| 中文字幕欧美日韩一区| 亚洲超丰满肉感bbw| 国产一区二区三区黄视频| 一本大道久久a久久精二百| 91麻豆精品久久久久蜜臀| 国产女人aaa级久久久级| 亚洲国产你懂的| 国产精品一区二区免费不卡| 91国偷自产一区二区三区观看| 欧美电影免费观看高清完整版在 | 国产精品色呦呦| 日韩综合小视频| 色欧美日韩亚洲|