亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? calculator_design.map.rpt

?? 寫給小白們的FPGA入門設計實驗
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for Calculator_Design
Sat Nov 03 08:51:04 2012
Quartus II 64-Bit Version 9.1 Build 304 01/25/2010 Service Pack 1 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Parallel Compilation
  5. Analysis & Synthesis Source Files Read
  6. Analysis & Synthesis Resource Usage Summary
  7. Analysis & Synthesis Resource Utilization by Entity
  8. General Register Statistics
  9. Inverted Register Statistics
 10. Multiplexer Restructuring Statistics (Restructuring Performed)
 11. Parameter Settings for User Entity Instance: key_scan:u_key_scan
 12. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2010 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+------------------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                       ;
+------------------------------------+-----------------------------------------------+
; Analysis & Synthesis Status        ; Successful - Sat Nov 03 08:51:04 2012         ;
; Quartus II 64-Bit Version          ; 9.1 Build 304 01/25/2010 SP 1 SJ Full Version ;
; Revision Name                      ; Calculator_Design                             ;
; Top-level Entity Name              ; Calculator_Design                             ;
; Family                             ; Cyclone II                                    ;
; Total logic elements               ; 205                                           ;
;     Total combinational functions  ; 191                                           ;
;     Dedicated logic registers      ; 51                                            ;
; Total registers                    ; 51                                            ;
; Total pins                         ; 44                                            ;
; Total virtual pins                 ; 0                                             ;
; Total memory bits                  ; 0                                             ;
; Embedded Multiplier 9-bit elements ; 0                                             ;
; Total PLLs                         ; 0                                             ;
+------------------------------------+-----------------------------------------------+


+----------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                                        ;
+----------------------------------------------------------------------------+--------------------+--------------------+
; Option                                                                     ; Setting            ; Default Value      ;
+----------------------------------------------------------------------------+--------------------+--------------------+
; Device                                                                     ; EP2C35F672C6       ;                    ;
; Top-level entity name                                                      ; Calculator_Design  ; Calculator_Design  ;
; Family name                                                                ; Cyclone II         ; Stratix II         ;
; Use Generated Physical Constraints File                                    ; Off                ;                    ;
; Use smart compilation                                                      ; Off                ; Off                ;
; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On                 ; On                 ;
; Enable compact report table                                                ; Off                ; Off                ;
; Restructure Multiplexers                                                   ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                                        ; Off                ; Off                ;
; Preserve fewer node names                                                  ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                                  ; Off                ; Off                ;
; Verilog Version                                                            ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                               ; VHDL_1993          ; VHDL_1993          ;
; State Machine Processing                                                   ; Auto               ; Auto               ;
; Safe State Machine                                                         ; Off                ; Off                ;
; Extract Verilog State Machines                                             ; On                 ; On                 ;
; Extract VHDL State Machines                                                ; On                 ; On                 ;
; Ignore Verilog initial constructs                                          ; Off                ; Off                ;
; Iteration limit for constant Verilog loops                                 ; 5000               ; 5000               ;
; Iteration limit for non-constant Verilog loops                             ; 250                ; 250                ;
; Add Pass-Through Logic to Inferred RAMs                                    ; On                 ; On                 ;
; Parallel Synthesis                                                         ; On                 ; On                 ;
; DSP Block Balancing                                                        ; Auto               ; Auto               ;
; NOT Gate Push-Back                                                         ; On                 ; On                 ;
; Power-Up Don't Care                                                        ; On                 ; On                 ;
; Remove Redundant Logic Cells                                               ; Off                ; Off                ;
; Remove Duplicate Registers                                                 ; On                 ; On                 ;
; Ignore CARRY Buffers                                                       ; Off                ; Off                ;
; Ignore CASCADE Buffers                                                     ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                                      ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                                  ; Off                ; Off                ;
; Ignore LCELL Buffers                                                       ; Off                ; Off                ;
; Ignore SOFT Buffers                                                        ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                                             ; Off                ; Off                ;
; Optimization Technique                                                     ; Balanced           ; Balanced           ;
; Carry Chain Length                                                         ; 70                 ; 70                 ;
; Auto Carry Chains                                                          ; On                 ; On                 ;
; Auto Open-Drain Pins                                                       ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                                      ; Off                ; Off                ;
; Auto ROM Replacement                                                       ; On                 ; On                 ;
; Auto RAM Replacement                                                       ; On                 ; On                 ;
; Auto Shift Register Replacement                                            ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                              ; On                 ; On                 ;
; Strict RAM Replacement                                                     ; Off                ; Off                ;
; Allow Synchronous Control Signals                                          ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                                     ; Off                ; Off                ;
; Auto RAM to Logic Cell Conversion                                          ; Off                ; Off                ;
; Auto Resource Sharing                                                      ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                                         ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                                         ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                              ; Off                ; Off                ;
; Use LogicLock Constraints during Resource Balancing                        ; On                 ; On                 ;
; Ignore translate_off and synthesis_off directives                          ; Off                ; Off                ;
; Timing-Driven Synthesis                                                    ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report                         ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                                         ; Off                ; Off                ;
; Synchronization Register Chain Length                                      ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                               ; Normal compilation ; Normal compilation ;
; HDL message level                                                          ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages                            ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report                   ; 5000               ; 5000               ;
; Number of Inverted Registers Reported in Synthesis Report                  ; 100                ; 100                ;
; Clock MUX Protection                                                       ; On                 ; On                 ;
; Auto Gated Clock Conversion                                                ; Off                ; Off                ;
; Block Design Naming                                                        ; Auto               ; Auto               ;
; SDC constraint protection                                                  ; Off                ; Off                ;
; Synthesis Effort                                                           ; Auto               ; Auto               ;
; Shift Register Replacement - Allow Asynchronous Clear Signal               ; On                 ; On                 ;
; Analysis & Synthesis Message Level                                         ; Medium             ; Medium             ;
; Disable Register Merging Across Hierarchies                                ; Auto               ; Auto               ;
; Resource Aware Inference For Block RAM                                     ; On                 ; On                 ;
+----------------------------------------------------------------------------+--------------------+--------------------+


+------------------------------------------+
; Parallel Compilation                     ;
+----------------------------+-------------+
; Processors                 ; Number      ;
+----------------------------+-------------+
; Number detected on machine ; 2           ;
; Maximum allowed            ; 2           ;
;                            ;             ;
; Average used               ; 1.00        ;
; Maximum used               ; 1           ;
;                            ;             ;
; Usage by Processor         ; % Time Used ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品毛片久久久久久| 日韩欧美一二三四区| 国产成a人亚洲| 狠狠色丁香婷综合久久| 黄色日韩网站视频| 狠狠久久亚洲欧美| 国产精品一区二区视频| 国产成人精品一区二区三区四区 | 久久精品国产77777蜜臀| 天天综合色天天综合| 日本最新不卡在线| 黄一区二区三区| 成人av免费在线观看| 色中色一区二区| 欧美三级日韩在线| 日韩三级视频在线看| 国产午夜精品一区二区三区视频| 久久精品一区蜜桃臀影院| 国产精品亲子乱子伦xxxx裸| 日本一区二区三区视频视频| 亚洲色图20p| 性感美女久久精品| 美女视频一区二区| 不卡在线观看av| 欧美久久免费观看| 欧美激情一区二区三区四区| 亚洲色图制服诱惑| 日本不卡不码高清免费观看| 国产综合色精品一区二区三区| 国产jizzjizz一区二区| 色8久久精品久久久久久蜜| 69久久99精品久久久久婷婷| 亚洲精品在线观看网站| 亚洲三级理论片| 精品一区二区免费在线观看| 国产91色综合久久免费分享| 欧美日韩在线播| 日本一区二区免费在线 | 欧美日本国产一区| 久久久精品一品道一区| 亚洲激情欧美激情| 国产老妇另类xxxxx| 色婷婷激情久久| 国产人久久人人人人爽| 午夜国产精品影院在线观看| 国产69精品一区二区亚洲孕妇| 日本精品视频一区二区| 精品国产三级a在线观看| 一级特黄大欧美久久久| 麻豆91在线观看| 欧美熟乱第一页| 欧美国产精品久久| 午夜精品福利一区二区三区蜜桃| 不卡一二三区首页| 国产午夜三级一区二区三| 午夜亚洲国产au精品一区二区| 波多野洁衣一区| 久久久99精品免费观看| 麻豆精品视频在线观看| 欧美日韩亚洲国产综合| 中文字幕亚洲成人| 国产福利精品导航| 精品欧美乱码久久久久久| 亚洲电影你懂得| 色综合久久综合网欧美综合网| 久久久精品国产免费观看同学| 日精品一区二区| 欧美日韩国产经典色站一区二区三区| 亚洲日本丝袜连裤袜办公室| 国产suv精品一区二区883| 久久综合丝袜日本网| 久久91精品国产91久久小草| 欧美精品1区2区3区| 亚洲亚洲人成综合网络| 91成人看片片| 亚洲综合一区二区精品导航| 91免费看视频| 亚洲精品国久久99热| 91免费在线看| 亚洲第一电影网| 日韩一区二区三区视频在线| 日韩主播视频在线| 欧美伦理电影网| 午夜精品一区二区三区电影天堂| 欧美在线啊v一区| 亚洲永久精品国产| 欧美中文字幕一区二区三区亚洲| 亚洲一区免费视频| 欧美久久久久中文字幕| 麻豆国产精品一区二区三区| 日韩精品一区二| 成人精品在线视频观看| 亚洲精品免费在线观看| 欧美在线三级电影| 麻豆91免费看| 中文字幕乱码一区二区免费| 日本韩国欧美一区二区三区| 日韩中文字幕av电影| 欧美成人精品二区三区99精品| 国产毛片精品视频| 综合亚洲深深色噜噜狠狠网站| 欧美综合久久久| 国内精品久久久久影院薰衣草| 亚洲国产高清不卡| 欧美性videosxxxxx| 国内成人免费视频| 一区二区三区在线观看动漫| 日韩欧美一区二区三区在线| 国产91露脸合集magnet| 亚洲综合在线视频| 久久欧美一区二区| 在线免费不卡电影| 国产精品 欧美精品| 一区二区三区在线影院| 欧美成人aa大片| 99re成人在线| 久久成人久久鬼色| 亚洲欧美成人一区二区三区| 日韩视频国产视频| 日本高清不卡视频| 国产成人高清在线| 日韩国产精品久久久| 中文字幕一区av| 久久久蜜臀国产一区二区| 欧美视频一区二区在线观看| 国产成人午夜电影网| 三级不卡在线观看| 亚洲精品视频一区| 国产精品网站在线观看| 欧美va亚洲va| 欧美理论电影在线| 色综合中文综合网| 中文字幕欧美区| 欧美电影免费观看高清完整版在线观看| 成人av资源在线观看| 国产一区二区不卡| 精品一区二区三区在线播放| 亚洲3atv精品一区二区三区| 国产精品乱人伦中文| 亚洲精品在线免费观看视频| 欧美一区二区黄色| 欧美日韩中文字幕一区二区| 91精彩视频在线| 色88888久久久久久影院按摩 | 亚洲欧美日韩中文播放| 国产日韩三级在线| 久久影院电视剧免费观看| 91麻豆精品国产91久久久资源速度 | 欧美福利视频一区| 欧美色图片你懂的| 欧美三区在线观看| 欧美视频一二三区| 欧美人狂配大交3d怪物一区 | 日韩综合一区二区| 日韩国产一区二| 五月天激情综合网| 日韩国产精品久久久久久亚洲| 亚洲va天堂va国产va久| 亚洲在线视频一区| 亚洲第一久久影院| 视频一区中文字幕国产| 亚洲电影第三页| 日产欧产美韩系列久久99| 美日韩一区二区| 狠狠色伊人亚洲综合成人| 国产一区二区精品久久99| 国内成人自拍视频| 99久久久久久| 欧美日韩小视频| 欧美一区二区精品| 久久久久久免费| 成人欧美一区二区三区在线播放| 亚洲婷婷国产精品电影人久久| 亚洲精品国产第一综合99久久| 亚洲成人黄色小说| 精品亚洲成a人| 成人免费看片app下载| 欧洲人成人精品| 精品黑人一区二区三区久久| 亚洲国产电影在线观看| 一区二区三区日韩| 美女www一区二区| 成人午夜短视频| 欧美性大战xxxxx久久久| 国产精品免费视频一区| 亚洲人成在线播放网站岛国| 亚洲国产精品久久人人爱蜜臀| 美国毛片一区二区| 91丨porny丨在线| 日韩西西人体444www| 国产精品久久久久影院老司| 夜夜精品视频一区二区| 久久99国内精品| 91福利在线观看| 国产亚洲成年网址在线观看| 亚洲综合av网| av在线这里只有精品| 欧美一区二区三区播放老司机| 中文字幕av不卡| 久久91精品久久久久久秒播|