亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? labtest.map.rpt

?? 寫給小白們的FPGA入門設計實驗
?? RPT
?? 第 1 頁 / 共 2 頁
字號:
Analysis & Synthesis report for Labtest
Thu Nov 01 23:00:54 2012
Quartus II 64-Bit Version 9.1 Build 304 01/25/2010 Service Pack 1 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Parallel Compilation
  5. Analysis & Synthesis Source Files Read
  6. Analysis & Synthesis Resource Usage Summary
  7. Analysis & Synthesis Resource Utilization by Entity
  8. General Register Statistics
  9. Multiplexer Restructuring Statistics (Restructuring Performed)
 10. Port Connectivity Checks: "Seg7_lut:u_Seg7_lut1"
 11. Port Connectivity Checks: "Seg7_lut:u_Seg7_lut3"
 12. Port Connectivity Checks: "time_counter:u_time_counter"
 13. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2010 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+------------------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                                       ;
+------------------------------------+-----------------------------------------------+
; Analysis & Synthesis Status        ; Successful - Thu Nov 01 23:00:54 2012         ;
; Quartus II 64-Bit Version          ; 9.1 Build 304 01/25/2010 SP 1 SJ Full Version ;
; Revision Name                      ; Labtest                                       ;
; Top-level Entity Name              ; Labtest                                       ;
; Family                             ; Cyclone II                                    ;
; Total logic elements               ; 179                                           ;
;     Total combinational functions  ; 179                                           ;
;     Dedicated logic registers      ; 52                                            ;
; Total registers                    ; 52                                            ;
; Total pins                         ; 30                                            ;
; Total virtual pins                 ; 0                                             ;
; Total memory bits                  ; 0                                             ;
; Embedded Multiplier 9-bit elements ; 0                                             ;
; Total PLLs                         ; 0                                             ;
+------------------------------------+-----------------------------------------------+


+----------------------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                                        ;
+----------------------------------------------------------------------------+--------------------+--------------------+
; Option                                                                     ; Setting            ; Default Value      ;
+----------------------------------------------------------------------------+--------------------+--------------------+
; Device                                                                     ; EP2C35F672C8       ;                    ;
; Top-level entity name                                                      ; Labtest            ; Labtest            ;
; Family name                                                                ; Cyclone II         ; Stratix II         ;
; Use Generated Physical Constraints File                                    ; Off                ;                    ;
; Use smart compilation                                                      ; Off                ; Off                ;
; Enable parallel Assembler and TimeQuest Timing Analyzer during compilation ; On                 ; On                 ;
; Enable compact report table                                                ; Off                ; Off                ;
; Restructure Multiplexers                                                   ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                                        ; Off                ; Off                ;
; Preserve fewer node names                                                  ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                                  ; Off                ; Off                ;
; Verilog Version                                                            ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                               ; VHDL_1993          ; VHDL_1993          ;
; State Machine Processing                                                   ; Auto               ; Auto               ;
; Safe State Machine                                                         ; Off                ; Off                ;
; Extract Verilog State Machines                                             ; On                 ; On                 ;
; Extract VHDL State Machines                                                ; On                 ; On                 ;
; Ignore Verilog initial constructs                                          ; Off                ; Off                ;
; Iteration limit for constant Verilog loops                                 ; 5000               ; 5000               ;
; Iteration limit for non-constant Verilog loops                             ; 250                ; 250                ;
; Add Pass-Through Logic to Inferred RAMs                                    ; On                 ; On                 ;
; Parallel Synthesis                                                         ; On                 ; On                 ;
; DSP Block Balancing                                                        ; Auto               ; Auto               ;
; NOT Gate Push-Back                                                         ; On                 ; On                 ;
; Power-Up Don't Care                                                        ; On                 ; On                 ;
; Remove Redundant Logic Cells                                               ; Off                ; Off                ;
; Remove Duplicate Registers                                                 ; On                 ; On                 ;
; Ignore CARRY Buffers                                                       ; Off                ; Off                ;
; Ignore CASCADE Buffers                                                     ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                                      ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                                  ; Off                ; Off                ;
; Ignore LCELL Buffers                                                       ; Off                ; Off                ;
; Ignore SOFT Buffers                                                        ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                                             ; Off                ; Off                ;
; Optimization Technique                                                     ; Balanced           ; Balanced           ;
; Carry Chain Length                                                         ; 70                 ; 70                 ;
; Auto Carry Chains                                                          ; On                 ; On                 ;
; Auto Open-Drain Pins                                                       ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                                      ; Off                ; Off                ;
; Auto ROM Replacement                                                       ; On                 ; On                 ;
; Auto RAM Replacement                                                       ; On                 ; On                 ;
; Auto Shift Register Replacement                                            ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                              ; On                 ; On                 ;
; Strict RAM Replacement                                                     ; Off                ; Off                ;
; Allow Synchronous Control Signals                                          ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                                     ; Off                ; Off                ;
; Auto RAM to Logic Cell Conversion                                          ; Off                ; Off                ;
; Auto Resource Sharing                                                      ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                                         ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                                         ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                              ; Off                ; Off                ;
; Use LogicLock Constraints during Resource Balancing                        ; On                 ; On                 ;
; Ignore translate_off and synthesis_off directives                          ; Off                ; Off                ;
; Timing-Driven Synthesis                                                    ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report                         ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                                         ; Off                ; Off                ;
; Synchronization Register Chain Length                                      ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                               ; Normal compilation ; Normal compilation ;
; HDL message level                                                          ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages                            ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report                   ; 5000               ; 5000               ;
; Number of Inverted Registers Reported in Synthesis Report                  ; 100                ; 100                ;
; Clock MUX Protection                                                       ; On                 ; On                 ;
; Auto Gated Clock Conversion                                                ; Off                ; Off                ;
; Block Design Naming                                                        ; Auto               ; Auto               ;
; SDC constraint protection                                                  ; Off                ; Off                ;
; Synthesis Effort                                                           ; Auto               ; Auto               ;
; Shift Register Replacement - Allow Asynchronous Clear Signal               ; On                 ; On                 ;
; Analysis & Synthesis Message Level                                         ; Medium             ; Medium             ;
; Disable Register Merging Across Hierarchies                                ; Auto               ; Auto               ;
; Resource Aware Inference For Block RAM                                     ; On                 ; On                 ;
+----------------------------------------------------------------------------+--------------------+--------------------+


+------------------------------------------+
; Parallel Compilation                     ;
+----------------------------+-------------+
; Processors                 ; Number      ;
+----------------------------+-------------+
; Number detected on machine ; 2           ;
; Maximum allowed            ; 2           ;
;                            ;             ;
; Average used               ; 1.00        ;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩欧美你懂的| 99精品欧美一区二区三区小说| 欧美亚洲国产一区二区三区| 亚洲欧洲性图库| 99久久精品情趣| 亚洲一二三四区| 日韩欧美色电影| 粉嫩一区二区三区性色av| 亚洲天堂久久久久久久| 欧美熟乱第一页| 美国三级日本三级久久99| 久久综合视频网| jvid福利写真一区二区三区| 亚洲综合另类小说| 欧美mv和日韩mv国产网站| 国产精品888| 亚洲国产裸拍裸体视频在线观看乱了| 欧美日韩一区二区三区不卡| 琪琪一区二区三区| 国产精品美女久久久久久久网站| 91香蕉国产在线观看软件| 亚洲成在人线在线播放| 亚洲精品在线观看网站| 91在线观看视频| 免费成人av在线| ㊣最新国产の精品bt伙计久久| 欧美日韩久久一区二区| 国产在线精品不卡| 亚洲综合免费观看高清完整版在线| 日韩天堂在线观看| 91香蕉视频黄| 国产一区不卡精品| 亚洲福利视频一区二区| 久久精品综合网| 在线精品视频免费观看| 狠狠色丁香婷综合久久| 亚洲影院在线观看| 欧美激情中文不卡| 日韩亚洲欧美成人一区| 92精品国产成人观看免费| 青娱乐精品在线视频| 亚洲视频免费看| 久久精品免视看| 欧美福利电影网| 91亚洲国产成人精品一区二三| 麻豆传媒一区二区三区| 亚洲裸体xxx| 久久精品一区二区| 91精品国产一区二区三区 | 丝袜美腿亚洲色图| 亚洲国产高清不卡| 欧美sm美女调教| 在线成人免费观看| 91热门视频在线观看| 国产精品99久久久| 国产在线播放一区| 日韩福利视频网| 午夜精品福利一区二区三区av| 自拍av一区二区三区| 久久精品亚洲精品国产欧美kt∨| 欧美一区二区黄色| 欧美美女直播网站| 在线日韩国产精品| 色婷婷狠狠综合| 91免费版在线| 色欧美片视频在线观看在线视频| 国产成人aaa| 国产成人鲁色资源国产91色综| 卡一卡二国产精品 | 成人精品一区二区三区四区 | 亚洲男人电影天堂| 中文字幕成人av| 国产欧美视频一区二区三区| 精品第一国产综合精品aⅴ| 日韩一区二区三区在线观看| 欧美日韩国产小视频| 欧美日韩黄视频| 91精品国产乱码久久蜜臀| 欧美日韩国产不卡| 欧美一卡二卡三卡| 日韩欧美国产三级| 精品国产免费人成在线观看| 精品久久久久久久久久久院品网| 欧美成人精品二区三区99精品| 日韩欧美视频在线| 久久影院视频免费| 国产精品久久久久一区二区三区 | 中文字幕欧美日韩一区| 亚洲国产精品99久久久久久久久| 国产精品全国免费观看高清| 亚洲人成在线观看一区二区| 一区二区三区久久久| 亚洲成a人v欧美综合天堂| 亚洲v中文字幕| 日本一道高清亚洲日美韩| 国产在线播放一区三区四| 成人在线视频首页| 91成人免费网站| 欧美电影一区二区| 久久嫩草精品久久久精品| 国产精品国产三级国产aⅴ入口| 亚洲黄色片在线观看| 日本欧美在线观看| 丁香啪啪综合成人亚洲小说| 在线看不卡av| 2020国产精品| 一区二区在线观看视频| 青青草原综合久久大伊人精品优势| 老色鬼精品视频在线观看播放| 成人午夜免费av| 欧美日韩免费视频| 久久午夜羞羞影院免费观看| 中文字幕一区二区三区不卡在线 | 国产精品久久久一本精品 | 国产一区二区三区四区五区入口| 成人免费的视频| 欧美一区二区三区免费观看视频| 久久久久久亚洲综合影院红桃| 亚洲欧美激情一区二区| 蜜臀av在线播放一区二区三区| 风流少妇一区二区| 欧美精品在线一区二区| 中文字幕精品综合| 麻豆精品新av中文字幕| 91小视频免费看| 久久午夜电影网| 亚洲国产日韩综合久久精品| 丰满少妇久久久久久久| 日韩一区二区三区视频在线观看| 最新日韩av在线| 精品一区二区三区在线观看| 在线观看亚洲精品| 国产精品久久久久久久久晋中| 丝袜亚洲另类欧美综合| 色偷偷成人一区二区三区91| 久久五月婷婷丁香社区| 婷婷中文字幕综合| 一本久久a久久精品亚洲| 久久综合色综合88| 日韩国产成人精品| 欧美伊人久久大香线蕉综合69| 欧美国产精品久久| 久久精品99国产精品| 欧美日韩高清影院| 玉足女爽爽91| 99久久精品费精品国产一区二区| 久久久亚洲精品一区二区三区| 偷偷要91色婷婷| 欧美日韩亚洲综合| 夜夜嗨av一区二区三区| 不卡在线观看av| 亚洲国产精品精华液2区45| 国产一区二区三区免费观看| 日韩一区二区三区免费看| 亚洲一区二区欧美日韩| 99国产精品久久久久| 国产精品网站导航| 处破女av一区二区| 国产亚洲一二三区| 国产精品77777| 久久精品夜夜夜夜久久| 国产综合成人久久大片91| 欧美成人bangbros| 精品一区二区日韩| 精品国产在天天线2019| 精品一区二区三区在线观看国产| 日韩三级在线免费观看| 免费在线欧美视频| 日韩欧美www| 韩国三级在线一区| 久久久噜噜噜久噜久久综合| 韩国精品免费视频| 国产三级一区二区| 成人精品鲁一区一区二区| 国产精品亲子伦对白| 成人天堂资源www在线| 亚洲欧美在线观看| 99久久精品一区| 亚洲高清免费视频| 日韩三级av在线播放| 精品一区二区久久久| 欧美激情中文字幕一区二区| 成人av网站大全| 一区二区免费看| 7777精品久久久大香线蕉| 美女在线视频一区| 国产欧美日韩中文久久| 一本大道综合伊人精品热热| 亚洲一区二区精品视频| 日韩一区二区不卡| 国产电影精品久久禁18| 中文字幕亚洲一区二区va在线| 在线免费精品视频| 蜜臀久久99精品久久久画质超高清| www国产成人| 一本久道久久综合中文字幕| 男人的j进女人的j一区| 国产欧美一区二区精品久导航 | 国产欧美一区二区精品性色| av资源网一区|