亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? jtdkz.fit.rpt

?? 這是交通燈控制器的設(shè)計(jì)系統(tǒng),里面有文字說(shuō)明以及詳細(xì)的圖形,希望大家喜歡
?? RPT
?? 第 1 頁(yè) / 共 3 頁(yè)
字號(hào):
Fitter report for jtdkz
Sun Jul 15 17:51:16 2007
Quartus II Version 7.0 Build 33 02/05/2007 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Fitter Summary
  3. Fitter Settings
  4. Fitter Device Options
  5. Input Pins
  6. Output Pins
  7. All Package Pins
  8. Control Signals
  9. Global & Other Fast Signals
 10. Carry Chains
 11. Cascade Chains
 12. Non-Global High Fan-Out Signals
 13. Peripheral Signals
 14. LAB
 15. Local Routing Interconnect
 16. LAB External Interconnect
 17. Row Interconnect
 18. LAB Column Interconnect
 19. LAB Column Interconnect
 20. Fitter Resource Usage Summary
 21. Fitter Resource Utilization by Entity
 22. Delay Chain Summary
 23. Pin-Out File
 24. Fitter Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2007 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+-----------------------------------------------------------------+
; Fitter Summary                                                  ;
+-----------------------+-----------------------------------------+
; Fitter Status         ; Successful - Sun Jul 15 17:51:16 2007   ;
; Quartus II Version    ; 7.0 Build 33 02/05/2007 SJ Full Version ;
; Revision Name         ; jtdkz                                   ;
; Top-level Entity Name ; jtdkz                                   ;
; Family                ; ACEX1K                                  ;
; Device                ; EP1K30TC144-3                           ;
; Timing Models         ; Final                                   ;
; Total logic elements  ; 72 / 1,728 ( 4 % )                      ;
; Total pins            ; 19 / 102 ( 19 % )                       ;
; Total memory bits     ; 0 / 24,576 ( 0 % )                      ;
; Total PLLs            ; 0                                       ;
+-----------------------+-----------------------------------------+


+------------------------------------------------------------------------------------------------------+
; Fitter Settings                                                                                      ;
+------------------------------------------------------------+--------------------+--------------------+
; Option                                                     ; Setting            ; Default Value      ;
+------------------------------------------------------------+--------------------+--------------------+
; Device                                                     ; EP1K30TC144-3      ;                    ;
; Router Timing Optimization Level                           ; Normal             ; Normal             ;
; Placement Effort Multiplier                                ; 1.0                ; 1.0                ;
; Router Effort Multiplier                                   ; 1.0                ; 1.0                ;
; Optimize Timing                                            ; Normal compilation ; Normal compilation ;
; Optimize IOC Register Placement for Timing                 ; On                 ; On                 ;
; Limit to One Fitting Attempt                               ; Off                ; Off                ;
; Final Placement Optimizations                              ; Automatically      ; Automatically      ;
; Fitter Aggressive Routability Optimizations                ; Automatically      ; Automatically      ;
; Fitter Initial Placement Seed                              ; 1                  ; 1                  ;
; Slow Slew Rate                                             ; Off                ; Off                ;
; PCI I/O                                                    ; Off                ; Off                ;
; Auto Global Memory Control Signals                         ; Off                ; Off                ;
; Logic Cell Insertion - Individual Logic Cells              ; On                 ; On                 ;
; Logic Cell Insertion - I/Os Fed By Carry or Cascade Chains ; On                 ; On                 ;
; Fitter Effort                                              ; Auto Fit           ; Auto Fit           ;
; Auto Global Clock                                          ; On                 ; On                 ;
; Auto Global Output Enable                                  ; On                 ; On                 ;
; Auto Global Register Control Signals                       ; On                 ; On                 ;
; Use smart compilation                                      ; Off                ; Off                ;
+------------------------------------------------------------+--------------------+--------------------+


+-------------------------------------------------------------------------+
; Fitter Device Options                                                   ;
+----------------------------------------------+--------------------------+
; Option                                       ; Setting                  ;
+----------------------------------------------+--------------------------+
; Enable user-supplied start-up clock (CLKUSR) ; Off                      ;
; Enable device-wide reset (DEV_CLRn)          ; Off                      ;
; Enable device-wide output enable (DEV_OE)    ; Off                      ;
; Enable INIT_DONE output                      ; Off                      ;
; Configuration scheme                         ; Passive Serial           ;
; Reserve all unused pins                      ; As output driving ground ;
; Base pin-out file on sameframe device        ; Off                      ;
+----------------------------------------------+--------------------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------+
; Input Pins                                                                                                                                             ;
+------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+-----------------+---------------+--------------+
; Name ; Pin # ; Row ; Col. ; Fan-Out ; Global ; I/O Register ; Use Local Routing Input ; Power Up High ; PCI I/O Enabled ; Single-Pin CE ; I/O Standard ;
+------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+-----------------+---------------+--------------+
; rst1 ; 54    ; --  ; --   ; 17      ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; clk1 ; 126   ; --  ; --   ; 23      ; yes    ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; agt1 ; 10    ;  B  ; --   ; 2       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; sb1  ; 8     ;  A  ; --   ; 2       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
; sm1  ; 9     ;  B  ; --   ; 2       ; no     ; no           ; no                      ; no            ; no              ; no            ; LVTTL/LVCMOS ;
+------+-------+-----+------+---------+--------+--------------+-------------------------+---------------+-----------------+---------------+--------------+


+--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Output Pins                                                                                                                                                                                            ;
+----------+-------+-----+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+
; Name     ; Pin # ; Row ; Col. ; I/O Register ; Use Local Routing Output ; Power Up High ; Slow Slew Rate ; PCI I/O Enabled ; Single-Pin OE ; Single-Pin CE ; Open Drain ; TRI Primitive ; I/O Standard ;
+----------+-------+-----+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+
; mr1      ; 22    ;  D  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; my1      ; 21    ;  D  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; mg1      ; 20    ;  D  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; br1      ; 27    ;  E  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; by1      ; 26    ;  E  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; bg1      ; 23    ;  D  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; numo1[0] ; 36    ; --  ; 36   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; numo1[1] ; 37    ; --  ; 35   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; numo1[2] ; 38    ; --  ; 34   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; numo2[0] ; 30    ;  F  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; numo2[1] ; 31    ;  F  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; numo2[2] ; 32    ;  F  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; numo2[3] ; 33    ;  F  ; --   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
; numo1[3] ; 39    ; --  ; 33   ; no           ; no                       ; no            ; no             ; no              ; no            ; no            ; no         ; no            ; LVTTL/LVCMOS ;
+----------+-------+-----+------+--------------+--------------------------+---------------+----------------+-----------------+---------------+---------------+------------+---------------+--------------+


+-----------------------------------+
; All Package Pins                  ;
+-------+------------+--------------+
; Pin # ; Usage      ; I/O Standard ;
+-------+------------+--------------+
; 1     ; #TCK       ;              ;
; 2     ; ^CONF_DONE ;              ;
; 3     ; ^nCEO      ;              ;
; 4     ; #TDO       ;              ;
; 5     ; VCC_IO     ;              ;
; 6     ; GND_INT    ;              ;
; 7     ; GND*       ;              ;
; 8     ; sb1        ; LVTTL/LVCMOS ;
; 9     ; sm1        ; LVTTL/LVCMOS ;
; 10    ; agt1       ; LVTTL/LVCMOS ;
; 11    ; GND*       ;              ;
; 12    ; GND*       ;              ;
; 13    ; GND*       ;              ;
; 14    ; GND*       ;              ;
; 15    ; GND_INT    ;              ;
; 16    ; VCC_INT    ;              ;
; 17    ; GND*       ;              ;
; 18    ; GND*       ;              ;
; 19    ; GND*       ;              ;
; 20    ; mg1        ; LVTTL/LVCMOS ;
; 21    ; my1        ; LVTTL/LVCMOS ;
; 22    ; mr1        ; LVTTL/LVCMOS ;
; 23    ; bg1        ; LVTTL/LVCMOS ;
; 24    ; VCC_IO     ;              ;
; 25    ; GND_INT    ;              ;
; 26    ; by1        ; LVTTL/LVCMOS ;
; 27    ; br1        ; LVTTL/LVCMOS ;
; 28    ; GND*       ;              ;
; 29    ; GND*       ;              ;
; 30    ; numo2[0]   ; LVTTL/LVCMOS ;
; 31    ; numo2[1]   ; LVTTL/LVCMOS ;
; 32    ; numo2[2]   ; LVTTL/LVCMOS ;
; 33    ; numo2[3]   ; LVTTL/LVCMOS ;
; 34    ; #TMS       ;              ;
; 35    ; ^nSTATUS   ;              ;
; 36    ; numo1[0]   ; LVTTL/LVCMOS ;
; 37    ; numo1[1]   ; LVTTL/LVCMOS ;
; 38    ; numo1[2]   ; LVTTL/LVCMOS ;
; 39    ; numo1[3]   ; LVTTL/LVCMOS ;
; 40    ; GND_INT    ;              ;
; 41    ; GND*       ;              ;
; 42    ; GND*       ;              ;
; 43    ; GND*       ;              ;
; 44    ; GND*       ;              ;
; 45    ; VCC_IO     ;              ;
; 46    ; GND*       ;              ;
; 47    ; GND*       ;              ;
; 48    ; GND*       ;              ;
; 49    ; GND*       ;              ;
; 50    ; VCC_INT    ;              ;
; 51    ; GND*       ;              ;
; 52    ; GND_INT    ;              ;
; 53    ; VCC_CKLK   ;              ;
; 54    ; rst1       ; LVTTL/LVCMOS ;
; 55    ; GND+       ;              ;
; 56    ; GND+       ;              ;
; 57    ; GND_CKLK   ;              ;
; 58    ; GND_INT    ;              ;
; 59    ; GND*       ;              ;
; 60    ; GND*       ;              ;

?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
午夜精品爽啪视频| 久久精品国产色蜜蜜麻豆| 欧美裸体一区二区三区| 精品一区二区三区在线观看| 亚洲人成在线观看一区二区| 日韩亚洲欧美在线| aa级大片欧美| 久久国产综合精品| 亚洲一卡二卡三卡四卡无卡久久| 26uuu国产日韩综合| 欧美视频一区二区三区在线观看| 国产精品一二三四区| 偷拍一区二区三区四区| 亚洲色大成网站www久久九九| 日韩亚洲欧美一区| 在线国产电影不卡| 不卡av在线网| 国产一区91精品张津瑜| 日韩在线卡一卡二| 一区二区三区视频在线看| 国产日产欧美一区| 精品国内二区三区| 欧美高清www午色夜在线视频| 91在线云播放| 国产不卡在线一区| 国产美女精品一区二区三区| 日本不卡免费在线视频| 亚洲国产精品尤物yw在线观看| 国产精品成人一区二区艾草| 久久久久久电影| 精品久久久影院| 欧美大片在线观看一区二区| 欧美欧美欧美欧美首页| 91久久精品午夜一区二区| 99热国产精品| 国产成人av电影在线观看| 国产综合一区二区| 精品一区二区免费| 九九热在线视频观看这里只有精品| 日本亚洲免费观看| 免费观看在线综合色| 人人爽香蕉精品| 日韩在线一区二区| 午夜精品久久久| 亚洲mv在线观看| 日日骚欧美日韩| 欧美aaaaaa午夜精品| 水蜜桃久久夜色精品一区的特点 | 国产精品一级二级三级| 老司机精品视频在线| 久久精品99国产精品| 精品影院一区二区久久久| 久久精品国产亚洲高清剧情介绍| 美日韩一级片在线观看| 麻豆精品新av中文字幕| 久久不见久久见免费视频7 | 一区二区三区在线视频观看58 | 国产精品色哟哟| 欧美激情一区二区| 国产精品黄色在线观看| 亚洲欧美综合在线精品| 亚洲综合一区二区三区| 日韩高清在线观看| 黄页视频在线91| 高清国产午夜精品久久久久久| 99久久精品国产一区| 欧美制服丝袜第一页| 欧美一区二区三区视频免费| 精品裸体舞一区二区三区| 中文一区一区三区高中清不卡| 最新欧美精品一区二区三区| 亚洲高清久久久| 九九**精品视频免费播放| 成人免费观看男女羞羞视频| 色婷婷国产精品久久包臀| 欧美巨大另类极品videosbest | 精品区一区二区| 国产精品免费免费| 亚洲高清不卡在线观看| 国产乱子伦一区二区三区国色天香| 国产精品伊人色| 欧美亚洲综合久久| 久久久美女毛片| 亚洲一级二级三级| 国产老妇另类xxxxx| 欧美专区在线观看一区| 欧美v日韩v国产v| 久久av中文字幕片| 色悠悠亚洲一区二区| 91精品国产入口| 中文字幕在线观看一区| 亚洲香蕉伊在人在线观| 国产一区二区美女诱惑| 欧美性淫爽ww久久久久无| 久久综合狠狠综合久久激情 | 韩国视频一区二区| 在线一区二区三区| 国产日产欧美一区| 男人操女人的视频在线观看欧美 | 日韩欧美国产一区在线观看| 国产精品免费网站在线观看| 日韩成人精品在线| 91蝌蚪porny九色| 久久亚洲私人国产精品va媚药| 亚洲综合999| 风间由美一区二区三区在线观看| 欧美区视频在线观看| 亚洲图片欧美激情| 国产乱码精品1区2区3区| 欧美日韩成人激情| 亚洲欧美激情一区二区| 国产一区在线观看视频| 欧美一区二区免费| 亚洲一区二区三区视频在线 | 韩国三级中文字幕hd久久精品| 欧美在线观看视频一区二区 | 亚洲欧美日韩国产中文在线| 日本一区二区成人| 精品福利一区二区三区| 一个色在线综合| av成人老司机| 国产欧美一区二区三区在线看蜜臀 | 久久综合网色—综合色88| 日本在线不卡视频| 欧美妇女性影城| 亚洲国产精品一区二区www在线| www.激情成人| 国产精品久久久久久久久免费樱桃| 国产精品538一区二区在线| 日韩欧美国产午夜精品| 日韩av电影免费观看高清完整版| 欧美日韩在线免费视频| 亚洲尤物在线视频观看| 欧洲av一区二区嗯嗯嗯啊| 亚洲精品中文在线| 色综合久久88色综合天天6| 成人欧美一区二区三区视频网页| 成人av电影在线| 国产精品不卡在线| 97精品久久久午夜一区二区三区| 国产精品入口麻豆九色| 不卡视频在线观看| 日韩美女精品在线| 91行情网站电视在线观看高清版| 亚洲欧洲日韩在线| 色狠狠色狠狠综合| 亚洲高清在线视频| 欧美一区午夜精品| 狠狠色综合日日| 国产视频一区二区在线观看| 成人深夜在线观看| 亚洲色图在线播放| 欧美午夜不卡在线观看免费| 午夜精品一区二区三区免费视频| 日韩一区二区在线免费观看| 日本欧美加勒比视频| 精品国产一区二区三区久久影院| 国产精品一区一区| 亚洲欧美一区二区久久 | 伊人色综合久久天天人手人婷| 91日韩精品一区| 午夜国产不卡在线观看视频| 51久久夜色精品国产麻豆| 久久精品久久综合| 国产精品区一区二区三区| 色偷偷成人一区二区三区91 | 亚洲国产wwwccc36天堂| 欧美一区二区三区公司| 国产成人亚洲综合a∨婷婷| 中文字幕一区二区三区不卡| 欧美日韩久久久| 激情成人综合网| 亚洲精品免费在线观看| 制服丝袜av成人在线看| 国产·精品毛片| 亚洲午夜在线视频| 久久久久99精品国产片| 91久久精品一区二区二区| 久久精品国产免费| 亚洲色图欧洲色图婷婷| 欧美一区二区三区四区久久| 成人免费视频网站在线观看| 亚洲电影在线播放| 久久久精品影视| 欧美日韩一区中文字幕| 国产99久久久国产精品免费看| 一区av在线播放| 国产视频视频一区| 欧美色窝79yyyycom| 成人免费视频一区| 日韩经典中文字幕一区| ...xxx性欧美| 精品黑人一区二区三区久久| 91成人在线观看喷潮| 国产成a人无v码亚洲福利| 日日夜夜免费精品| 樱桃国产成人精品视频| 国产视频一区不卡| 欧美一区二区三区喷汁尤物| 91在线免费看|