?? jtdkz.fit.rpt
字號:
; 61 ; VCC_IO ; ;
; 62 ; GND* ; ;
; 63 ; GND* ; ;
; 64 ; GND* ; ;
; 65 ; GND* ; ;
; 66 ; GND_INT ; ;
; 67 ; GND* ; ;
; 68 ; GND* ; ;
; 69 ; GND* ; ;
; 70 ; GND* ; ;
; 71 ; VCC_IO ; ;
; 72 ; GND* ; ;
; 73 ; GND* ; ;
; 74 ; ^nCONFIG ; ;
; 75 ; VCC_INT ; ;
; 76 ; ^MSEL1 ; ;
; 77 ; ^MSEL0 ; ;
; 78 ; GND* ; ;
; 79 ; GND* ; ;
; 80 ; GND* ; ;
; 81 ; GND* ; ;
; 82 ; GND* ; ;
; 83 ; GND* ; ;
; 84 ; GND_INT ; ;
; 85 ; VCC_INT ; ;
; 86 ; GND* ; ;
; 87 ; GND* ; ;
; 88 ; GND* ; ;
; 89 ; GND* ; ;
; 90 ; GND* ; ;
; 91 ; GND* ; ;
; 92 ; GND* ; ;
; 93 ; GND_INT ; ;
; 94 ; VCC_IO ; ;
; 95 ; GND* ; ;
; 96 ; GND* ; ;
; 97 ; GND* ; ;
; 98 ; GND* ; ;
; 99 ; GND* ; ;
; 100 ; GND* ; ;
; 101 ; GND* ; ;
; 102 ; GND* ; ;
; 103 ; VCC_INT ; ;
; 104 ; GND_INT ; ;
; 105 ; #TDI ; ;
; 106 ; ^nCE ; ;
; 107 ; ^DCLK ; ;
; 108 ; ^DATA0 ; ;
; 109 ; GND* ; ;
; 110 ; GND* ; ;
; 111 ; GND* ; ;
; 112 ; GND* ; ;
; 113 ; GND* ; ;
; 114 ; GND* ; ;
; 115 ; VCC_IO ; ;
; 116 ; GND* ; ;
; 117 ; GND* ; ;
; 118 ; GND* ; ;
; 119 ; GND* ; ;
; 120 ; GND* ; ;
; 121 ; GND* ; ;
; 122 ; GND* ; ;
; 123 ; GND_INT ; ;
; 124 ; GND+ ; ;
; 125 ; GND+ ; ;
; 126 ; clk1 ; LVTTL/LVCMOS ;
; 127 ; VCC_INT ; ;
; 128 ; GND* ; ;
; 129 ; GND_INT ; ;
; 130 ; GND* ; ;
; 131 ; GND* ; ;
; 132 ; GND* ; ;
; 133 ; GND* ; ;
; 134 ; VCC_IO ; ;
; 135 ; GND* ; ;
; 136 ; GND* ; ;
; 137 ; GND* ; ;
; 138 ; GND* ; ;
; 139 ; GND_INT ; ;
; 140 ; GND* ; ;
; 141 ; GND* ; ;
; 142 ; GND* ; ;
; 143 ; GND* ; ;
; 144 ; GND* ; ;
+-------+------------+--------------+
+----------------------------------------------------------------------+
; Control Signals ;
+--------------------+---------+---------+--------------+--------------+
; Name ; Pin # ; Fan-Out ; Usage ; Global Usage ;
+--------------------+---------+---------+--------------+--------------+
; ztj:u1|mr~2 ; LC5_E33 ; 6 ; Clock enable ; Non-global ;
; ztj:u1|comb~11 ; LC1_E31 ; 10 ; Async. clear ; Internal ;
; ztj:u1|numo[5]~167 ; LC5_E31 ; 7 ; Async. clear ; Non-global ;
; clk1 ; 126 ; 23 ; Clock ; Pin ;
; ztj:u1|numo[3]~174 ; LC3_E32 ; 7 ; Clock enable ; Non-global ;
+--------------------+---------+---------+--------------+--------------+
+---------------------------------------------+
; Global & Other Fast Signals ;
+----------------+---------+---------+--------+
; Name ; Pin # ; Fan-Out ; Global ;
+----------------+---------+---------+--------+
; rst1 ; 54 ; 17 ; no ;
; ztj:u1|comb~11 ; LC1_E31 ; 10 ; yes ;
; clk1 ; 126 ; 23 ; yes ;
+----------------+---------+---------+--------+
+---------------------------------------------+
; Carry Chains ;
+--------------------+------------------------+
; Carry Chain Length ; Number of Carry Chains ;
+--------------------+------------------------+
; 0 ; 0 ;
; 1 ; 0 ;
; 2 ; 0 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 1 ;
+--------------------+------------------------+
+----------------+
; Cascade Chains ;
+--------+-------+
; Length ; Count ;
+--------+-------+
; 2 ; 2 ;
+--------+-------+
+---------------------------------------------------------------------------------+
; Non-Global High Fan-Out Signals ;
+-----------------------------------------------------------------------+---------+
; Name ; Fan-Out ;
+-----------------------------------------------------------------------+---------+
; rst1 ; 17 ;
; ztj:u1|numo[3]~180 ; 14 ;
; ztj:u1|\cnt:en~10 ; 13 ;
; ztj:u1|numo[4]~183 ; 13 ;
; ztj:u1|numo[5]~184 ; 12 ;
; ztj:u1|numo[2]~181 ; 11 ;
; ztj:u1|numo[1]~182 ; 9 ;
; ztj:u1|numo[5]~186 ; 7 ;
; ztj:u1|numo[3]~187 ; 7 ;
; ztj:u1|state.b~17 ; 6 ;
; ztj:u1|state.a~14 ; 6 ;
; ztj:u1|mr~4 ; 6 ;
; ztj:u1|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[3] ; 5 ;
; ztj:u1|state.d~10 ; 4 ;
; ztj:u1|Equal2~43 ; 4 ;
; ztj:u1|lpm_add_sub:Add0|addcore:adder|unreg_res_node[5]~12 ; 4 ;
; ztj:u1|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[4] ; 4 ;
; ztj:u1|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[2] ; 4 ;
; ztj:u1|state.c~7 ; 4 ;
; fenwei:u2|LessThan3~37 ; 3 ;
; ztj:u1|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[0] ; 3 ;
; ztj:u1|comb~740 ; 3 ;
; ztj:u1|lpm_add_sub:Add0|addcore:adder|a_csnbuffer:result_node|cout[1] ; 3 ;
; ztj:u1|\cnt:s[2]~1 ; 2 ;
; fenwei:u2|LessThan4~61 ; 2 ;
; ztj:u1|\cnt:s[3]~1 ; 2 ;
; ztj:u1|\cnt:s[1]~1 ; 2 ;
; ztj:u1|Equal2~41 ; 2 ;
; ztj:u1|Equal2~42 ; 2 ;
; ztj:u1|comb~738 ; 2 ;
; ztj:u1|comb~739 ; 2 ;
; sm1 ; 2 ;
; agt1 ; 2 ;
; ztj:u1|state~88 ; 2 ;
; sb1 ; 2 ;
; ztj:u1|\cnt:s[4]~1 ; 2 ;
; ztj:u1|\cnt:s[0]~1 ; 2 ;
; fenwei:u2|LessThan8~107 ; 2 ;
; ztj:u1|\cnt:s[5]~1 ; 2 ;
; fenwei:u2|LessThan5~54 ; 2 ;
; fenwei:u2|numa[2]~428 ; 1 ;
; ztj:u1|Equal1~36 ; 1 ;
; fenwei:u2|numa[0]~429 ; 1 ;
; fenwei:u2|numb[2]~1676 ; 1 ;
; fenwei:u2|numb[2]~1684 ; 1 ;
; ztj:u1|numo[0]~185 ; 1 ;
; fenwei:u2|numa[1]~427 ; 1 ;
; ztj:u1|comb~742 ; 1 ;
; fenwei:u2|numb[2]~1675 ; 1 ;
; fenwei:u2|numb[2]~1686 ; 1 ;
+-----------------------------------------------------------------------+---------+
+-----------------------------------------------------------------------------------------------------+
; Peripheral Signals ;
+-------------------+---------+--------------+-----------------+---------------------------+----------+
; Peripheral Signal ; Source ; Usage ; Dedicated Clock ; Peripheral Control Signal ; Polarity ;
+-------------------+---------+--------------+-----------------+---------------------------+----------+
; ztj:u1|comb~11 ; LC1_E31 ; Async. clear ; no ; yes ; -ve ;
+-------------------+---------+--------------+-----------------+---------------------------+----------+
+-------------------------------------------+
; LAB ;
+--------------------------+----------------+
; Number of Logic Elements ; Number of LABs ;
+--------------------------+----------------+
; 0 ; 204 ;
; 1 ; 2 ;
; 2 ; 1 ;
; 3 ; 0 ;
; 4 ; 0 ;
; 5 ; 0 ;
; 6 ; 0 ;
?? 快捷鍵說明
復制代碼
Ctrl + C
搜索代碼
Ctrl + F
全屏模式
F11
切換主題
Ctrl + Shift + D
顯示快捷鍵
?
增大字號
Ctrl + =
減小字號
Ctrl + -