亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? uCOS在TI的DSP芯片2812上的移值程序,可以給學習2812移值的初學者做參考資料.
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//  0.58| 29 Jun 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产美女视频91| 激情综合色综合久久| 日韩精品一区二区三区中文精品 | 日精品一区二区三区| 久久久久99精品国产片| 欧美中文字幕不卡| 成人sese在线| 极品美女销魂一区二区三区| 亚洲欧美在线aaa| 精品日本一线二线三线不卡| 日本精品裸体写真集在线观看| 国模无码大尺度一区二区三区| 亚洲一区视频在线| 亚洲欧洲色图综合| 久久久综合精品| 日韩三级中文字幕| 欧美日韩在线播放三区| 99re热这里只有精品免费视频| 国产在线视频一区二区| 日韩主播视频在线| 亚洲国产精品天堂| 一区二区三国产精华液| 日韩美女久久久| 中文天堂在线一区| 国产拍揄自揄精品视频麻豆| 精品福利在线导航| 日韩一区二区三区三四区视频在线观看 | 国产精品一区免费在线观看| 日本一区中文字幕 | 午夜精品福利一区二区三区av| 亚洲欧美日本韩国| 日韩理论片在线| 综合自拍亚洲综合图不卡区| 久久精品视频网| 国产目拍亚洲精品99久久精品| xfplay精品久久| 2022国产精品视频| 久久综合色天天久久综合图片| 日韩免费福利电影在线观看| 91精品蜜臀在线一区尤物| 欧美绝品在线观看成人午夜影视 | 精品国产污网站| 精品久久国产97色综合| 精品国产乱码久久久久久免费| 日韩精品综合一本久道在线视频| 日韩欧美一区二区三区在线| 日韩久久久久久| 久久精品人人做人人综合| 久久久精品一品道一区| 国产女同互慰高潮91漫画| 国产精品免费视频网站| 日韩毛片高清在线播放| 一区二区高清视频在线观看| 亚洲国产欧美在线| 日本vs亚洲vs韩国一区三区 | 色乱码一区二区三区88| 在线看不卡av| 91麻豆精品国产91久久久资源速度| 这里只有精品免费| 337p日本欧洲亚洲大胆精品| 国产精品私人自拍| 一区二区免费在线播放| 免费成人在线网站| 国产成人综合亚洲网站| bt欧美亚洲午夜电影天堂| 色悠悠久久综合| 在线综合+亚洲+欧美中文字幕| 精品国产一区二区三区av性色| 日本一区二区在线不卡| 亚洲精选视频免费看| 日日骚欧美日韩| 国产成人亚洲综合a∨猫咪| 一本色道综合亚洲| 欧美一区二区成人| 中文在线资源观看网站视频免费不卡| 一区二区三区成人| 久久99国产精品尤物| 99久久久无码国产精品| 3d动漫精品啪啪1区2区免费 | 亚洲欧美激情视频在线观看一区二区三区| 亚洲精品国产品国语在线app| 日韩在线观看一区二区| 成人综合日日夜夜| 欧美日韩国产首页| 国产精品视频一二三| 亚洲va欧美va天堂v国产综合| 国内精品伊人久久久久av一坑| 99国产精品久| 欧美成人vps| 亚洲欧美日韩国产综合| 久久成人免费网站| 在线免费观看不卡av| 久久精品夜夜夜夜久久| 午夜精品久久久久久久99樱桃| 粉嫩aⅴ一区二区三区四区五区| 精品视频1区2区| 日本一区二区久久| 秋霞影院一区二区| 91精彩视频在线观看| 国产无遮挡一区二区三区毛片日本| 亚洲一区二区3| 成人久久18免费网站麻豆| 欧美一区二区三区视频免费| 亚洲欧美成aⅴ人在线观看| 国产制服丝袜一区| 欧美一区二区视频网站| 亚洲一二三四久久| 波多野结衣精品在线| 精品国产伦一区二区三区观看方式| 一区二区三区四区不卡在线| 粉嫩高潮美女一区二区三区| 欧美电影免费观看高清完整版| 亚洲美女偷拍久久| 99久久er热在这里只有精品15| 久久久av毛片精品| 毛片基地黄久久久久久天堂| 欧美日韩一级黄| 一区二区三区四区中文字幕| 成人污视频在线观看| 久久综合久久99| 久久99精品久久久久婷婷| 欧美一区二区三区成人| 同产精品九九九| 欧美日韩精品一区二区三区| 夜夜嗨av一区二区三区网页| 99久久综合精品| 国产精品乱码人人做人人爱| 国产成人鲁色资源国产91色综| www国产精品av| 国模无码大尺度一区二区三区| 精品人伦一区二区色婷婷| 免费成人av在线| 制服.丝袜.亚洲.另类.中文| 天堂精品中文字幕在线| 欧美日韩精品一区二区三区| 五月天视频一区| 欧美精品久久天天躁| 午夜日韩在线电影| 欧美一区二区三区四区视频| 免费成人在线观看| 久久亚洲精品小早川怜子| 国产精品1区2区3区| 国产欧美综合在线观看第十页 | 国产大陆亚洲精品国产| 国产欧美日韩麻豆91| 成人av在线一区二区| 亚洲精品视频在线观看网站| 在线观看日韩精品| 天堂av在线一区| 欧美一区二区在线免费观看| 久久精品999| 久久久国产综合精品女国产盗摄| 岛国一区二区在线观看| 亚洲乱码国产乱码精品精的特点| 欧美视频在线不卡| 日韩av一二三| 国产亚洲欧美一区在线观看| av亚洲精华国产精华| 一区二区视频免费在线观看| 欧美日韩国产系列| 国内精品写真在线观看| 国产精品卡一卡二卡三| 日本乱人伦一区| 免费看日韩精品| 欧美国产精品久久| 在线观看免费一区| 精品一区二区久久久| 国产精品丝袜久久久久久app| 一本色道久久综合精品竹菊| 日韩高清不卡在线| 国产丝袜在线精品| 91精彩视频在线观看| 久久国产综合精品| 亚洲人成网站在线| 日韩欧美久久久| 99精品国产视频| 日韩电影在线观看网站| 国产蜜臀av在线一区二区三区 | 中文字幕欧美激情一区| 欧美午夜精品免费| 国产一区二区福利| 一区2区3区在线看| 久久久午夜精品理论片中文字幕| 91久久精品一区二区二区| 激情五月激情综合网| 亚洲精品中文字幕乱码三区| 日韩精品资源二区在线| 色综合久久天天综合网| 极品少妇一区二区三区精品视频| 亚洲精品乱码久久久久久日本蜜臀| 欧美一级欧美三级| 色综合天天综合网国产成人综合天 | 日韩欧美亚洲国产另类| 91一区二区在线观看| 精品亚洲国内自在自线福利| 亚洲一区在线观看免费观看电影高清| 国产午夜精品一区二区三区视频 | 国产网红主播福利一区二区| 欧美羞羞免费网站| 成人av在线资源|