亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? lpc2300.s

?? lpc2468以太網驅動
?? S
?? 第 1 頁 / 共 2 頁
字號:
;/*****************************************************************************/
;/* LPC2300.S: Startup file for Philips LPC2300 device series                 */
;/*****************************************************************************/
;/* <<< Use Configuration Wizard in Context Menu >>>                          */
;/*****************************************************************************/
;/* This file is part of the uVision/ARM development tools.                   */
;/* Copyright (c) 2006 Keil - An ARM Company. All rights reserved.            */
;/* This software may only be used under the terms of a valid, current,       */
;/* end user licence from KEIL for a compatible version of KEIL software      */
;/* development tools. Nothing else gives you the right to use this software. */
;/*****************************************************************************/


;/*
; *  The LPC2300.S code is executed after CPU Reset. This file may be 
; *  translated with the following SET symbols. In uVision these SET 
; *  symbols are entered under Options - ASM - Define.
; *
; *  REMAP: when set the startup code initializes the register MEMMAP 
; *  which overwrites the settings of the CPU configuration pins. The 
; *  startup and interrupt vectors are remapped from:
; *     0x00000000  default setting (not remapped)
; *     0x40000000  when RAM_MODE is used
; *
; *  RAM_MODE: when set the device is configured for code execution
; *  from on-chip RAM starting at address 0x40000000. 
; */


; Standard definitions of Mode bits and Interrupt (I & F) flags in PSRs

Mode_USR        EQU     0x10
Mode_FIQ        EQU     0x11
Mode_IRQ        EQU     0x12
Mode_SVC        EQU     0x13
Mode_ABT        EQU     0x17
Mode_UND        EQU     0x1B
Mode_SYS        EQU     0x1F

I_Bit           EQU     0x80            ; when I bit is set, IRQ is disabled
F_Bit           EQU     0x40            ; when F bit is set, FIQ is disabled


;// <h> Stack Configuration (Stack Sizes in Bytes)
;//   <o0> Undefined Mode      <0x0-0xFFFFFFFF:8>
;//   <o1> Supervisor Mode     <0x0-0xFFFFFFFF:8>
;//   <o2> Abort Mode          <0x0-0xFFFFFFFF:8>
;//   <o3> Fast Interrupt Mode <0x0-0xFFFFFFFF:8>
;//   <o4> Interrupt Mode      <0x0-0xFFFFFFFF:8>
;//   <o5> User/System Mode    <0x0-0xFFFFFFFF:8>
;// </h>

UND_Stack_Size  EQU     0x00000000
SVC_Stack_Size  EQU     0x00000008
ABT_Stack_Size  EQU     0x00000000
FIQ_Stack_Size  EQU     0x00000000
IRQ_Stack_Size  EQU     0x00000100
USR_Stack_Size  EQU     0x00000400

Stack_Size      EQU     (UND_Stack_Size + SVC_Stack_Size + ABT_Stack_Size + \
                         FIQ_Stack_Size + IRQ_Stack_Size + USR_Stack_Size)

                AREA    STACK, NOINIT, READWRITE, ALIGN=3
Stack_Mem       SPACE   Stack_Size

Stack_Top       EQU     Stack_Mem + Stack_Size


;// <h> Heap Configuration
;//   <o>  Heap Size (in Bytes) <0x0-0xFFFFFFFF>
;// </h>

Heap_Size       EQU     0x00000000

                AREA    HEAP, NOINIT, READWRITE, ALIGN=3
Heap_Mem        SPACE   Heap_Size


; System Control Block (SCB) Module Definitions
SCB_BASE        EQU     0xE01FC000      ; SCB Base Address
PLLCON_OFS      EQU     0x80            ; PLL Control Offset
PLLCFG_OFS      EQU     0x84            ; PLL Configuration Offset
PLLSTAT_OFS     EQU     0x88            ; PLL Status Offset
PLLFEED_OFS     EQU     0x8C            ; PLL Feed Offset
CCLKCFG_OFS     EQU     0x104           ; CPU Clock Divider Reg Offset
USBCLKCFG_OFS   EQU     0x108           ; USB Clock Divider Reg Offset
CLKSRCSEL_OFS   EQU     0x10C           ; Clock Source Sel Reg Offset
SCS_OFS         EQU     0x1A0           ; Sys Control and Status Reg Offset
PCLKSEL0_OFS    EQU     0x1A8           ; Periph Clock Sel Reg 0 Offset
PCLKSEL1_OFS    EQU     0x1AC           ; Periph Clock Sel Reg 0 Offset

; Constants
OSCRANGE        EQU     (1<<4)          ; Oscillator Range Select
OSCEN           EQU     (1<<5)          ; Main oscillator Enable
OSCSTAT         EQU     (1<<6)          ; Main Oscillator Status
PLLCON_PLLE     EQU     (1<<0)          ; PLL Enable
PLLCON_PLLC     EQU     (1<<1)          ; PLL Connect
PLLSTAT_M       EQU     (0x7FFF<<0)     ; PLL M Value
PLLSTAT_N       EQU     (0xFF<<16)      ; PLL N Value
PLLSTAT_PLOCK   EQU     (1<<26)         ; PLL Lock Status

;// <e> Clock Setup
;//   <h> System Controls and Status Register (SYS)
;//     <o1.4>    OSCRANGE: Main Oscillator Range Select
;//                     <0=>  1 MHz to 20 MHz
;//                     <1=> 15 MHz to 24 MHz
;//     <e1.5>       OSCEN: Main Oscillator Enable
;//     </e>
;//   </h>
;//
;//   <h> PLL Clock Source Select Register (CLKSRCSEL)
;//     <o2.0..1>   CLKSRC: PLL Clock Source Selection
;//                     <0=> Internal RC oscillator
;//                     <1=> Main oscillator
;//                     <1=> RTC oscillator
;//   </h>
;//
;//   <h> PLL Configuration Register (PLLCFG)
;//                     <i> PLL_clk = (2* M * PLL_clk_src) / N
;//     <o3.0..14>    MSEL: PLL Multiplier Selection
;//                     <1-32768><#-1>
;//                     <i> M Value
;//     <o3.16..23>   NSEL: PLL Divider Selection
;//                     <1-256><#-1>
;//                     <i> N Value
;//   </h>
;//
;//   <h> CPU Clock Configuration Register (CCLKCFG)
;//     <o4.0..7>  CCLKSEL: Divide Value for CPU Clock from PLL
;//                     <1-256><#-1>
;//   </h>
;//
;//   <h> USB Clock Configuration Register (USBCLKCFG)
;//     <o5.0..3>   USBSEL: Divide Value for USB Clock from PLL
;//                     <1-16><#-1>
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 0 (PCLKSEL0)
;//     <o6.0..1>      PCLK_WDT: Peripheral Clock Selection for WDT
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.2..3>   PCLK_TIMER0: Peripheral Clock Selection for TIMER0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.4..5>   PCLK_TIMER1: Peripheral Clock Selection for TIMER1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.6..7>    PCLK_UART0: Peripheral Clock Selection for UART0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.8..9>    PCLK_UART1: Peripheral Clock Selection for UART1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.10..11>   PCLK_PWM0: Peripheral Clock Selection for PWM0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.12..13>   PCLK_PWM1: Peripheral Clock Selection for PWM1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.14..15>   PCLK_I2C0: Peripheral Clock Selection for I2C0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.16..17>    PCLK_SPI: Peripheral Clock Selection for SPI
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.18..19>    PCLK_RTC: Peripheral Clock Selection for RTC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.20..21>   PCLK_SSP1: Peripheral Clock Selection for SSP1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.22..23>    PCLK_DAC: Peripheral Clock Selection for DAC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.24..25>    PCLK_ADC: Peripheral Clock Selection for ADC
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o6.26..27>   PCLK_CAN1: Peripheral Clock Selection for CAN1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.28..29>   PCLK_CAN2: Peripheral Clock Selection for CAN2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//     <o6.30..31>    PCLK_ACF: Peripheral Clock Selection for ACF
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 6
;//   </h>
;//
;//   <h> Peripheral Clock Selection Register 1 (PCLKSEL1)
;//     <o7.0..1>  PCLK_BAT_RAM: Peripheral Clock Selection for the Battery Supported RAM
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.2..3>     PCLK_GPIO: Peripheral Clock Selection for GPIOs
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.4..5>      PCLK_PCB: Peripheral Clock Selection for Pin Connect Block
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.6..7>     PCLK_I2C1: Peripheral Clock Selection for I2C1
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.10..11>   PCLK_SSP0: Peripheral Clock Selection for SSP0
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.12..13> PCLK_TIMER2: Peripheral Clock Selection for TIMER2
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2
;//                     <3=> Pclk = Cclk / 8
;//     <o7.14..15> PCLK_TIMER3: Peripheral Clock Selection for TIMER3
;//                     <0=> Pclk = Cclk / 4
;//                     <1=> Pclk = Cclk
;//                     <2=> Pclk = Cclk / 2

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成人高清在线| 国产福利一区二区三区在线视频| 欧美精品日韩一本| 国产又粗又猛又爽又黄91精品| 亚洲摸摸操操av| 久久一日本道色综合| 欧美性猛交xxxxxxxx| 成人av电影在线观看| 久久丁香综合五月国产三级网站| 亚洲精品五月天| 国产片一区二区三区| 日韩一区二区高清| 欧美日韩一区二区三区在线| 大尺度一区二区| 久久99精品久久久久久国产越南| 亚洲一区视频在线| 国产精品成人一区二区三区夜夜夜 | 精品成人在线观看| 欧美日韩国产bt| 91国偷自产一区二区使用方法| 成人午夜在线视频| 国产美女精品在线| 久久成人免费电影| 奇米亚洲午夜久久精品| 亚洲二区在线视频| 亚洲精选视频免费看| 亚洲国产成人一区二区三区| 久久色在线观看| 精品国产乱码久久久久久浪潮| 69av一区二区三区| 7777女厕盗摄久久久| 欧美视频一区二区三区| 欧美影院午夜播放| 欧美日韩国产天堂| 欧美色图免费看| 欧美日韩一区二区不卡| 欧美日韩一级视频| 欧美日韩成人在线| 欧美一区二区成人| 69久久99精品久久久久婷婷| 欧美放荡的少妇| 欧美一区午夜精品| 日韩欧美中文一区二区| 日韩欧美中文一区| 久久久噜噜噜久久中文字幕色伊伊| 精品久久久久久久久久久院品网| 6080yy午夜一二三区久久| 666欧美在线视频| 精品国产乱码久久久久久闺蜜| 精品国产一区二区三区忘忧草 | 精品无码三级在线观看视频| 久久99国产精品久久99果冻传媒| 久久99精品久久久久久久久久久久| 久久99久久99| 国产高清不卡一区二区| 成年人国产精品| 日本韩国一区二区三区| 欧美视频中文字幕| 日韩欧美色综合网站| 日本一区二区免费在线| 中文字幕在线观看一区| 亚洲影视在线播放| 麻豆精品在线看| 成人国产精品免费网站| 色播五月激情综合网| 538prom精品视频线放| 久久嫩草精品久久久精品| 中文成人av在线| 亚洲成人久久影院| 韩国av一区二区三区| 91蝌蚪porny九色| 51午夜精品国产| 中文一区一区三区高中清不卡| 亚洲精品国产成人久久av盗摄| 日本一不卡视频| 懂色av中文一区二区三区| 欧洲国内综合视频| 日韩精品专区在线| 一区视频在线播放| 日本va欧美va精品| k8久久久一区二区三区 | 欧美日韩一区二区电影| 久久久久久久久久久久久久久99 | 日本韩国欧美三级| 精品欧美乱码久久久久久| 国产精品久久久爽爽爽麻豆色哟哟 | 欧美一区国产二区| 中文av一区二区| 日韩成人dvd| 91麻豆国产香蕉久久精品| 精品国产免费久久| 亚洲午夜精品17c| 国产高清成人在线| 日韩亚洲欧美高清| 亚洲免费av在线| 国产激情视频一区二区三区欧美| 欧美午夜视频网站| 国产精品久久久爽爽爽麻豆色哟哟| 午夜久久电影网| 91在线播放网址| 久久精品在线免费观看| 日本视频一区二区三区| 色综合中文字幕| 国产精品美女久久久久久2018| 日本不卡在线视频| 欧美主播一区二区三区| 中文字幕视频一区| 国产一区二区91| 日韩美女一区二区三区| 图片区小说区区亚洲影院| 99精品欧美一区二区蜜桃免费 | 色香蕉久久蜜桃| 久久久久久久久97黄色工厂| 免费久久99精品国产| 欧美高清一级片在线| 樱桃视频在线观看一区| 91社区在线播放| 国产精品无遮挡| 国产精品原创巨作av| 久久夜色精品国产欧美乱极品| 午夜电影久久久| 欧美亚洲图片小说| 亚洲综合一区二区三区| 91影院在线免费观看| 国产精品久久久久一区二区三区共| 国产一区二区免费视频| 久久综合999| 国产毛片精品视频| 欧美精品一区二区三区蜜桃 | 日本精品视频一区二区三区| 国产精品青草综合久久久久99| 国产精品18久久久久久久网站| 亚洲精品在线免费观看视频| 精品一区二区免费视频| 精品国产乱码久久久久久闺蜜| 激情av综合网| 国产婷婷色一区二区三区| 国产麻豆视频精品| 日本一区二区三区视频视频| 国产精品小仙女| 中文成人av在线| 91免费看`日韩一区二区| 亚洲色欲色欲www| 91国偷自产一区二区三区成为亚洲经典 | 日本午夜精品一区二区三区电影| 在线综合+亚洲+欧美中文字幕| 五月天激情综合网| 欧美xxxxxxxxx| 国产福利电影一区二区三区| 国产精品乱码人人做人人爱| 91在线视频免费91| 亚洲福利一区二区| 欧美一区二区三区四区在线观看| 裸体一区二区三区| 久久一区二区三区四区| av电影在线观看完整版一区二区| 亚洲精品久久久蜜桃| 欧美精品久久一区| 六月丁香婷婷久久| 国产精品久久久久久久久久免费看 | 久久久蜜桃精品| 成人黄色软件下载| 一区二区不卡在线播放| 欧美精品日韩一区| 国产91清纯白嫩初高中在线观看| 亚洲视频免费看| 日韩一级大片在线观看| 国产成人三级在线观看| 亚洲精选免费视频| 日韩一本二本av| 99久久亚洲一区二区三区青草| 亚洲一二三区不卡| 久久精品免费在线观看| 色妞www精品视频| 麻豆成人免费电影| 亚洲摸摸操操av| 精品99久久久久久| 91在线观看美女| 精品一区二区在线免费观看| 亚洲免费观看高清完整| 精品国产麻豆免费人成网站| 91蜜桃视频在线| 国产综合久久久久影院| 亚洲国产精品一区二区尤物区| 久久综合中文字幕| 欧美日韩一区视频| 成人精品国产福利| 麻豆国产一区二区| 亚洲综合免费观看高清完整版在线| 91精品国产丝袜白色高跟鞋| 9i在线看片成人免费| 精品一区二区日韩| 偷拍亚洲欧洲综合| 成人免费在线视频观看| 精品国产sm最大网站免费看| 欧美性生活一区| 不卡一二三区首页| 国产一区二区影院| 日韩成人伦理电影在线观看| 亚洲黄色免费电影|