亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? stm32f10x_rcc.c

?? 萬利開發板上的lcd例程
?? C
?? 第 1 頁 / 共 3 頁
字號:
* Return         : The clock source used as system clock. The returned value can
*                  be one of the following:
*                       - 0x00: HSI used as system clock
*                       - 0x04: HSE used as system clock
*                       - 0x08: PLL used as system clock
*******************************************************************************/
u8 RCC_GetSYSCLKSource(void)
{
  return ((u8)(RCC->CFGR & CFGR_SWS_Mask));
}

/*******************************************************************************
* Function Name  : RCC_HCLKConfig
* Description    : Configures the AHB clock (HCLK).
* Input          : - RCC_HCLK: defines the AHB clock. This clock is derived
*                    from the system clock (SYSCLK).
*                    This parameter can be one of the following values:
*                       - RCC_SYSCLK_Div1: AHB clock = SYSCLK
*                       - RCC_SYSCLK_Div2: AHB clock = SYSCLK/2
*                       - RCC_SYSCLK_Div4: AHB clock = SYSCLK/4
*                       - RCC_SYSCLK_Div8: AHB clock = SYSCLK/8
*                       - RCC_SYSCLK_Div16: AHB clock = SYSCLK/16
*                       - RCC_SYSCLK_Div64: AHB clock = SYSCLK/64
*                       - RCC_SYSCLK_Div128: AHB clock = SYSCLK/128
*                       - RCC_SYSCLK_Div256: AHB clock = SYSCLK/256
*                       - RCC_SYSCLK_Div512: AHB clock = SYSCLK/512
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_HCLKConfig(u32 RCC_HCLK)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_HCLK(RCC_HCLK));

  tmpreg = RCC->CFGR;

  /* Clear HPRE[7:4] bits */
  tmpreg &= CFGR_HPRE_Reset_Mask;

  /* Set HPRE[7:4] bits according to RCC_HCLK value */
  tmpreg |= RCC_HCLK;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_PCLK1Config
* Description    : Configures the Low Speed APB clock (PCLK1).
* Input          : - RCC_PCLK1: defines the APB1 clock. This clock is derived
*                    from the AHB clock (HCLK).
*                    This parameter can be one of the following values:
*                       - RCC_HCLK_Div1: APB1 clock = HCLK
*                       - RCC_HCLK_Div2: APB1 clock = HCLK/2
*                       - RCC_HCLK_Div4: APB1 clock = HCLK/4
*                       - RCC_HCLK_Div8: APB1 clock = HCLK/8
*                       - RCC_HCLK_Div16: APB1 clock = HCLK/16
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_PCLK1Config(u32 RCC_PCLK1)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_PCLK(RCC_PCLK1));

  tmpreg = RCC->CFGR;

  /* Clear PPRE1[10:8] bits */
  tmpreg &= CFGR_PPRE1_Reset_Mask;

  /* Set PPRE1[10:8] bits according to RCC_PCLK1 value */
  tmpreg |= RCC_PCLK1;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_PCLK2Config
* Description    : Configures the High Speed APB clock (PCLK2).
* Input          : - RCC_PCLK2: defines the APB2 clock. This clock is derived
*                    from the AHB clock (HCLK).
*                    This parameter can be one of the following values:
*                       - RCC_HCLK_Div1: APB2 clock = HCLK
*                       - RCC_HCLK_Div2: APB2 clock = HCLK/2
*                       - RCC_HCLK_Div4: APB2 clock = HCLK/4
*                       - RCC_HCLK_Div8: APB2 clock = HCLK/8
*                       - RCC_HCLK_Div16: APB2 clock = HCLK/16
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_PCLK2Config(u32 RCC_PCLK2)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_PCLK(RCC_PCLK2));

  tmpreg = RCC->CFGR;

  /* Clear PPRE2[13:11] bits */
  tmpreg &= CFGR_PPRE2_Reset_Mask;

  /* Set PPRE2[13:11] bits according to RCC_PCLK2 value */
  tmpreg |= RCC_PCLK2 << 3;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_ITConfig
* Description    : Enables or disables the specified RCC interrupts.
* Input          : - RCC_IT: specifies the RCC interrupt sources to be enabled
*                    or disabled.
*                    This parameter can be any combination of the following values:
*                       - RCC_IT_LSIRDY: LSI ready interrupt
*                       - RCC_IT_LSERDY: LSE ready interrupt
*                       - RCC_IT_HSIRDY: HSI ready interrupt
*                       - RCC_IT_HSERDY: HSE ready interrupt
*                       - RCC_IT_PLLRDY: PLL ready interrupt
*                  - NewState: new state of the specified RCC interrupts.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_ITConfig(u8 RCC_IT, FunctionalState NewState)
{
  /* Check the parameters */
  assert(IS_RCC_IT(RCC_IT));
  assert(IS_FUNCTIONAL_STATE(NewState));

  if (NewState != DISABLE)
  {
    /* Perform Byte access to RCC_CIR[12:8] bits to enable the selected interrupts */
    *(vu8 *) 0x40021009 |= RCC_IT;
  }
  else
  {
    /* Perform Byte access to RCC_CIR[12:8] bits to disable the selected interrupts */
    *(vu8 *) 0x40021009 &= ~(u32)RCC_IT;
  }
}

/*******************************************************************************
* Function Name  : RCC_USBCLKConfig
* Description    : Configures the USB clock (USBCLK).
* Input          : - RCC_USBCLKSource: specifies the USB clock source. This clock
*                    is derived from the PLL output.
*                    This parameter can be one of the following values:
*                       - RCC_USBCLKSource_PLLCLK_1Div5: PLL clock divided by 1,5
*                         selected as USB clock source
*                       - RCC_USBCLKSource_PLLCLK_Div1: PLL clock selected as USB
*                         clock source
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_USBCLKConfig(u32 RCC_USBCLKSource)
{
  /* Check the parameters */
  assert(IS_RCC_USBCLK_SOURCE(RCC_USBCLKSource));

  *(vu32 *) CFGR_USBPRE_BB = RCC_USBCLKSource;
}

/*******************************************************************************
* Function Name  : RCC_ADCCLKConfig
* Description    : Configures the ADC clock (ADCCLK).
* Input          : - RCC_ADCCLK: defines the ADC clock. This clock is derived
*                    from the APB2 clock (PCLK2).
*                    This parameter can be one of the following values:
*                       - RCC_PCLK2_Div2: ADC clock = PCLK2/2
*                       - RCC_PCLK2_Div4: ADC clock = PCLK2/4
*                       - RCC_PCLK2_Div6: ADC clock = PCLK2/6
*                       - RCC_PCLK2_Div8: ADC clock = PCLK2/8
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_ADCCLKConfig(u32 RCC_ADCCLK)
{
  u32 tmpreg = 0;

  /* Check the parameters */
  assert(IS_RCC_ADCCLK(RCC_ADCCLK));

  tmpreg = RCC->CFGR;

  /* Clear ADCPRE[15:14] bits */
  tmpreg &= CFGR_ADCPRE_Reset_Mask;

  /* Set ADCPRE[15:14] bits according to RCC_ADCCLK value */
  tmpreg |= RCC_ADCCLK;

  /* Store the new value */
  RCC->CFGR = tmpreg;
}

/*******************************************************************************
* Function Name  : RCC_LSEConfig
* Description    : Configures the External Low Speed oscillator (LSE).
* Input          : - RCC_LSE: specifies the new state of the LSE.
*                    This parameter can be one of the following values:
*                       - RCC_LSE_OFF: LSE oscillator OFF
*                       - RCC_LSE_ON: LSE oscillator ON
*                       - RCC_LSE_Bypass: LSE oscillator bypassed with external
*                         clock
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_LSEConfig(u32 RCC_LSE)
{
  /* Check the parameters */
  assert(IS_RCC_LSE(RCC_LSE));

  /* Reset LSEON and LSEBYP bits before configuring the LSE ------------------*/
  /* Reset LSEON bit */
  *(vu8 *) BDCR_BASE = RCC_LSE_OFF;

  /* Reset LSEBYP bit */
  *(vu8 *) BDCR_BASE = RCC_LSE_OFF;

  /* Configure LSE (RCC_LSE_OFF is already covered by the code section above) */
  switch(RCC_LSE)
  {
    case RCC_LSE_ON:
      /* Set LSEON bit */
      *(vu8 *) BDCR_BASE = RCC_LSE_ON;
      break;
      
    case RCC_LSE_Bypass:
      /* Set LSEBYP and LSEON bits */
      *(vu8 *) BDCR_BASE = RCC_LSE_Bypass | RCC_LSE_ON;
      break;            
      
    default:
      break;      
  }
}

/*******************************************************************************
* Function Name  : RCC_LSICmd
* Description    : Enables or disables the Internal Low Speed oscillator (LSI).
*                  LSI can not be disabled if the IWDG is running.
* Input          : - NewState: new state of the LSI.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_LSICmd(FunctionalState NewState)
{
  /* Check the parameters */
  assert(IS_FUNCTIONAL_STATE(NewState));

  *(vu32 *) CSR_LSION_BB = (u32)NewState;
}

/*******************************************************************************
* Function Name  : RCC_RTCCLKConfig
* Description    : Configures the RTC clock (RTCCLK).
*                  Once the RTC clock is selected it can抰 be changed unless the
*                  Backup domain is reset.
* Input          : - RCC_RTCCLKSource: specifies the RTC clock source.
*                    This parameter can be one of the following values:
*                       - RCC_RTCCLKSource_LSE: LSE selected as RTC clock
*                       - RCC_RTCCLKSource_LSI: LSI selected as RTC clock
*                       - RCC_RTCCLKSource_HSE_Div128: HSE clock divided by 128
*                         selected as RTC clock
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_RTCCLKConfig(u32 RCC_RTCCLKSource)
{
  /* Check the parameters */
  assert(IS_RCC_RTCCLK_SOURCE(RCC_RTCCLKSource));

  /* Select the RTC clock source */
  RCC->BDCR |= RCC_RTCCLKSource;
}

/*******************************************************************************
* Function Name  : RCC_RTCCLKCmd
* Description    : Enables or disables the RTC clock.
*                  This function must be used only after the RTC clock was
*                  selected using the RCC_RTCCLKConfig function.
* Input          : - NewState: new state of the RTC clock.
*                    This parameter can be: ENABLE or DISABLE.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_RTCCLKCmd(FunctionalState NewState)
{
  /* Check the parameters */
  assert(IS_FUNCTIONAL_STATE(NewState));

  *(vu32 *) BDCR_RTCEN_BB = (u32)NewState;
}

/*******************************************************************************
* Function Name  : RCC_GetClocksFreq
* Description    : Returns the frequencies of different on chip clocks.
* Input          : - RCC_Clocks: pointer to a RCC_ClocksTypeDef structure which
*                    will hold the clocks frequencies.
* Output         : None
* Return         : None
*******************************************************************************/
void RCC_GetClocksFreq(RCC_ClocksTypeDef* RCC_Clocks)
{
  u32 tmp = 0, pllmull = 0, pllsource = 0, presc = 0;

  /* Get SYSCLK source -------------------------------------------------------*/
  tmp = RCC->CFGR & CFGR_SWS_Mask;

  switch (tmp)
  {
    case 0x00:  /* HSI used as system clock */
      RCC_Clocks->SYSCLK_Frequency = HSI_Value;
      break;

    case 0x04:  /* HSE used as system clock */
      RCC_Clocks->SYSCLK_Frequency = HSE_Value;
      break;

    case 0x08:  /* PLL used as system clock */
      /* Get PLL clock source and multiplication factor ----------------------*/
      pllmull = RCC->CFGR & CFGR_PLLMull_Mask;
      pllmull = ( pllmull >> 18) + 2;

      pllsource = RCC->CFGR & CFGR_PLLSRC_Mask;

      if (pllsource == 0x00)
      {/* HSI oscillator clock divided by 2 selected as PLL clock entry */
        RCC_Clocks->SYSCLK_Frequency = (HSI_Value >> 1) * pllmull;
      }
      else
      {/* HSE selected as PLL clock entry */

        if ((RCC->CFGR & CFGR_PLLXTPRE_Mask) != (u32)RESET)
        {/* HSE oscillator clock divided by 2 */

          RCC_Clocks->SYSCLK_Frequency = (HSE_Value >> 1) * pllmull;
        }
        else
        {
          RCC_Clocks->SYSCLK_Frequency = HSE_Value * pllmull;
        }
      }
      break;

    default:
      RCC_Clocks->SYSCLK_Frequency = HSI_Value;
      break;
  }

  /* Compute HCLK, PCLK1, PCLK2 and ADCCLK clocks frequencies ----------------*/
  /* Get HCLK prescaler */
  tmp = RCC->CFGR & CFGR_HPRE_Set_Mask;
  tmp = tmp >> 4;
  presc = APBAHBPrescTable[tmp];

  /* HCLK clock frequency */
  RCC_Clocks->HCLK_Frequency = RCC_Clocks->SYSCLK_Frequency >> presc;

  /* Get PCLK1 prescaler */
  tmp = RCC->CFGR & CFGR_PPRE1_Set_Mask;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲欧洲av另类| 亚洲码国产岛国毛片在线| 国产精品妹子av| 亚洲尤物在线视频观看| 久久99久国产精品黄毛片色诱| 成人激情动漫在线观看| 欧美日本高清视频在线观看| 日本一区二区三区电影| 日韩一区欧美二区| 91蝌蚪国产九色| 国产午夜精品久久久久久久| 日一区二区三区| 97久久超碰精品国产| 精品国产91乱码一区二区三区| 亚洲一区二区视频在线| 91在线云播放| 久久精品亚洲一区二区三区浴池 | 精品国产凹凸成av人网站| 一区二区三区四区不卡在线 | 成人看片黄a免费看在线| 91麻豆精品国产91久久久久| 一级精品视频在线观看宜春院| 国产精品99久久久久久久vr| 日韩欧美综合在线| 奇米777欧美一区二区| 欧美日韩一区二区三区不卡| 亚洲美女区一区| caoporm超碰国产精品| 国产欧美日韩在线视频| 国产精品羞羞答答xxdd| 精品美女在线观看| 精品一区二区三区在线观看国产 | 成人久久久精品乱码一区二区三区| 欧美一区二区三区在线观看视频| 亚洲成人免费在线| 欧美午夜寂寞影院| 午夜精品福利在线| 91精品国产91久久久久久最新毛片| 亚洲国产精品一区二区www在线| 日本精品免费观看高清观看| 樱桃视频在线观看一区| 色天天综合色天天久久| 亚洲一区影音先锋| 欧美精品久久一区| 丝袜美腿亚洲综合| 26uuu精品一区二区| 国产成人综合在线观看| 中文无字幕一区二区三区| 成人18视频在线播放| 中文字幕一区二区三区在线不卡| 91日韩在线专区| 午夜久久久久久| 欧美大度的电影原声| 国产99久久久久久免费看农村| 国产精品情趣视频| 色国产综合视频| 琪琪一区二区三区| 国产亚洲精品福利| 日本久久一区二区| 理论电影国产精品| 国产精品国产精品国产专区不片 | 一区二区三区欧美日韩| 欧美日韩精品免费观看视频| 青青青伊人色综合久久| 欧美激情一区二区| 91女厕偷拍女厕偷拍高清| 午夜精品福利一区二区蜜股av| 日韩免费视频线观看| 成人h动漫精品一区二| 亚洲电影视频在线| 久久久99久久精品欧美| 一本在线高清不卡dvd| 六月丁香婷婷久久| 亚洲美女免费视频| 精品盗摄一区二区三区| 色噜噜狠狠色综合中国| 极品少妇一区二区三区精品视频| 自拍偷拍国产精品| 精品久久国产老人久久综合| 91亚洲午夜精品久久久久久| 裸体健美xxxx欧美裸体表演| 亚洲色图欧美激情| 精品99久久久久久| 欧美日韩一级黄| 成人高清视频在线观看| 青椒成人免费视频| 亚洲卡通欧美制服中文| 久久久久久99精品| 7777女厕盗摄久久久| 色综合天天性综合| 国产91在线看| 麻豆国产91在线播放| 亚洲电影第三页| 亚洲天堂免费在线观看视频| 久久精品一区四区| 欧美videossexotv100| 欧美视频精品在线观看| 91亚洲精品久久久蜜桃| 国产成人午夜片在线观看高清观看| 天堂蜜桃一区二区三区| 亚洲综合视频在线| 亚洲三级电影网站| 国产精品色眯眯| 国产校园另类小说区| 日韩一卡二卡三卡国产欧美| 欧美日韩三级视频| 日本韩国一区二区| 一本一本大道香蕉久在线精品 | 在线中文字幕一区二区| 成人国产精品视频| 波多野结衣视频一区| 国产伦精品一区二区三区免费| 麻豆精品久久久| 天天做天天摸天天爽国产一区| 亚洲h在线观看| 性欧美大战久久久久久久久| 亚洲va欧美va国产va天堂影院| 亚洲综合在线第一页| 亚洲综合色在线| 亚洲一区二区三区视频在线| 一区二区三区精品| 日韩毛片高清在线播放| 18涩涩午夜精品.www| 亚洲欧美日韩国产成人精品影院| 中文字幕制服丝袜成人av| 国产精品初高中害羞小美女文| 中文字幕在线不卡一区| 亚洲欧洲另类国产综合| 亚洲激情成人在线| 亚洲一区二区三区自拍| 丝袜亚洲另类丝袜在线| 日韩国产一区二| 久久电影网站中文字幕| 国产很黄免费观看久久| 成人晚上爱看视频| 日本高清成人免费播放| 欧美老女人第四色| 日韩欧美亚洲另类制服综合在线| 精品国产乱码久久久久久久| 久久久久国产精品人| 国产精品夫妻自拍| 五月婷婷综合激情| 国产精品2024| 91免费视频网址| 欧美精品久久久久久久久老牛影院 | 日韩一区二区三区免费看 | 日韩电影免费在线| 国模少妇一区二区三区| thepron国产精品| 91福利精品第一导航| 日韩欧美色综合网站| 国产精品久久久久影院亚瑟| 午夜欧美一区二区三区在线播放| 国内精品在线播放| 欧美在线观看禁18| 欧美精品一区二区三区久久久| 亚洲人成网站色在线观看| 日本欧美肥老太交大片| 国产999精品久久久久久绿帽| 色婷婷精品大在线视频| 日韩精品专区在线影院观看| 综合久久综合久久| 久久成人羞羞网站| 欧美亚洲综合久久| 亚洲国产精品二十页| 视频在线观看91| 91小视频在线观看| 久久综合狠狠综合久久激情| 一区二区三区中文字幕| 国产精品一二三四区| 欧美一区二区在线观看| 亚洲欧美经典视频| 国产成人免费视频网站高清观看视频 | 欧美精品久久99| 国产精品久久久久久久久免费桃花| 欧美aaa在线| 欧美性猛交xxxxxx富婆| 国产精品国产自产拍高清av | 欧美一区二视频| 亚洲美女视频在线观看| 成人自拍视频在线| 日韩欧美一级特黄在线播放| 亚洲一二三级电影| 一本大道久久a久久综合婷婷| 国产午夜亚洲精品羞羞网站| 久久66热偷产精品| 欧美一区二区网站| 日韩精品免费视频人成| 欧美性高清videossexo| 亚洲欧洲av在线| 不卡的看片网站| 欧美激情一区三区| 国产精品一区免费在线观看| 日韩精品资源二区在线| 日本成人在线电影网| 欧美精选一区二区| 午夜精品在线看| 欧美日韩aaa| 日韩极品在线观看| 在线播放一区二区三区|