亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? TI DSP2812的PWM調制輸出的簡單應用實例.
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产一区二区久久| 欧美日韩国产综合视频在线观看| 91丨九色porny丨蝌蚪| 在线中文字幕不卡| 2023国产一二三区日本精品2022| 亚洲欧美电影一区二区| 狠狠网亚洲精品| 欧洲在线/亚洲| 欧美激情综合五月色丁香| 日日夜夜精品视频天天综合网| 成人精品亚洲人成在线| 欧美一区二区三区公司| 一区二区三区国产豹纹内裤在线 | 国内成人免费视频| 日本精品免费观看高清观看| 欧美电影精品一区二区| 亚洲va在线va天堂| 91视频免费播放| 日本一区二区三区视频视频| 激情综合色综合久久综合| 欧美精品一二三| 亚洲精品你懂的| 91丨九色porny丨蝌蚪| 日本一区二区三区免费乱视频 | 亚洲精品欧美综合四区| 成人爽a毛片一区二区免费| 久久影视一区二区| 久久精品国产999大香线蕉| 欧美亚洲综合网| 一区二区三区欧美亚洲| 色悠悠久久综合| 综合久久国产九一剧情麻豆| 99麻豆久久久国产精品免费优播| 国产亚洲精品bt天堂精选| 久草这里只有精品视频| 欧美r级电影在线观看| 黑人精品欧美一区二区蜜桃| 欧美岛国在线观看| 精品一区二区在线看| 精品久久久久一区二区国产| 蜜臀av性久久久久av蜜臀妖精| 91精品在线免费| 蜜桃视频一区二区| 精品国产3级a| 成人免费高清视频| 自拍偷在线精品自拍偷无码专区| 波多野结衣中文一区| 亚洲精品免费播放| 欧美日韩一本到| 日韩高清国产一区在线| 日韩欧美卡一卡二| 国产成人一级电影| 国产精品电影院| 欧美性大战久久久| 久草热8精品视频在线观看| 亚洲精品一区二区三区99| 国产成人在线视频播放| 自拍偷拍国产亚洲| 欧美日韩亚洲不卡| 精品一区二区三区在线播放| 国产调教视频一区| 欧美在线观看你懂的| 奇米888四色在线精品| 国产欧美日韩激情| 欧美日韩一区二区三区视频| 国产一区二区三区综合| 中文字幕日本不卡| 91精品欧美一区二区三区综合在 | 爽爽淫人综合网网站| 精品成人一区二区三区四区| av日韩在线网站| 日韩一区精品字幕| 国产精品福利一区二区三区| 在线综合+亚洲+欧美中文字幕| 国产乱对白刺激视频不卡| 一区二区三区在线视频免费观看| 欧美一区二区三级| jlzzjlzz亚洲女人18| 蜜乳av一区二区| 亚洲精品乱码久久久久久久久| 精品免费日韩av| 欧美中文字幕一二三区视频| 国产一区二三区| 一区二区三区免费观看| 国产清纯美女被跳蛋高潮一区二区久久w | 午夜精品久久久久久久99樱桃| 久久亚洲精华国产精华液| 色94色欧美sute亚洲13| 国产黄色成人av| 日韩精品1区2区3区| 亚洲免费在线播放| 久久精品夜色噜噜亚洲aⅴ| 欧美日本在线视频| 99综合电影在线视频| 国产在线精品一区在线观看麻豆| 午夜欧美在线一二页| 一区精品在线播放| 久久看人人爽人人| 日韩欧美在线影院| 欧美日韩电影一区| 欧日韩精品视频| 色综合久久综合中文综合网| 成人高清在线视频| 国产自产高清不卡| 精品无人区卡一卡二卡三乱码免费卡| 亚洲精品国产第一综合99久久| 国产亚洲1区2区3区| 精品国精品自拍自在线| 欧美人与性动xxxx| 欧美性三三影院| 91极品美女在线| 91成人网在线| 欧美亚洲综合另类| 欧美日韩在线播放一区| 欧美在线观看一区二区| 91极品视觉盛宴| 欧美日韩卡一卡二| 欧美日韩亚洲国产综合| 欧美日韩国产美| 欧美亚洲丝袜传媒另类| 欧美亚洲综合色| 欧美老人xxxx18| 日韩一区二区三区免费看| 日韩欧美国产一二三区| 日韩欧美的一区| 国产亚洲福利社区一区| 中文字幕国产一区| 亚洲精品乱码久久久久久| 亚洲在线一区二区三区| 亚洲国产成人精品视频| 日韩有码一区二区三区| 黄页网站大全一区二区| 成人精品国产一区二区4080| 成人免费视频caoporn| 色老头久久综合| 777色狠狠一区二区三区| 欧美成人精品福利| 国产欧美一区二区三区鸳鸯浴 | 精品国产第一区二区三区观看体验 | 极品瑜伽女神91| 成人av在线资源网站| 91麻豆自制传媒国产之光| 欧美日韩高清一区二区| 精品国产凹凸成av人导航| 国产精品欧美一区二区三区| 怡红院av一区二区三区| 久久成人精品无人区| 不卡的av在线播放| 3d成人动漫网站| 国产日本欧洲亚洲| 亚洲午夜在线视频| 国产精品一区在线观看乱码 | 亚洲麻豆国产自偷在线| 日本视频免费一区| 成人综合婷婷国产精品久久蜜臀| 在线观看国产一区二区| 欧美精品一区二区三区蜜桃视频| 国产精品毛片无遮挡高清| 五月天欧美精品| 成人精品免费看| 6080日韩午夜伦伦午夜伦| 国产精品乱码人人做人人爱| 五月激情综合婷婷| 国产精品一区二区在线看| 欧美亚洲日本国产| 中文在线一区二区| 秋霞国产午夜精品免费视频 | 国产成人高清在线| 欧美日韩免费观看一区二区三区| 精品少妇一区二区三区 | 99在线精品一区二区三区| 日韩一区二区免费高清| 17c精品麻豆一区二区免费| 国产主播一区二区| 欧美影院一区二区| 中文字幕亚洲精品在线观看 | 日韩av成人高清| 色猫猫国产区一区二在线视频| 久久婷婷国产综合国色天香| 香蕉影视欧美成人| 97se亚洲国产综合在线| 国产午夜精品福利| 精油按摩中文字幕久久| 宅男在线国产精品| 亚洲综合色噜噜狠狠| 91蜜桃婷婷狠狠久久综合9色| 久久久午夜电影| 精品一区二区三区免费视频| 88在线观看91蜜桃国自产| 亚洲一区在线观看免费| 91视频免费观看| 中文字幕亚洲不卡| 成人国产视频在线观看| 国产日韩精品一区二区三区| 国产在线观看一区二区| 久久久久久久久免费| 国产精品一二一区| 久久久欧美精品sm网站| 国产真实乱子伦精品视频| 久久只精品国产|