亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? dsp2812的源程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日韩国产精品久久久| 欧洲精品一区二区三区在线观看| 高清免费成人av| 91亚洲精品久久久蜜桃网站| 欧美一区二区免费观在线| 国产精品午夜久久| 奇米影视在线99精品| 色素色在线综合| 国产日韩欧美精品在线| 日本aⅴ免费视频一区二区三区| 99re在线精品| 久久免费视频一区| 另类调教123区| 欧美中文字幕久久| 日韩一区欧美一区| 成人综合日日夜夜| 久久亚洲综合av| 91麻豆国产在线观看| 国产毛片精品视频| 99国产精品久久久久久久久久久| 欧美一区二区福利视频| 亚洲影院在线观看| 一本色道a无线码一区v| 国产欧美中文在线| 一区二区三区小说| 欧美亚洲综合在线| 国产一区视频在线看| 综合激情网...| 91麻豆精品国产91久久久使用方法| 精品一区二区三区免费毛片爱| 亚洲欧洲性图库| 日韩欧美一级片| 91蝌蚪porny九色| 日韩av成人高清| 国产精品福利一区| 日韩午夜在线观看视频| 成人av免费在线播放| 日韩二区三区在线观看| 国产精品久久久久久久久免费相片| 欧美色图天堂网| 国产91精品入口| 喷白浆一区二区| 亚洲欧美韩国综合色| 久久天天做天天爱综合色| 欧美在线观看一区| 国产成人av网站| 毛片av一区二区| 怡红院av一区二区三区| 欧美激情在线看| 91精品国产高清一区二区三区蜜臀| 波多野结衣在线aⅴ中文字幕不卡| 秋霞av亚洲一区二区三| 一区二区三区在线观看动漫| 国产亚洲短视频| 日韩欧美第一区| 精品视频在线看| 99v久久综合狠狠综合久久| 久久er99精品| 午夜精品久久久久久| 亚洲免费色视频| 国产精品日韩成人| 久久这里只有精品6| 欧美一区二区啪啪| 3d成人动漫网站| 欧美日韩一区二区三区在线看| 成人18精品视频| 丁香啪啪综合成人亚洲小说 | 91香蕉视频在线| 国产精品自拍在线| 国内精品在线播放| 久久精品噜噜噜成人av农村| 亚洲国产精品久久久久婷婷884| 综合久久综合久久| 中文字幕一区二区在线观看 | 亚洲国产精华液网站w| 欧美变态tickling挠脚心| 337p亚洲精品色噜噜狠狠| 欧美日产国产精品| 欧美日韩精品是欧美日韩精品| 欧美性生活影院| 欧美天堂一区二区三区| 欧美视频自拍偷拍| 在线观看亚洲精品视频| 色欧美乱欧美15图片| 色av一区二区| 在线观看av不卡| 欧美日韩国产中文| 日韩欧美一二区| 久久免费午夜影院| 国产精品久久免费看| 一区在线中文字幕| 一区二区三区四区不卡视频| 亚洲国产一区二区三区青草影视| 亚洲妇女屁股眼交7| 石原莉奈在线亚洲二区| 男人的天堂久久精品| 久久99日本精品| 国产寡妇亲子伦一区二区| 成人精品国产福利| 在线观看日韩电影| 欧美一区二区在线免费播放| 欧美成人精品1314www| 国产欧美一区二区精品性色 | 亚洲精品日日夜夜| 午夜精品久久久久| 精品一区二区三区香蕉蜜桃| 国产大陆亚洲精品国产| 99精品久久只有精品| 欧美日韩国产欧美日美国产精品| 精品国产网站在线观看| 国产女人aaa级久久久级| 一区二区在线电影| 日本不卡一二三| 成人亚洲一区二区一| 91成人在线免费观看| 日韩精品一区二区在线| 国产精品久久久久婷婷二区次| 一级精品视频在线观看宜春院| 免费在线视频一区| 丁香啪啪综合成人亚洲小说| 在线观看日韩电影| 久久久三级国产网站| 亚洲一区欧美一区| 激情久久五月天| 欧美日韩中文另类| 欧美精彩视频一区二区三区| 亚洲一区二区在线免费观看视频| 久久97超碰国产精品超碰| 91视频观看视频| 精品人在线二区三区| 亚洲精品成人a在线观看| 国产在线播精品第三| 欧美三级电影一区| 国产精品欧美极品| 日日夜夜精品视频天天综合网| thepron国产精品| 欧美精品一区二区三区蜜桃视频| 一区av在线播放| www.欧美日韩| 精品99久久久久久| 午夜精彩视频在线观看不卡| 成人精品视频.| 久久久久久久久久电影| 天天综合色天天| 在线观看免费亚洲| 麻豆视频一区二区| 精品一区二区三区欧美| 欧美日产在线观看| 亚洲精品中文在线| 99久久免费视频.com| 久久色中文字幕| 日韩av一区二| 欧美色爱综合网| 一区二区在线看| 99久久伊人网影院| 亚洲国产精品v| 国内精品国产成人国产三级粉色| 欧美一级一级性生活免费录像| 亚洲综合色噜噜狠狠| 99精品国产视频| 中文字幕在线一区二区三区| 国产成人亚洲综合色影视| 精品国产免费一区二区三区四区 | 欧美三电影在线| 亚洲日本免费电影| 波多野洁衣一区| 中文字幕的久久| 成人午夜看片网址| 久久精品欧美一区二区三区麻豆| 免费观看日韩av| 日韩欧美在线1卡| 琪琪久久久久日韩精品| 4438x亚洲最大成人网| 日韩一区欧美二区| 91精品国产综合久久久久久久 | 日韩中文字幕1| 欧美日韩精品欧美日韩精品一 | 日韩欧美国产一区在线观看| 人人超碰91尤物精品国产| 日韩片之四级片| 国产精一区二区三区| 国产欧美视频在线观看| 国产91精品免费| 国产精品久久久久久久久快鸭| caoporen国产精品视频| 樱花草国产18久久久久| 911国产精品| 精品制服美女久久| 久久久不卡影院| 成人av电影免费在线播放| 亚洲人成精品久久久久| 欧美亚洲另类激情小说| 日产国产欧美视频一区精品| 欧美成人精品二区三区99精品| 国产精品资源网| 亚洲精品欧美综合四区| 777亚洲妇女| 国产成人自拍网| 一区二区三区蜜桃网| 精品免费日韩av|