亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_mcbsp.h

?? dsp2812的源程序
?? H
?? 第 1 頁 / 共 3 頁
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Mcbsp.h
//
// TITLE:	DSP28 Device McBSP Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_MCBSP_H
#define DSP28_MCBSP_H

//---------------------------------------------------------------------------
// McBSP Individual Register Bit Definitions:
//
// McBSP DRR2 register bit definitions:
struct  DRR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};                                                                 

union DRR2_REG {
   Uint16              all;
   struct DRR2_BITS  bit;
};

// McBSP DRR1 register bit definitions:
struct  DRR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};

union DRR1_REG {
   Uint16              all;
   struct DRR1_BITS  bit;
};

// McBSP DXR2 register bit definitions:
struct  DXR2_BITS {     // bit   description
   Uint16     HWLB:8;     // 16:23 High word low byte
   Uint16     HWHB:8;     // 24:31 High word high byte
};

union DXR2_REG {
   Uint16              all;
   struct DXR2_BITS  bit;
};

// McBSP DXR1 register bit definitions:
struct  DXR1_BITS {     // bit   description
   Uint16     LWLB:8;     // 16:23 Low word low byte
   Uint16     LWHB:8;     // 24:31 low word high byte
};               

union DXR1_REG {
   Uint16              all;
   struct DXR1_BITS  bit;
};

// SPCR2 control register bit definitions:
struct  SPCR2_BITS {     // bit   description
   Uint16     XRST:1;      // 0     transmit reset
   Uint16     XRDY:1;      // 1     transmit ready
   Uint16     XEMPTY:1;    // 2     Transmit empty    
   Uint16     XSYNCERR:1;  // 3     Transmit syn errorINT flag
   Uint16     XINTM:2;     // 5:4   Transmit interrupt types
   Uint16     GRST:1;      // 6     CLKG reset     
   Uint16     FRST:1;      // 7     Frame sync reset
   Uint16     SOFT:1;      // 8     SOFT bit
   Uint16     FREE:1;      // 9     FREE bit
   Uint16     rsvd:6;      // 15:10 reserved
}; 

union SPCR2_REG {
   Uint16               all;
   struct SPCR2_BITS  bit;
};
         
// SPCR1 control register bit definitions:
struct  SPCR1_BITS {     // bit   description
   Uint16     RRST:1;      // 0     Receive reset
   Uint16     RRDY:1;      // 1     Receive  ready
   Uint16     REMPTY:1;    // 2     Receive  empty    
   Uint16     RSYNCERR:1;  // 7     Receive  syn errorINT flag
   Uint16     RINTM:2;     // 5:4   Receive  interrupt types
   Uint16     ABIS:1;      // 6     ABIS mode select     
   Uint16     DXENA:1;     // 7     DX hi-z enable     
   Uint16     rsvd:3;      // 10:8  reserved  
   Uint16     CLKSTP:2;    // 12:11 CLKSTOP mode bit
   Uint16     RJUST:2;     // 13:14 Right justified
   Uint16     DLB:1;       // 15    Digital loop back    reserved
}; 

union SPCR1_REG {
   Uint16              all;
   struct SPCR1_BITS bit;
};                                                               

// RCR2 control register bit definitions:
struct  RCR2_BITS {       // bit    description
   Uint16     RDATDLY:2;    // 1:0    Receive data delay
   Uint16     RFIG:1;       // 2      Receive  frame sync ignore
   Uint16     RCOMPAND:2;   // 4:3    Receive  Companding Mode selects
   Uint16     RWDLEN2:3;    // 7:5    Receive  word length   
   Uint16     RFRLEN2:7;    // 14:8   Receive  Frame sync
   Uint16     RPHASE:1;     // 15     Receive Phase
}; 

union RCR2_REG {
   Uint16             all;
   struct RCR2_BITS bit;
};
     
// RCR1 control register bit definitions:
struct  RCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved  
   Uint16     RWDLEN1:3;    // 7:5   Receive  word length   
   Uint16     RFRLEN1:7;    // 14:8  Receive  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union RCR1_REG {
   Uint16             all;
   struct RCR1_BITS bit;
};    

// XCR2 control register bit definitions:

struct  XCR2_BITS {       // bit    description
   Uint16     XDATDLY:2;    // 1:0    Transmit data delay
   Uint16     XFIG:1;       // 2      Transmit frame sync ignore
   Uint16     XCOMPAND:2;   // 4:3    Transmit Companding Mode selects
   Uint16     XWDLEN2:3;    // 7:5    Transmit  word length   
   Uint16     XFRLEN2:7;    // 14:8   Transmit  Frame sync
   Uint16     XPHASE:1;     // 15     Transmit Phase
}; 

union XCR2_REG {
   Uint16             all;
   struct XCR2_BITS bit;
};
     
// XCR1 control register bit definitions:
struct  XCR1_BITS {       // bit   description
   Uint16     rsvd1:5;      // 4:0   reserved      
   Uint16     XWDLEN1:3;    // 7:5   Transmit word length    
   Uint16     XFRLEN1:7;    // 14:8  Transmit  Frame sync    
   Uint16     rsvd2:1;      // 15    reserved  
}; 

union XCR1_REG {
   Uint16             all;
   struct XCR1_BITS bit;
};         

// SRGR2 Sample rate generator control register bit definitions:
struct  SRGR2_BITS {      // bit  description
   Uint16     FPER:12;      // 11:0 Frame period
   Uint16     FSGM:1;       // 12   Frame sync generator mode 
   Uint16     CLKSM:1;      // 13   Sample rate generator mode
   Uint16     CLKSP:1;      // 14   Reserved in this McBSP  
   Uint16     GYSNC:1;      // 15   CLKG sync   
}; 

union  SRGR2_REG {
   Uint16                all;
   struct  SRGR2_BITS  bit;
};

// SRGR1 control register bit definitions:
struct  SRGR1_BITS {      // bit   description
   Uint16     CLKGDV:8;     // 7:0   CLKG divider 
   Uint16     FWID:8;       // 15:8  Frame width
}; 

union  SRGR1_REG {
   Uint16                all;
   struct  SRGR1_BITS  bit;
};

// MCR2 Multichannel control register bit definitions:
struct  MCR2_BITS {       // bit   description
   Uint16     XMCM:2;       // 1:0   Transmit multichannel mode      
   Uint16     XCBLK:3;      // 2:4   Transmit current block    
   Uint16     XPABLK:2;     // 5:6   Transmit partition A Block 
   Uint16     XPBBLK:2;     // 7:8   Transmit partition B Block 
   Uint16     XMCME:1;      // 9     Transmit multi-channel enhance mode 
   Uint16     rsvd:6;       // 15:10 reserved  
}; 

union  MCR2_REG {
   Uint16               all;
   struct  MCR2_BITS  bit;
};
      
// MCR1 Multichannel control register bit definitions:
struct  MCR1_BITS {       // bit   description
   Uint16     RMCM:1;       // 0     Receive multichannel mode  
   Uint16     rsvd:1;       // 1     reserved     
   Uint16     RCBLK:3;      // 4:2   Receive current block    
   Uint16     RPABLK:2;     // 6:5   Receive partition A Block 
   Uint16     RPBBLK:2;     // 7:8   Receive partition B Block 
   Uint16     RMCME:1;      // 9     Receive multi-channel enhance mode 
   Uint16     rsvd1:6;      // 15:10 reserved   
}; 

union  MCR1_REG {
   Uint16               all;
   struct  MCR1_BITS  bit;
};
 
// RCERA control register bit definitions:
struct  RCERA_BITS {       // bit description
   Uint16     RCEA0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEA1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEA2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEA3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEA4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEA5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEA6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEA7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEA8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEA9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEA10:1;      // 10  Receive Channel enable bit  
   Uint16     RCEA11:1;      // 11  Receive Channel enable bit 
   Uint16     RCEA12:1;      // 12  Receive Channel enable bit  
   Uint16     RCEA13:1;      // 13  Receive Channel enable bit  
   Uint16     RCEA14:1;      // 14  Receive Channel enable bit  
   Uint16     RCEA15:1;      // 15  Receive Channel enable bit 
}; 

union RCERA_REG {
   Uint16                all;
   struct  RCERA_BITS  bit;
};  

// RCERB control register bit definitions:
struct  RCERB_BITS {       // bit description
   Uint16     RCEB0:1;       // 0   Receive Channel enable bit  
   Uint16     RCEB1:1;       // 1   Receive Channel enable bit  
   Uint16     RCEB2:1;       // 2   Receive Channel enable bit  
   Uint16     RCEB3:1;       // 3   Receive Channel enable bit   
   Uint16     RCEB4:1;       // 4   Receive Channel enable bit  
   Uint16     RCEB5:1;       // 5   Receive Channel enable bit  
   Uint16     RCEB6:1;       // 6   Receive Channel enable bit  
   Uint16     RCEB7:1;       // 7   Receive Channel enable bit 
   Uint16     RCEB8:1;       // 8   Receive Channel enable bit  
   Uint16     RCEB9:1;       // 9   Receive Channel enable bit  
   Uint16     RCEB10:1;      // 10  Receive Channel enable bit  

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
丝袜美腿成人在线| 91福利视频久久久久| 91丨porny丨最新| 欧美一区二区免费| 一区二区三区高清在线| 国产99精品国产| 欧美不卡在线视频| 亚洲一区二区三区在线| 不卡电影免费在线播放一区| 精品sm捆绑视频| 亚洲第一搞黄网站| 欧洲视频一区二区| 亚洲欧美乱综合| heyzo一本久久综合| 久久蜜桃香蕉精品一区二区三区| 午夜av电影一区| 色狠狠桃花综合| 中文字幕在线观看一区二区| 国产毛片精品一区| 欧美精品一区二区三区在线 | 国产精品久久久久久久久果冻传媒 | 337p亚洲精品色噜噜| 亚洲视频免费在线| 不卡av在线免费观看| 日本一区二区不卡视频| 国产69精品久久久久777| 久久综合狠狠综合久久综合88| 日本大胆欧美人术艺术动态| 91精品国产综合久久精品| 午夜欧美大尺度福利影院在线看 | 成人午夜短视频| 国产欧美日韩精品一区| 国产成人免费在线视频| 久久久久久久久一| 国产成人午夜精品5599| 久久精品免费在线观看| 国产xxx精品视频大全| 国产日韩欧美精品综合| 国产精品亚洲人在线观看| 久久精品亚洲乱码伦伦中文 | 韩国精品主播一区二区在线观看| 日韩你懂的在线观看| 激情成人综合网| 中文字幕av一区二区三区| 不卡一二三区首页| 亚洲一区二三区| 666欧美在线视频| 国产精品18久久久久久久久| 国产精品你懂的在线欣赏| 99久久综合国产精品| 亚洲一区视频在线观看视频| 在线观看91精品国产麻豆| 久久精品国产色蜜蜜麻豆| 国产日产欧美一区二区视频| 99国产欧美久久久精品| 亚洲成av人片在线观看无码| 精品国产伦一区二区三区观看方式 | 亚洲二区视频在线| 日韩亚洲欧美在线观看| 国产剧情av麻豆香蕉精品| 亚洲视频一二区| 日韩午夜三级在线| 99亚偷拍自图区亚洲| 视频一区免费在线观看| 久久久91精品国产一区二区精品 | 国产精品888| 亚洲国产综合色| 欧美不卡激情三级在线观看| youjizz久久| 丝袜美腿高跟呻吟高潮一区| 国产亚洲视频系列| 欧美日韩在线亚洲一区蜜芽| 国产一区二区三区免费播放| 亚洲综合网站在线观看| 一区二区三区日韩| 日韩欧美视频在线| 91久久线看在观草草青青| 精品影院一区二区久久久| 一区二区三区在线影院| 久久久久久亚洲综合| 欧美日韩精品一区视频| 成人av电影在线观看| 蜜桃精品视频在线| 综合色中文字幕| 欧美精品一区二区不卡| 欧美性猛交xxxxxx富婆| 成人动漫一区二区| 九九九精品视频| 天天综合色天天| 亚洲精品国产精品乱码不99 | 精品一区二区三区av| 亚洲成人动漫精品| 1000部国产精品成人观看| 欧美成人猛片aaaaaaa| 欧美男人的天堂一二区| 99国产一区二区三精品乱码| 高清国产一区二区| 蜜臀久久久99精品久久久久久| 亚洲欧美日本在线| 国产精品麻豆一区二区| 久久久不卡网国产精品二区| 欧美电影免费观看高清完整版| 欧美精品久久99久久在免费线 | 亚洲一区二区四区蜜桃| 亚洲丝袜精品丝袜在线| 国产精品久久久一本精品| 国产欧美一区二区在线| 日韩欧美专区在线| 日韩写真欧美这视频| 91精品国产入口| 欧美一区二区日韩| 欧美电影免费观看高清完整版在线 | 一区二区三区免费看视频| 亚洲欧美自拍偷拍色图| 亚洲成a人片综合在线| 一区二区国产视频| 香蕉久久一区二区不卡无毒影院| 一区二区日韩电影| 亚洲123区在线观看| 天天免费综合色| 免费精品视频最新在线| 免费视频一区二区| 国产美女在线精品| 波多野洁衣一区| 色妞www精品视频| 欧美美女一区二区| 欧美一区二区高清| 2023国产一二三区日本精品2022| 精品国产一区二区三区不卡| 久久精品综合网| 亚洲天堂2016| 视频在线观看91| 国产乱码精品一区二区三区五月婷| 国产精品一区二区久久不卡| 9久草视频在线视频精品| 欧美亚洲国产怡红院影院| 欧美一区二区三区四区视频| 久久欧美一区二区| 亚洲视频中文字幕| 日韩极品在线观看| 国产凹凸在线观看一区二区| 色综合久久久网| 91精品国产综合久久婷婷香蕉| 久久综合九色综合97婷婷 | 久久尤物电影视频在线观看| 中文字幕av不卡| 婷婷开心激情综合| 国产1区2区3区精品美女| 91福利在线免费观看| 日韩欧美不卡一区| 亚洲视频一二区| 久久99这里只有精品| 91在线免费视频观看| 7777精品伊人久久久大香线蕉 | 另类专区欧美蜜桃臀第一页| 成人免费视频播放| 91精品国产91久久久久久最新毛片| 久久噜噜亚洲综合| 亚洲成人午夜影院| 成人免费高清在线观看| 7777精品伊人久久久大香线蕉经典版下载 | 日韩一级片在线观看| 综合久久综合久久| 国产一区福利在线| 欧美吞精做爰啪啪高潮| 中文字幕不卡在线| 乱中年女人伦av一区二区| 在线亚洲精品福利网址导航| 久久久久久久久久久久电影| 五月激情综合婷婷| 91亚洲资源网| 欧美激情一二三区| 麻豆精品蜜桃视频网站| 欧美日韩精品一二三区| 国产精品久久久一本精品 | 久久久久9999亚洲精品| 日韩激情一区二区| 在线一区二区三区四区| 亚洲视频网在线直播| 高清shemale亚洲人妖| 日韩色视频在线观看| 五月综合激情婷婷六月色窝| 91成人免费在线| 亚洲乱码国产乱码精品精的特点 | 免费观看成人av| 欧美日韩一区成人| 亚洲女人小视频在线观看| 精品一区二区免费在线观看| 3atv一区二区三区| 亚洲成av人片一区二区三区| 色88888久久久久久影院按摩| 国产精品丝袜一区| 粉嫩aⅴ一区二区三区四区| 久久综合九色综合97婷婷女人| 免费亚洲电影在线| 欧美大片一区二区| 免费在线看成人av| 欧美mv日韩mv亚洲| 精品一区二区影视| 精品国偷自产国产一区|