亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? dsp2812的源程序
?? H
字號:
//
//      TMDX ALPHA RELEASE
//      Intended for product evaluation purposes
//
//###########################################################################
//
// FILE:	DSP28_Sci.h
//
// TITLE:	DSP28 Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  0.55| 06 May 2002 | L.H. | EzDSP Alpha Release
//  0.56| 20 May 2002 | L.H. | No change
//  0.57| 27 May 2002 | L.H. | No change
//###########################################################################

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
亚洲图片自拍偷拍| 青青草原综合久久大伊人精品| 一区二区三区资源| 精品一区二区三区在线播放视频 | 日产国产欧美视频一区精品| 成人午夜激情在线| 日韩一级精品视频在线观看| 亚洲欧美成aⅴ人在线观看| 久草在线在线精品观看| 欧美日韩一区二区三区高清| 国产欧美日韩在线| 久久99国产精品久久99| 制服丝袜一区二区三区| 一区二区激情视频| eeuss国产一区二区三区| 久久综合九色综合欧美就去吻| 福利电影一区二区三区| 激情五月播播久久久精品| 日本二三区不卡| 国产精品久久久久久久久免费相片| 激情亚洲综合在线| 日韩色在线观看| 亚洲va在线va天堂| 欧美午夜片在线观看| 日韩伦理电影网| av在线一区二区三区| 国产欧美日韩麻豆91| 国产麻豆一精品一av一免费 | 久久激情综合网| 91精品国产一区二区三区香蕉| 一区二区三区**美女毛片| 99精品久久99久久久久| 亚洲欧洲国产专区| 99久久99久久久精品齐齐| 日本一区二区免费在线| 高清久久久久久| 中文字幕一区二区三区精华液| 成人黄色av电影| 成人欧美一区二区三区黑人麻豆| 成人在线一区二区三区| 中文字幕一区在线观看视频| 99视频一区二区三区| 一区二区在线观看视频在线观看| 欧美曰成人黄网| 国产原创一区二区三区| 欧美精品一区二区三区在线| 美美哒免费高清在线观看视频一区二区 | 一区二区三区不卡视频| 欧美片在线播放| 亚洲成人免费视| 欧美一级夜夜爽| 99这里只有久久精品视频| 国产亚洲精品aa| 97久久超碰国产精品| 亚洲午夜激情网站| 日韩欧美一区二区不卡| 成人午夜精品在线| 亚洲高清免费视频| 精品盗摄一区二区三区| 成人av电影观看| 丝袜亚洲另类欧美| 久久久精品黄色| 91精品福利在线| 加勒比av一区二区| 国产精品久久免费看| 欧美最猛黑人xxxxx猛交| 蜜乳av一区二区| 亚洲视频免费观看| 欧美一区二区三区免费观看视频 | 日本一区二区综合亚洲| 欧美在线免费视屏| 国产成人精品免费视频网站| 亚洲一区二区三区在线| 精品国产乱码久久久久久1区2区 | 久久综合九色综合97婷婷女人 | 日韩免费视频线观看| 99国产精品国产精品久久| 日本 国产 欧美色综合| 国产欧美精品一区aⅴ影院 | 亚洲欧美一区二区在线观看| 欧美一区二区三区在| 99国产精品国产精品毛片| 另类专区欧美蜜桃臀第一页| 亚洲精品高清视频在线观看| 久久精品人人爽人人爽| 欧美日韩亚洲综合在线| 成人网在线播放| 久久成人久久爱| 亚洲一区av在线| 国产精品视频线看| 久久品道一品道久久精品| 欧美三级在线视频| 91视频免费看| 成人精品电影在线观看| 狠狠色丁香久久婷婷综| 日韩精品1区2区3区| 亚洲一区视频在线| 亚洲色图都市小说| 欧美国产日韩亚洲一区| 久久免费视频一区| 精品国产一区二区亚洲人成毛片| 欧美性受极品xxxx喷水| 99久久精品国产观看| 成人午夜免费电影| 丁香六月综合激情| 国产成人免费视频网站| 国产麻豆精品95视频| 美腿丝袜亚洲一区| 日韩精品乱码av一区二区| 亚洲v中文字幕| 香蕉乱码成人久久天堂爱免费| 一区二区三区在线视频观看| 亚洲另类春色校园小说| 最新国产の精品合集bt伙计| 亚洲同性gay激情无套| 日本一区二区高清| 中文字幕欧美激情| 国产精品美女久久久久av爽李琼| 中文字幕免费观看一区| 亚洲国产精华液网站w| 久久精品无码一区二区三区| 国产欧美一区视频| 国产精品久久久久精k8| 亚洲欧洲三级电影| 亚洲午夜国产一区99re久久| 亚洲一级电影视频| 日本不卡一区二区三区高清视频| 日本免费在线视频不卡一不卡二| 毛片av一区二区三区| 国产一区二区三区免费在线观看| 国产精品伊人色| 欧美在线高清视频| 欧美色中文字幕| 欧美高清dvd| 欧美成人一区二区三区| 久久精品亚洲精品国产欧美kt∨| 国产精品国产成人国产三级| 国产精品免费看片| 亚洲国产另类av| 国内欧美视频一区二区| 99久久精品免费| 777亚洲妇女| 国产亚洲女人久久久久毛片| 中文字幕一区二区日韩精品绯色| 亚洲国产成人高清精品| 国产一区久久久| 欧美亚洲国产一区在线观看网站| 欧美一区中文字幕| 中文字幕中文乱码欧美一区二区 | 激情综合色播五月| 色综合久久久久久久久| 日韩午夜电影在线观看| 国产视频一区二区三区在线观看| 亚洲免费av网站| 久久er99精品| 欧洲av在线精品| 国产片一区二区| 日韩国产精品久久| 91丝袜美女网| 欧美va亚洲va| 亚瑟在线精品视频| 成人aa视频在线观看| 精品免费日韩av| 亚洲va在线va天堂| 成人激情黄色小说| www.视频一区| 色综合网站在线| 亚洲国产精品成人综合| 亚洲成人动漫av| 91麻豆免费看| 日韩精品专区在线影院重磅| 国产精品久久久久久久裸模| 日本中文字幕不卡| 欧美亚洲国产一区二区三区va| 精品盗摄一区二区三区| 一区二区三区精品视频在线| 亚洲成人精品一区二区| 国产成人a级片| 欧美三级日韩在线| 欧美高清一级片在线观看| 国内一区二区在线| 欧美日韩久久久久久| 国产日本一区二区| 亚洲国产精品久久人人爱| 国产高清亚洲一区| 日韩午夜av一区| 一区二区三区精品| 91国产视频在线观看| 久久女同性恋中文字幕| 日韩电影在线免费观看| 欧美网站一区二区| 亚洲欧洲日产国产综合网| 精东粉嫩av免费一区二区三区| 国产一二精品视频| 精品国产乱码91久久久久久网站| 亚洲777理论| 欧美亚洲综合久久| 国产精品乱码一区二三区小蝌蚪| 精品一区二区在线视频| 欧美精品久久一区|