亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? dsp28_sci.h

?? dsp2812的源程序
?? H
字號(hào):

#ifndef DSP28_SCI_H
#define DSP28_SCI_H

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//
                                              
struct  SCICCR_BITS {      // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 

union SCICCR_REG {
   Uint16                all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {     // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16                 all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {     // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16                 all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {     // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERR:1;           // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16                 all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {    // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                  all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {      // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16                all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {     // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 resvd:1;           // 15     reserved

}; 

union SCIFFTX_REG {
   Uint16                 all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {     // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXOVF_CLR:1;       // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16                 all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16                 all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16  rsvd1;                   // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16 rsvd2;                    // reserved
   Uint16 rsvd3;                    // reserved
   union SCIPRI_REG      SCIPRI;    // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#endif  // end of DSP28_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产激情91久久精品导航| 亚洲h动漫在线| 精品毛片乱码1区2区3区| 欧美日韩国产一级| 日韩一区二区免费视频| 久久久久久99精品| 国产精品久久久久久久久图文区| 中文字幕一区日韩精品欧美| 一级中文字幕一区二区| 亚洲免费观看高清| 捆绑紧缚一区二区三区视频| 成人黄色小视频| 欧美精品vⅰdeose4hd| 91精品国产91久久久久久一区二区| 精品sm在线观看| 亚洲黄色片在线观看| 免费成人在线观看视频| av色综合久久天堂av综合| 欧美一区二区三区在线观看| 欧美国产精品专区| 奇米影视在线99精品| av高清久久久| 欧美大片一区二区三区| 欧美一区二区三区白人| 亚洲男人都懂的| 香蕉成人啪国产精品视频综合网| 国产福利精品一区二区| 色美美综合视频| 久久久久9999亚洲精品| 日韩福利视频导航| 国产乱码一区二区三区| 成人黄色在线视频| 一本色道久久加勒比精品| 欧美色大人视频| 综合激情网...| 蜜臂av日日欢夜夜爽一区| 色菇凉天天综合网| 中文av一区二区| 奇米精品一区二区三区在线观看一| 99久久精品国产观看| 国产欧美日韩不卡免费| 热久久国产精品| 欧美精品久久天天躁| 亚洲激情网站免费观看| 极品美女销魂一区二区三区 | 亚洲一区二区精品3399| 丰满放荡岳乱妇91ww| 欧美优质美女网站| 亚洲婷婷综合久久一本伊一区| 国产成人综合在线播放| 337p日本欧洲亚洲大胆色噜噜| 亚洲一区二区三区不卡国产欧美| 成人黄色免费短视频| 欧美经典一区二区三区| 国产剧情一区二区| 久久九九久久九九| 成人免费视频国产在线观看| 国产午夜精品福利| 国产成人免费在线视频| 国产亚洲精品资源在线26u| 国产大陆精品国产| 日本一区二区高清| 99视频精品全部免费在线| 中文字幕一区二区三区四区| 99精品久久只有精品| 一片黄亚洲嫩模| 欧美日韩激情一区| 美腿丝袜亚洲一区| 久久综合av免费| 岛国av在线一区| 尤物av一区二区| 欧美日韩一本到| 久久国产精品色| 亚洲国产成人午夜在线一区| 91亚洲男人天堂| 亚洲成人免费视频| 日韩精品自拍偷拍| 成人美女在线观看| 中文在线免费一区三区高中清不卡| 国产精品亚洲一区二区三区在线| 久久久精品天堂| 国产福利精品一区| 国产精品久久免费看| www.视频一区| 五月综合激情婷婷六月色窝| 精品精品国产高清a毛片牛牛| 国产成人免费网站| 一区二区三区精密机械公司| 日韩一区二区三区免费观看| 国产成人免费9x9x人网站视频| 国产精品护士白丝一区av| 欧美亚洲精品一区| 日韩1区2区3区| 国产精品伦理一区二区| 欧美日韩国产色站一区二区三区| 国模一区二区三区白浆| 一区二区三区日韩| 久久久综合九色合综国产精品| 91在线精品秘密一区二区| 日韩成人dvd| 亚洲人成网站在线| 精品国产一区二区三区久久久蜜月 | 久久精品国产亚洲高清剧情介绍 | 亚洲人成人一区二区在线观看| 欧美久久久久久久久中文字幕| 国产一区二区三区日韩| 亚洲一区二区三区美女| 国产欧美日韩另类视频免费观看 | 成人免费在线视频| 在线不卡a资源高清| 国产高清久久久久| 日本欧美肥老太交大片| 中文字幕在线播放不卡一区| 精品久久久久一区二区国产| 欧美日韩中字一区| 国产成人午夜精品5599| 捆绑调教一区二区三区| 亚洲国产精品久久久久秋霞影院| 中文字幕第一页久久| 日韩一区二区三区在线视频| 91久久一区二区| 不卡区在线中文字幕| 黄色精品一二区| 青青草视频一区| 午夜精品免费在线观看| 亚洲一区在线观看视频| 国产三级一区二区| 久久综合色播五月| 欧美精品精品一区| 欧美丝袜丝nylons| 欧美专区亚洲专区| 91年精品国产| 97成人超碰视| 99久久精品免费精品国产| 丁香婷婷综合色啪| 粉嫩欧美一区二区三区高清影视 | 美女国产一区二区| 美女www一区二区| 男男视频亚洲欧美| 日韩电影在线免费观看| 午夜精品福利一区二区三区蜜桃| 亚洲影视在线播放| 亚洲国产视频在线| 亚洲第一在线综合网站| 亚洲亚洲人成综合网络| 亚洲成人精品一区| 日韩精品每日更新| 久久国产精品第一页| 亚洲国产成人91porn| 亚洲一本大道在线| 亚洲欧美日韩在线| 亚洲韩国精品一区| 日韩av高清在线观看| 久久99精品国产麻豆不卡| 国产精品资源在线| 不卡的av在线| 欧美色图免费看| 日韩一区二区三免费高清| 亚洲精品一区二区三区99| 久久久久久久综合日本| 国产精品大尺度| 亚洲综合激情小说| 日韩精品三区四区| 国产成人av影院| 欧日韩精品视频| 欧美夫妻性生活| 国产欧美一区二区在线| 亚洲精品ww久久久久久p站| 午夜精品福利一区二区蜜股av| 久久精品国产色蜜蜜麻豆| 国产69精品久久久久毛片| 在线欧美日韩国产| 日韩一区二区在线看| 国产成人精品亚洲777人妖| 日本欧美一区二区| 色婷婷av一区二区三区gif | 成人av集中营| 欧美成人性福生活免费看| 亚洲午夜av在线| 99r国产精品| 欧美国产精品一区| 激情综合色综合久久综合| 欧美日韩高清在线播放| 亚洲人亚洲人成电影网站色| 国产乱码精品一区二区三区av| 日韩一级片在线播放| 午夜精品一区二区三区免费视频| 一本大道综合伊人精品热热 | 欧美丰满少妇xxxbbb| 最新日韩av在线| 99久久综合精品| 国产性天天综合网| 国产成人综合自拍| www久久精品| 激情综合色播激情啊| 欧美成人精品二区三区99精品| 日韩国产欧美视频| 56国语精品自产拍在线观看| 天天综合网 天天综合色| 欧美三级在线播放|