亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來(lái)到蟲(chóng)蟲(chóng)下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲(chóng)蟲(chóng)下載站

?? top.map.rpt

?? 一種基于VHDL的uart算法的實(shí)現(xiàn)
?? RPT
字號(hào):
Analysis & Synthesis report for top
Wed Jun 20 13:05:57 2012
Quartus II Version 9.0 Build 132 02/25/2009 SJ Full Version


---------------------
; Table of Contents ;
---------------------
  1. Legal Notice
  2. Analysis & Synthesis Summary
  3. Analysis & Synthesis Settings
  4. Analysis & Synthesis Messages



----------------
; Legal Notice ;
----------------
Copyright (C) 1991-2009 Altera Corporation
Your use of Altera Corporation's design tools, logic functions 
and other software and tools, and its AMPP partner logic 
functions, and any output files from any of the foregoing 
(including device programming or simulation files), and any 
associated documentation or information are expressly subject 
to the terms and conditions of the Altera Program License 
Subscription Agreement, Altera MegaCore Function License 
Agreement, or other applicable license agreement, including, 
without limitation, that your use is for the sole purpose of 
programming logic devices manufactured by Altera and sold by 
Altera or its authorized distributors.  Please refer to the 
applicable agreement for further details.



+--------------------------------------------------------------------------+
; Analysis & Synthesis Summary                                             ;
+-------------------------------+------------------------------------------+
; Analysis & Synthesis Status   ; Failed - Wed Jun 20 13:05:57 2012        ;
; Quartus II Version            ; 9.0 Build 132 02/25/2009 SJ Full Version ;
; Revision Name                 ; top                                      ;
; Top-level Entity Name         ; top                                      ;
; Family                        ; Stratix II                               ;
; Logic utilization             ; N/A until Partition Merge                ;
;     Combinational ALUTs       ; N/A until Partition Merge                ;
;     Dedicated logic registers ; N/A until Partition Merge                ;
; Total registers               ; N/A until Partition Merge                ;
; Total pins                    ; N/A until Partition Merge                ;
; Total virtual pins            ; N/A until Partition Merge                ;
; Total block memory bits       ; N/A until Partition Merge                ;
; DSP block 9-bit elements      ; N/A until Partition Merge                ;
; Total PLLs                    ; N/A until Partition Merge                ;
; Total DLLs                    ; N/A until Partition Merge                ;
+-------------------------------+------------------------------------------+


+----------------------------------------------------------------------------------------------------------+
; Analysis & Synthesis Settings                                                                            ;
+----------------------------------------------------------------+--------------------+--------------------+
; Option                                                         ; Setting            ; Default Value      ;
+----------------------------------------------------------------+--------------------+--------------------+
; Top-level entity name                                          ; top                ; top                ;
; Family name                                                    ; Stratix II         ; Stratix II         ;
; Use Generated Physical Constraints File                        ; Off                ;                    ;
; Use smart compilation                                          ; Off                ; Off                ;
; Restructure Multiplexers                                       ; Auto               ; Auto               ;
; Create Debugging Nodes for IP Cores                            ; Off                ; Off                ;
; Preserve fewer node names                                      ; On                 ; On                 ;
; Disable OpenCore Plus hardware evaluation                      ; Off                ; Off                ;
; Verilog Version                                                ; Verilog_2001       ; Verilog_2001       ;
; VHDL Version                                                   ; VHDL93             ; VHDL93             ;
; State Machine Processing                                       ; Auto               ; Auto               ;
; Safe State Machine                                             ; Off                ; Off                ;
; Extract Verilog State Machines                                 ; On                 ; On                 ;
; Extract VHDL State Machines                                    ; On                 ; On                 ;
; Ignore Verilog initial constructs                              ; Off                ; Off                ;
; Iteration limit for constant Verilog loops                     ; 5000               ; 5000               ;
; Iteration limit for non-constant Verilog loops                 ; 250                ; 250                ;
; Add Pass-Through Logic to Inferred RAMs                        ; On                 ; On                 ;
; Parallel Synthesis                                             ; Off                ; Off                ;
; DSP Block Balancing                                            ; Auto               ; Auto               ;
; NOT Gate Push-Back                                             ; On                 ; On                 ;
; Power-Up Don't Care                                            ; On                 ; On                 ;
; Remove Redundant Logic Cells                                   ; Off                ; Off                ;
; Remove Duplicate Registers                                     ; On                 ; On                 ;
; Ignore CARRY Buffers                                           ; Off                ; Off                ;
; Ignore CASCADE Buffers                                         ; Off                ; Off                ;
; Ignore GLOBAL Buffers                                          ; Off                ; Off                ;
; Ignore ROW GLOBAL Buffers                                      ; Off                ; Off                ;
; Ignore LCELL Buffers                                           ; Off                ; Off                ;
; Ignore SOFT Buffers                                            ; On                 ; On                 ;
; Limit AHDL Integers to 32 Bits                                 ; Off                ; Off                ;
; Optimization Technique                                         ; Balanced           ; Balanced           ;
; Carry Chain Length                                             ; 70                 ; 70                 ;
; Auto Carry Chains                                              ; On                 ; On                 ;
; Auto Open-Drain Pins                                           ; On                 ; On                 ;
; Perform WYSIWYG Primitive Resynthesis                          ; Off                ; Off                ;
; Auto ROM Replacement                                           ; On                 ; On                 ;
; Auto RAM Replacement                                           ; On                 ; On                 ;
; Auto DSP Block Replacement                                     ; On                 ; On                 ;
; Auto Shift Register Replacement                                ; Auto               ; Auto               ;
; Auto Clock Enable Replacement                                  ; On                 ; On                 ;
; Strict RAM Replacement                                         ; Off                ; Off                ;
; Allow Synchronous Control Signals                              ; On                 ; On                 ;
; Force Use of Synchronous Clear Signals                         ; Off                ; Off                ;
; Auto RAM Block Balancing                                       ; On                 ; On                 ;
; Auto RAM to Logic Cell Conversion                              ; Off                ; Off                ;
; Auto Resource Sharing                                          ; Off                ; Off                ;
; Allow Any RAM Size For Recognition                             ; Off                ; Off                ;
; Allow Any ROM Size For Recognition                             ; Off                ; Off                ;
; Allow Any Shift Register Size For Recognition                  ; Off                ; Off                ;
; Use LogicLock Constraints during Resource Balancing            ; On                 ; On                 ;
; Ignore translate_off and synthesis_off directives              ; Off                ; Off                ;
; Timing-Driven Synthesis                                        ; Off                ; Off                ;
; Show Parameter Settings Tables in Synthesis Report             ; On                 ; On                 ;
; Ignore Maximum Fan-Out Assignments                             ; Off                ; Off                ;
; Synchronization Register Chain Length                          ; 2                  ; 2                  ;
; PowerPlay Power Optimization                                   ; Normal compilation ; Normal compilation ;
; HDL message level                                              ; Level2             ; Level2             ;
; Suppress Register Optimization Related Messages                ; Off                ; Off                ;
; Number of Removed Registers Reported in Synthesis Report       ; 100                ; 100                ;
; Number of Inverted Registers Reported in Synthesis Report      ; 100                ; 100                ;
; Clock MUX Protection                                           ; On                 ; On                 ;
; Auto Gated Clock Conversion                                    ; Off                ; Off                ;
; Block Design Naming                                            ; Auto               ; Auto               ;
; SDC constraint protection                                      ; Off                ; Off                ;
; Synthesis Effort                                               ; Auto               ; Auto               ;
; Allows Asynchronous Clear Usage For Shift Register Replacement ; On                 ; On                 ;
; Analysis & Synthesis Message Level                             ; Medium             ; Medium             ;
+----------------------------------------------------------------+--------------------+--------------------+


+-------------------------------+
; Analysis & Synthesis Messages ;
+-------------------------------+
Info: *******************************************************************
Info: Running Quartus II Analysis & Synthesis
    Info: Version 9.0 Build 132 02/25/2009 SJ Full Version
    Info: Processing started: Wed Jun 20 13:05:56 2012
Info: Command: quartus_map --read_settings_files=on --write_settings_files=off top -c top
Info: Found 2 design units, including 1 entities, in source file transmiter.vhd
    Info: Found design unit 1: transmiter-behav
    Info: Found entity 1: transmiter
Info: Found 2 design units, including 1 entities, in source file fzdiv.vhd
    Info: Found design unit 1: fzdiv-behav
    Info: Found entity 1: fzdiv
Info: Found 2 design units, including 1 entities, in source file recver.vhd
    Info: Found design unit 1: recver-behav
    Info: Found entity 1: recver
Info: Found 2 design units, including 1 entities, in source file top.vhd
    Info: Found design unit 1: top-sys
    Info: Found entity 1: top
Error (10437): VHDL Association List error at top.vhd(50): positional associations must be listed before named associations File: D:/vhdl/vhdl/uart/top/top.vhd Line: 50
Error: Quartus II Analysis & Synthesis was unsuccessful. 1 error, 0 warnings
    Error: Peak virtual memory: 186 megabytes
    Error: Processing ended: Wed Jun 20 13:05:57 2012
    Error: Elapsed time: 00:00:01
    Error: Total CPU time (on all processors): 00:00:01


?? 快捷鍵說(shuō)明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號(hào) Ctrl + =
減小字號(hào) Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
中文字幕一区二区三区精华液| 精品无人码麻豆乱码1区2区| 中文字幕av在线一区二区三区| 精品美女一区二区三区| 666欧美在线视频| 欧美一级片免费看| 欧美大片日本大片免费观看| 日韩视频在线你懂得| 91精品国产综合久久久久久久久久 | 成人午夜视频在线| 国产很黄免费观看久久| 成人国产在线观看| 91亚洲男人天堂| 欧美天堂亚洲电影院在线播放| 欧美日韩免费观看一区二区三区| 欧美三片在线视频观看| 91精品久久久久久久久99蜜臂| 日韩视频在线观看一区二区| 精品国产百合女同互慰| 国产亲近乱来精品视频| 国产精品电影一区二区三区| 一区二区理论电影在线观看| 午夜精品一区在线观看| 韩国成人在线视频| 国产福利精品一区| 色94色欧美sute亚洲线路一ni | 精品福利av导航| 久久久午夜精品| 亚洲人成小说网站色在线| 亚洲国产成人porn| 九色|91porny| 91老师国产黑色丝袜在线| 欧美区在线观看| 国产欧美一区视频| 亚洲在线视频网站| 狠狠色综合播放一区二区| 波多野结衣精品在线| 欧美理论电影在线| 国产欧美一区视频| 午夜亚洲福利老司机| 国产一区美女在线| 91久久精品网| 亚洲精品在线观看网站| 自拍偷自拍亚洲精品播放| 婷婷中文字幕综合| 成人免费看黄yyy456| 欧美日韩不卡一区| 国产精品久久久久影视| 天天综合天天做天天综合| 福利一区二区在线观看| 欧美精品日韩一本| 中文字幕日韩av资源站| 日本欧洲一区二区| 色偷偷久久一区二区三区| 日韩一区二区在线观看| 最新国产成人在线观看| 久久精品国产在热久久| 欧洲亚洲精品在线| 欧美韩国日本一区| 麻豆精品视频在线观看视频| 97aⅴ精品视频一二三区| 精品理论电影在线| 亚洲一区二区视频在线观看| 国产宾馆实践打屁股91| 欧美一区二区在线免费观看| 成人欧美一区二区三区视频网页| 久久精品久久久精品美女| 欧美日韩在线不卡| 亚洲天堂av老司机| 国产高清一区日本| 日韩精品在线一区| 日韩精品电影在线| 在线观看成人免费视频| 国产精品成人免费 | 精品粉嫩aⅴ一区二区三区四区| 亚洲乱码国产乱码精品精可以看| 国产在线麻豆精品观看| 91精品国产色综合久久不卡蜜臀 | 91在线观看地址| 欧美韩日一区二区三区| 国产一区二区中文字幕| 久久精品亚洲精品国产欧美| 免费观看在线综合色| 欧美日韩国产中文| 亚洲资源在线观看| 色屁屁一区二区| 日韩伦理av电影| 99视频精品免费视频| 国产拍欧美日韩视频二区| 国产一区高清在线| 精品少妇一区二区三区在线播放| 三级久久三级久久| 555www色欧美视频| 麻豆精品蜜桃视频网站| 欧美美女一区二区三区| 一区二区高清视频在线观看| 99久久99久久精品免费看蜜桃| 国产婷婷色一区二区三区在线| 国产乱人伦偷精品视频不卡 | 日韩和的一区二区| 欧美精品久久99久久在免费线| 亚洲午夜在线视频| 欧美日本一区二区三区| 日日夜夜精品视频免费| 91精品国产色综合久久不卡电影 | 亚洲欧美日韩小说| 91免费在线看| 亚洲黄色小视频| 欧美日产在线观看| 日本不卡一区二区三区| 日韩限制级电影在线观看| 蜜桃一区二区三区在线观看| 91精品国产欧美一区二区18| 免费精品视频在线| www国产亚洲精品久久麻豆| 国产成人午夜片在线观看高清观看| 精品久久人人做人人爰| 国产乱码精品一区二区三区忘忧草 | 欧美三级资源在线| 丝袜诱惑制服诱惑色一区在线观看| 欧美日韩免费在线视频| 美脚の诱脚舐め脚责91| www亚洲一区| 成人国产亚洲欧美成人综合网| 亚洲天堂精品在线观看| 欧美年轻男男videosbes| 久久精品久久精品| 亚洲欧洲无码一区二区三区| 色婷婷久久久综合中文字幕 | 国产在线视频一区二区| 国产精品天美传媒| 欧美色中文字幕| 免费不卡在线视频| 亚洲国产激情av| 欧洲一区二区三区免费视频| 奇米综合一区二区三区精品视频| 久久精品视频在线看| 91浏览器在线视频| 久久国产麻豆精品| 亚洲欧美怡红院| 91精品国产91热久久久做人人 | 欧美大肚乱孕交hd孕妇| 国产成a人亚洲精| 亚洲成人www| 国产免费观看久久| 欧美三电影在线| 成人性生交大片免费看中文| 亚洲综合无码一区二区| 26uuu国产在线精品一区二区| 成人av电影在线| 日本不卡一区二区三区| 国产精品乱码久久久久久| 欧美精品aⅴ在线视频| 成人免费视频网站在线观看| 视频一区二区三区入口| 国产精品久久久久久久久搜平片| 欧美日韩国产大片| 成人动漫一区二区在线| 免费人成黄页网站在线一区二区| 国产精品美女久久久久aⅴ国产馆 国产精品美女久久久久av爽李琼 国产精品美女久久久久高潮 | 成a人片亚洲日本久久| 日韩福利电影在线| 亚洲视频每日更新| 精品国产百合女同互慰| 欧美色成人综合| 不卡视频一二三| 国产综合久久久久影院| 午夜av一区二区| 亚洲欧美国产77777| 久久免费国产精品| 欧美一区二区三区精品| 日本乱人伦aⅴ精品| 粉嫩一区二区三区性色av| 男男成人高潮片免费网站| 亚洲综合免费观看高清完整版在线 | 欧美日本一区二区在线观看| 成人午夜在线播放| 寂寞少妇一区二区三区| 日韩和欧美一区二区| 一区二区三区资源| 国产精品久久久久一区二区三区| 欧美电影免费观看完整版| 欧美日本不卡视频| 在线观看精品一区| 色综合久久九月婷婷色综合| 国产99久久精品| 国产精品一区在线观看乱码| 久久电影网站中文字幕| 日韩精品亚洲专区| 香蕉乱码成人久久天堂爱免费| 一区二区三区久久久| 最新热久久免费视频| 中文在线一区二区| 中文字幕乱码久久午夜不卡| 久久久亚洲精品石原莉奈| 久久久久久一级片| 久久久91精品国产一区二区精品 | 日韩免费成人网| 欧美酷刑日本凌虐凌虐| 欧美麻豆精品久久久久久|