亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? second.rpt

?? 多功能電子鐘 報時 鬧鐘 設置時間
?? RPT
?? 第 1 頁 / 共 3 頁
字號:
Total output I/O cell registers required:        0
Total buried I/O cell registers required:        0
Total bidirectional pins required:               0
Total reserved pins required                     0
Total logic cells required:                     12
Total flipflops required:                        9
Total packed registers required:                 0
Total logic cells in carry chains:               0
Total number of carry chains:                    0
Total logic cells in cascade chains:             0
Total number of cascade chains:                  0
Total single-pin Clock Enables required:         0
Total single-pin Output Enables required:        0

Synthesized logic cells:                         0/1728   (  0%)

Logic Cell and Embedded Cell Counts

Column:  01  02  03  04  05  06  07  08  09  10  11  12  13  14  15  16  17  18  EA  19  20  21  22  23  24  25  26  27  28  29  30  31  32  33  34  35  36  Total(LC/EC)
 A:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
 B:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
 C:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
 D:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
 E:      0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0      0/0  
 F:      8   0   0   0   0   4   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0     12/0  

Total:   8   0   0   0   0   4   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0   0     12/0  



Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** INPUTS **

                                                    Fan-In    Fan-Out
 Pin     LC     EC   Row  Col  Primitive    Code      INP  FBK  OUT  FBK  Name
  79      -     -    -    --      INPUT  G          ^    0    0    0    0  clk
  78      -     -    -    --      INPUT  G          ^    0    0    0    0  reset
  80      -     -    -    --      INPUT             ^    0    0    0    1  setmin


Code:

s = Synthesized pin or logic cell
+ = Synchronous flipflop
/ = Slow slew-rate output
! = NOT gate push-back
r = Fitter-inserted logic cell
^ = Increased input delay
* = PCI I/O is enabled
@ = Uses single-pin Clock Enable
& = Uses single-pin Output Enable
G = Global Source. Fan-out destinations counted here do not include destinations
that are driven using global routing resources. Refer to the Auto Global Signals,
Clock Signals, Clear Signals, Synchronous Load Signals, and Synchronous Clear Signals
Sections of this Report File for information on which signals' fan-outs are used as
Clock, Clear, Preset, Output Enable, and synchronous Load signals.


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** OUTPUTS **

       Fed By Fed By                                Fan-In    Fan-Out
 Pin     LC     EC   Row  Col  Primitive    Code      INP  FBK  OUT  FBK  Name
 111      -     -    F    --     OUTPUT                 0    1    0    0  daout0
  47      -     -    F    --     OUTPUT                 0    1    0    0  daout1
  45      -     -    F    --     OUTPUT                 0    1    0    0  daout2
 113      -     -    F    --     OUTPUT                 0    1    0    0  daout3
 115      -     -    F    --     OUTPUT                 0    1    0    0  daout4
  44      -     -    F    --     OUTPUT                 0    1    0    0  daout5
 114      -     -    F    --     OUTPUT                 0    1    0    0  daout6
 104      -     -    -    01     OUTPUT                 0    1    0    0  daout7
 112      -     -    F    --     OUTPUT                 0    1    0    0  enmin


Code:

s = Synthesized pin or logic cell
+ = Synchronous flipflop
/ = Slow slew-rate output
! = NOT gate push-back
r = Fitter-inserted logic cell
^ = Increased input delay
* = PCI I/O is enabled
@ = Uses single-pin Clock Enable
& = Uses single-pin Output Enable


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** BURIED LOGIC **

                                                    Fan-In    Fan-Out
 IOC     LC     EC   Row  Col  Primitive    Code      INP  FBK  OUT  FBK  Name
   -      5     -    F    01       AND2                0    2    0    1  |LPM_ADD_SUB:134|addcore:adder|:55
   -      6     -    F    01       DFFE   +            1    2    1    0  :4
   -      5     -    F    06       DFFE   +            0    3    1    3  da13~153 (:80)
   -      3     -    F    06       DFFE   +            0    3    1    2  da12~153 (:81)
   -      6     -    F    06       DFFE   +            0    2    1    3  da11~153 (:82)
   -      8     -    F    06       DFFE   +            0    1    1    4  da10~153 (:83)
   -      8     -    F    01       DFFE   +            0    1    1    1  da23~155 (:84)
   -      4     -    F    01       DFFE   +            0    3    1    1  da22~155 (:85)
   -      1     -    F    01       DFFE   +            0    3    1    2  da21~155 (:86)
   -      3     -    F    01       DFFE   +            0    2    1    3  da20~155 (:87)
   -      7     -    F    01        OR2        !       0    4    0    6  :106
   -      2     -    F    01        OR2        !       0    4    0    4  :135


Code:

s = Synthesized pin or logic cell
+ = Synchronous flipflop
/ = Slow slew-rate output
! = NOT gate push-back
r = Fitter-inserted logic cell
^ = Increased input delay
* = PCI I/O is enabled
p = Packed register


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** FASTTRACK INTERCONNECT UTILIZATION **

Row FastTrack Interconnect:

          Global         Left Half-      Right Half-
         FastTrack       FastTrack       FastTrack 
Row     Interconnect    Interconnect    Interconnect    Input Pins     Output Pins     Bidir Pins
A:       0/144(  0%)     0/ 72(  0%)     0/ 72(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
B:       0/144(  0%)     0/ 72(  0%)     0/ 72(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
C:       0/144(  0%)     0/ 72(  0%)     0/ 72(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
D:       0/144(  0%)     0/ 72(  0%)     0/ 72(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
E:       0/144(  0%)     0/ 72(  0%)     0/ 72(  0%)    0/16(  0%)      0/16(  0%)     0/16(  0%)
F:       7/144(  4%)     2/ 72(  2%)     0/ 72(  0%)    0/16(  0%)      8/16( 50%)     0/16(  0%)


Column FastTrack Interconnect:

         FastTrack                                 
Column  Interconnect    Input Pins     Output Pins     Bidir Pins
01:      1/24(  4%)     0/4(  0%)      1/4( 25%)       0/4(  0%)
02:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
03:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
04:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
05:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
06:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
07:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
08:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
09:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
10:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
11:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
12:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
13:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
14:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
15:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
16:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
17:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
18:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
19:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
20:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
21:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
22:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
23:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
24:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
25:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
26:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
27:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
28:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
29:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
30:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
31:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
32:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
33:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
34:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
35:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
36:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)
EA:      0/24(  0%)     0/4(  0%)      0/4(  0%)       0/4(  0%)


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** CLOCK SIGNALS **

Type     Fan-out       Name
INPUT        9         clk


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** CLEAR SIGNALS **

Type     Fan-out       Name
INPUT        9         reset


Device-Specific Information:                       c:\vhdl\digclock\second.rpt
second

** EQUATIONS **

clk      : INPUT;
reset    : INPUT;

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产成人av电影免费在线观看| 国产精品国产自产拍高清av| 国产精品一区久久久久| 亚洲猫色日本管| 久久综合久久鬼色中文字| 欧美色区777第一页| 丁香激情综合国产| 久久66热re国产| 午夜精品视频在线观看| 亚洲黄色免费电影| 成人欧美一区二区三区白人| 欧美成人精品福利| 欧美一区二区三区电影| 欧美女孩性生活视频| 色狠狠综合天天综合综合| 国产精品18久久久久久久久久久久| 亚洲国产视频直播| 亚洲一区二区三区小说| 日韩欧美电影在线| 日韩一区二区三区视频| 91精品一区二区三区在线观看| 欧美a级理论片| 亚洲午夜视频在线观看| 亚洲va天堂va国产va久| 亚洲成人7777| 美女在线观看视频一区二区| 日本欧美在线观看| 蜜臀av在线播放一区二区三区| 丝瓜av网站精品一区二区| 亚洲成人精品影院| 美女网站色91| 国产精品18久久久久久vr| 国产精品一卡二| 丁香婷婷深情五月亚洲| 夫妻av一区二区| 国产一区二区三区四区在线观看| 美日韩一级片在线观看| 狠狠色狠狠色综合系列| 国产成人99久久亚洲综合精品| 丁香亚洲综合激情啪啪综合| 91视视频在线观看入口直接观看www| 成人黄页在线观看| 欧美亚洲动漫另类| 日韩一区二区在线免费观看| 2020国产成人综合网| 欧美一级一级性生活免费录像| 欧美群妇大交群的观看方式| 日韩精品一区二区三区视频在线观看| 日韩欧美一级特黄在线播放| 国产天堂亚洲国产碰碰| 亚洲品质自拍视频网站| 青青草视频一区| 成人av高清在线| 欧美日韩第一区日日骚| 欧美精品一区二区精品网| 中文一区一区三区高中清不卡| 亚洲精品免费电影| 国产一区二区三区四区在线观看| 91在线观看美女| 在线国产亚洲欧美| 中文字幕乱码亚洲精品一区| 三级欧美韩日大片在线看| 国产高清精品在线| 这里只有精品电影| 亚洲视频香蕉人妖| 午夜av电影一区| 国产成人自拍在线| 欧美日韩国产区一| 中文字幕亚洲一区二区av在线| 亚洲成av人综合在线观看| 国内偷窥港台综合视频在线播放| 色94色欧美sute亚洲13| 久久久噜噜噜久噜久久综合| 日韩高清不卡一区| 色婷婷综合中文久久一本| 欧美一区二区网站| 一区二区三区欧美视频| 美女视频一区在线观看| 91在线免费播放| 国产精品情趣视频| 狠狠色丁香九九婷婷综合五月| 色噜噜久久综合| 国产精品久久毛片| 高清av一区二区| 日韩欧美亚洲国产另类| 亚洲v中文字幕| 欧美日韩一区三区| 亚洲一二三四久久| 91成人国产精品| 亚洲人成在线播放网站岛国| 国产在线精品不卡| 日韩三级视频在线观看| 亚洲天堂免费看| 激情五月激情综合网| 日韩欧美国产综合| 久久精品国产精品亚洲红杏| 日韩一区二区免费高清| 天涯成人国产亚洲精品一区av| 日本久久一区二区| 亚洲成人av电影在线| 欧美日韩亚洲综合| 亚洲综合自拍偷拍| 91精品国产综合久久香蕉的特点| 亚洲一区免费观看| 99久久99久久精品国产片果冻| 日韩一区日韩二区| 色婷婷av一区| 亚洲午夜精品在线| 欧美一级日韩免费不卡| 五月天丁香久久| 日韩一区二区中文字幕| 精品一区二区三区久久久| 精品999久久久| 国产在线精品国自产拍免费| 国产日本亚洲高清| 99久久久久久| 亚洲一二三专区| 日韩亚洲欧美一区二区三区| 精品一区在线看| 国产精品免费看片| 欧美日韩高清在线播放| 国产在线视频精品一区| 亚洲色图一区二区| 欧美一区二区三区小说| 国产成人在线色| 亚洲人快播电影网| 欧美区在线观看| 国产精品综合av一区二区国产馆| 精品福利视频一区二区三区| av动漫一区二区| 日韩av电影天堂| 欧美激情一区二区| 欧美精品tushy高清| 国产a精品视频| 亚洲不卡av一区二区三区| 久久久久久久久久久久久久久99| av网站免费线看精品| 日韩高清一区二区| 亚洲欧美另类在线| 精品久久久久久久久久久久包黑料| 成人性生交大片免费看视频在线| 亚洲午夜久久久久久久久久久| 久久久久久久久久久久久久久99| 欧美亚洲高清一区二区三区不卡| 国产一区中文字幕| 日韩二区三区在线观看| 国产精品欧美综合在线| 日韩欧美另类在线| 色综合欧美在线| 国产99久久久久| 亚洲一区欧美一区| 国产日韩欧美在线一区| 日韩一区二区在线观看视频| 色婷婷激情综合| 成人国产精品免费观看动漫| 蜜臀av亚洲一区中文字幕| 一区二区免费在线播放| 国产精品福利在线播放| 精品国产一区a| 欧美性一级生活| 99vv1com这只有精品| 国产一区视频在线看| 青青草97国产精品免费观看 | 亚洲最快最全在线视频| 国产性色一区二区| 欧美电影免费观看完整版| 在线视频国产一区| 色94色欧美sute亚洲13| 色噜噜夜夜夜综合网| 色综合久久99| 在线观看www91| 91久久精品国产91性色tv| 91在线观看免费视频| caoporm超碰国产精品| 国产精品1区二区.| 丁香六月久久综合狠狠色| 亚洲免费av网站| 亚洲欧美激情插| 亚洲婷婷在线视频| 国产精品久久综合| 中文字幕免费观看一区| 国产视频不卡一区| 国产三区在线成人av| 日韩女优av电影| 91精品欧美一区二区三区综合在| 欧美一区二区福利在线| 精品国产免费视频| 国产亚洲一本大道中文在线| 国产亚洲制服色| 亚洲欧美一区二区久久| 亚洲精品欧美激情| 亚洲成人av一区| 国内精品写真在线观看| 成人一区二区三区在线观看| 成人av电影观看| 国产综合久久久久久鬼色| 岛国av在线一区| 欧美性大战久久久| 精品国产区一区| 国产精品久久久久aaaa|