亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關(guān)于我們
? 蟲蟲下載站

?? sdr_sdram.vhd

?? ref sdr sdram vhdl代碼
?? VHD
?? 第 1 頁 / 共 2 頁
字號:
--#######################################################################
--
--  LOGIC CORE:          SDR SDRAM Controller							
--  MODULE NAME:         sdr_sdram()
--  COMPANY:             Altera Corporation
--                       www.altera.com		
--
--  REVISION HISTORY:  
--
--    Revision 1.1  06/06/2000	Description: Initial Release.
--
--  FUNCTIONAL DESCRIPTION:
--
--  This module is the top level module for the SDR SDRAM controller.
--
--
--  Copyright (C) 1991-2000 Altera Corporation  
--
--#######################################################################



library ieee;
use ieee.std_logic_1164.all;
    


entity sdr_sdram is
	
    generic (
         ASIZE          : integer := 23;
         DSIZE          : integer := 32;
         ROWSIZE        : integer := 12;
         COLSIZE        : integer := 9;
         BANKSIZE       : integer := 2;
         ROWSTART       : integer := 9;         
         COLSTART       : integer := 0;         
         BANKSTART      : integer := 20			
    );

    port (
         CLK            : in      std_logic;                                   --System Clock
         RESET_N        : in      std_logic;                                   --System Reset
         ADDR           : in      std_logic_vector(ASIZE-1 downto 0);          --Address for controller requests
         CMD            : in      std_logic_vector(2 downto 0);                --Controller command 
         CMDACK         : out     std_logic;                                   --Controller command acknowledgement
         DATAIN         : in      std_logic_vector(DSIZE-1 downto 0);          --Data input
         DATAOUT        : out     std_logic_vector(DSIZE-1 downto 0);          --Data output
         DM             : in      std_logic_vector(DSIZE/8-1 downto 0);        --Data mask input
         SA             : out     std_logic_vector(11 downto 0);               --SDRAM address output
         BA             : out     std_logic_vector(1 downto 0);                --SDRAM bank address
         CS_N           : out     std_logic_vector(1 downto 0);                --SDRAM Chip Selects
         CKE            : out     std_logic;                                   --SDRAM clock enable
         RAS_N          : out     std_logic;                                   --SDRAM Row address Strobe
         CAS_N          : out     std_logic;                                   --SDRAM Column address Strobe
         WE_N           : out     std_logic;                                   --SDRAM write enable
         DQ             : inout   std_logic_vector(DSIZE-1 downto 0);          --SDRAM data bus
         DQM            : out     std_logic_vector(DSIZE/8-1 downto 0)         --SDRAM data mask lines
	);
end sdr_sdram;





architecture RTL of sdr_sdram is

-- component declarations
	
    component command
         generic (
              ASIZE          : integer := 23;
              DSIZE          : integer := 32;
              ROWSIZE        : integer := 12;
              COLSIZE        : integer := 9;
              BANKSIZE       : integer := 2;
              ROWSTART       : integer := 9;          -- Starting position of the row address within ADDR   
              COLSTART       : integer := 0;          -- Starting position of the column address within ADDR
              BANKSTART      : integer := 20          -- Starting position of the bank address within ADDR
         );
         port (
              CLK            : in      std_logic;                              -- System Clock
              RESET_N        : in      std_logic;                              -- System Reset
              SADDR          : in      std_logic_vector(ASIZE-1 downto 0);     -- Address
              NOP            : in      std_logic;                              -- Decoded NOP command
              READA          : in      std_logic;                              -- Decoded READA command
              WRITEA         : in      std_logic;                              -- Decoded WRITEA command
              REFRESH        : in      std_logic;                              -- Decoded REFRESH command
              PRECHARGE      : in      std_logic;                              -- Decoded PRECHARGE command
              LOAD_MODE      : in      std_logic;                              -- Decoded LOAD_MODE command
              SC_CL          : in      std_logic_vector(1 downto 0);           -- Programmed CAS latency
              SC_RC          : in      std_logic_vector(1 downto 0);           -- Programmed RC delay
              SC_RRD         : in      std_logic_vector(3 downto 0);           -- Programmed RRD delay
              SC_PM          : in      std_logic;                              -- programmed Page Mode
              SC_BL          : in      std_logic_vector(3 downto 0);           -- Programmed burst length
              REF_REQ        : in      std_logic;                              -- Hidden refresh request
              REF_ACK        : out     std_logic;                              -- Refresh request acknowledge
              CM_ACK         : out     std_logic;                              -- Command acknowledge
              OE             : out     std_logic;                              -- OE signal for data path module
              SA             : out     std_logic_vector(11 downto 0);          -- SDRAM address
              BA             : out     std_logic_vector(1 downto 0);           -- SDRAM bank address
              CS_N           : out     std_logic_vector(1 downto 0);           -- SDRAM chip selects
              CKE            : out     std_logic;                              -- SDRAM clock enable
              RAS_N          : out     std_logic;                              -- SDRAM RAS
              CAS_N          : out     std_logic;                              -- SDRAM CAS
              WE_N           : out     std_logic                               -- SDRAM WE_N
         );
    end component;
	
	
    component sdr_data_path
         generic (
              DSIZE : integer := 32
         );
         port (
              CLK            : in      std_logic;                              -- System Clock
	          RESET_N        : in      std_logic;                              -- System Reset
	          OE             : in      std_logic;                              -- Data output(to the SDRAM) enable
	          DATAIN         : in      std_logic_vector(DSIZE-1 downto 0);     -- Data input from the host
	          DM             : in      std_logic_vector(DSIZE/8-1 downto 0);   -- byte data masks
	          DATAOUT        : out     std_logic_vector(DSIZE-1 downto 0);     -- Read data output to host
	          DQIN           : in      std_logic_vector(DSIZE-1 downto 0);     -- SDRAM data bus
	          DQOUT          : out     std_logic_vector(DSIZE-1 downto 0);
              DQM            : out     std_logic_vector(DSIZE/8-1 downto 0)    -- SDRAM data mask ouputs
	     );
    end component;
	
	
    component control_interface
         generic (
              ASIZE : integer := 32
         );
         port (
	          CLK            : in      std_logic;                              -- System Clock
	          RESET_N        : in      std_logic;                              -- System Reset
	          CMD            : in      std_logic_vector(2 downto 0);           -- Command input
	          ADDR           : in      std_logic_vector(ASIZE-1 downto 0);     -- Address
	          REF_ACK        : in      std_logic;                              -- Refresh request acknowledge
	          CM_ACK         : in      std_logic;                              -- Command acknowledge
	          NOP	          : out     std_logic;                              -- Decoded NOP command
	          READA          : out     std_logic;                              -- Decoded READA command
	          WRITEA         : out     std_logic;                              -- Decoded WRITEA command
	          REFRESH        : out     std_logic;                              -- Decoded REFRESH command
	          PRECHARGE      : out     std_logic;                              -- Decoded PRECHARGE command
	          LOAD_MODE      : out     std_logic;                              -- Decoded LOAD_MODE command
	          SADDR          : out     std_logic_vector(ASIZE-1 downto 0);     -- Registered version of ADDR
	          SC_CL          : out     std_logic_vector(1 downto 0);           -- Programmed CAS latency
	          SC_RC          : out     std_logic_vector(1 downto 0);           -- Programmed RC delay
	          SC_RRD         : out     std_logic_vector(3 downto 0);           -- Programmed RRD delay
	          SC_PM          : out     std_logic;                              -- programmed Page Mode
	          SC_BL          : out     std_logic_vector(3 downto 0);           -- Programmed burst length
	          REF_REQ        : out     std_logic;                              -- Hidden refresh request
	          CMD_ACK        : out     std_logic	                              -- Command acknowledge
	     );
    end component;

    attribute syn_black_box: boolean;

	component pll1
         port (
              inclock        : in      std_logic;
              clock1         : out     std_logic;
              locked         : out     std_logic
         );

?? 快捷鍵說明

復(fù)制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
日本一区二区三区四区在线视频| 亚洲国产精品激情在线观看| 国产精品亚洲一区二区三区妖精| 亚洲精品国产精华液| 日韩亚洲欧美一区| 色噜噜狠狠色综合中国| 国产一区二区三区在线观看免费| 亚洲综合激情网| 欧美高清在线视频| 日韩欧美国产精品| 欧美日韩高清影院| 91色九色蝌蚪| 成人一区二区三区视频在线观看 | 一级做a爱片久久| 欧美激情一区不卡| 久久一留热品黄| 欧美夫妻性生活| 日本黄色一区二区| 99精品久久99久久久久| 风间由美中文字幕在线看视频国产欧美 | 91精品国产aⅴ一区二区| 91毛片在线观看| 北条麻妃一区二区三区| 国产精品1区2区3区| 日韩电影一区二区三区四区| 夜夜爽夜夜爽精品视频| 亚洲人成在线观看一区二区| 国产精品的网站| 国产精品视频一二三区 | 亚洲一线二线三线久久久| 综合久久给合久久狠狠狠97色| 久久亚洲欧美国产精品乐播| 精品乱人伦小说| 日韩欧美在线网站| 欧美成人性战久久| 日韩欧美二区三区| 欧美精品一区在线观看| 日韩精品一区二区三区视频播放 | 99久久er热在这里只有精品15 | 亚洲视频一二三| 成人欧美一区二区三区视频网页| 国产精品久久久久一区二区三区共| 久久久亚洲精华液精华液精华液| 国产亚洲欧洲997久久综合| 国产亚洲成aⅴ人片在线观看 | 欧美成人乱码一区二区三区| 欧美成人a视频| 欧美精品一区二区三区久久久 | 高清国产一区二区| 成人免费毛片a| av不卡在线观看| 欧美性三三影院| 在线播放欧美女士性生活| 91精品国产丝袜白色高跟鞋| 欧美一区二区三区在线观看| 精品久久久久99| 国产欧美一二三区| 亚洲欧洲www| 亚洲第四色夜色| 蜜臀av一级做a爰片久久| 国产一区二区看久久| fc2成人免费人成在线观看播放| 色狠狠一区二区| 欧美一区二区三区在| 久久色视频免费观看| 国产精品日韩精品欧美在线| 依依成人精品视频| 午夜国产精品影院在线观看| 美国毛片一区二区| 国产成人av一区| 91国偷自产一区二区三区观看 | 国产一区二区在线电影| 99久久精品久久久久久清纯| 欧美日韩亚洲国产综合| 精品国产免费久久| 亚洲特黄一级片| 午夜精品爽啪视频| 国产白丝网站精品污在线入口| 91丨九色丨黑人外教| 欧美日韩亚洲高清一区二区| 国产亚洲精品久| 亚洲国产一区二区视频| 国产精品中文字幕日韩精品 | 欧美伊人精品成人久久综合97| 日韩欧美国产1| 亚洲免费在线视频一区 二区| 日本亚洲免费观看| 91在线看国产| 日韩精品一区二区三区在线播放| 亚洲美女屁股眼交3| 九九热在线视频观看这里只有精品| 99久久综合精品| 日韩女优电影在线观看| 一区二区三区四区国产精品| 国内精品免费在线观看| 欧美日产在线观看| 日韩毛片视频在线看| 麻豆极品一区二区三区| 日本乱人伦aⅴ精品| 久久久久久久久97黄色工厂| 日韩精品电影在线| 91在线观看一区二区| 久久综合久久99| 日日夜夜一区二区| 色婷婷香蕉在线一区二区| 国产日韩精品久久久| 男女视频一区二区| 欧美性猛交一区二区三区精品| 国产女同性恋一区二区| 蜜桃一区二区三区四区| 欧美人与z0zoxxxx视频| 1000部国产精品成人观看| 国产一区二区三区黄视频| 欧美日本在线一区| 亚洲综合在线免费观看| 99久久久国产精品| 中文字幕精品综合| 国内精品视频一区二区三区八戒| 91精品国产手机| 天堂蜜桃91精品| 精品视频全国免费看| 亚洲日本在线视频观看| 午夜精品久久久久久久蜜桃app| 一本在线高清不卡dvd| 国产精品人妖ts系列视频| 国产成人综合在线观看| 2020国产精品| 国产一区二区福利视频| 日韩精品一区二区三区四区| 美女在线一区二区| 欧美一区二区三区在线视频| 日日噜噜夜夜狠狠视频欧美人| 91传媒视频在线播放| 亚洲免费在线观看| 在线看日韩精品电影| 亚洲一二三四区不卡| 欧美熟乱第一页| 日韩中文字幕1| 欧美一区二区黄| 青青草97国产精品免费观看无弹窗版 | 中文字幕乱码日本亚洲一区二区| 国产69精品久久777的优势| 日本一区二区三区国色天香| 国产成人啪午夜精品网站男同| 国产日韩欧美在线一区| 国产1区2区3区精品美女| 国产精品毛片无遮挡高清| 不卡免费追剧大全电视剧网站| 国产精品成人免费精品自在线观看 | 亚洲欧美另类图片小说| 色婷婷综合久久久久中文一区二区 | 欧美一区二区三区婷婷月色| 美美哒免费高清在线观看视频一区二区| 日韩欧美激情四射| 国产福利一区在线观看| 欧美韩国日本一区| 色综合天天视频在线观看| 亚洲一区二区欧美| 日韩免费高清电影| 国产福利不卡视频| 一区二区三区在线观看动漫| 欧美日韩在线播| 国产一区二区三区四区五区入口| 国产精品传媒视频| 欧美性猛交xxxx乱大交退制版| 久热成人在线视频| 国产精品久久久久aaaa樱花| 欧美亚日韩国产aⅴ精品中极品| 午夜激情一区二区| 国产偷v国产偷v亚洲高清| 91亚洲精华国产精华精华液| 视频一区视频二区在线观看| 久久色中文字幕| 欧美私人免费视频| 国产成人精品在线看| 亚洲综合久久久| 久久亚洲二区三区| 日本二三区不卡| 九九视频精品免费| 一二三区精品视频| 欧美精品一区二区三区很污很色的 | 精彩视频一区二区三区| 亚洲伦理在线免费看| 91精品国产免费| 91丨九色丨蝌蚪富婆spa| 久久精品国产精品青草| 专区另类欧美日韩| 精品盗摄一区二区三区| 在线视频观看一区| 国产v综合v亚洲欧| 日本不卡一区二区| 最新久久zyz资源站| 日韩精品中文字幕一区二区三区 | 亚洲综合在线免费观看| 国产午夜精品一区二区三区视频| 欧美日韩亚洲丝袜制服| 成人动漫av在线| 狠狠色丁香婷婷综合| 亚洲国产精品久久一线不卡| 日本一区二区视频在线观看|