亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? dsp281x_sci.h

?? 有關TI公司用于交流電機控制程序(包含文檔以及源碼)
?? H
字號:
//###########################################################################
//
// FILE:	DSP281x_Sci.h
//
// TITLE:	DSP281x Device SCI Register Definitions.
//
//###########################################################################
//
//  Ver | dd mmm yyyy | Who  | Description of changes
// =====|=============|======|===============================================
//  1.00| 11 Sep 2003 | L.H. | Changes since previous version (v.58 Alpha)
//      |             |      | Added SCIRST bit field to SCIFFTX register
//      |             |      | Renamed RXERR to RXERROR to match documentation
//      |             |      | Renamed RXOVF_CLR to RXFFOVRCLR to match user documentation
//###########################################################################

#ifndef DSP281x_SCI_H
#define DSP281x_SCI_H


#ifdef __cplusplus
extern "C" {
#endif

//---------------------------------------------------------------------------
// SCI Individual Register Bit Definitions

//----------------------------------------------------------
// SCICCR communication control register bit definitions:
//

struct  SCICCR_BITS {        // bit    description
   Uint16 SCICHAR:3;         // 2:0    Character length control        
   Uint16 ADDRIDLE_MODE:1;   // 3      ADDR/IDLE Mode control
   Uint16 LOOPBKENA:1;       // 4      Loop Back enable
   Uint16 PARITYENA:1;       // 5      Parity enable   
   Uint16 PARITY:1;          // 6      Even or Odd Parity
   Uint16 STOPBITS:1;        // 7      Number of Stop Bits
   Uint16 rsvd1:8;           // 15:8   reserved
}; 


union SCICCR_REG {
   Uint16              all;
   struct SCICCR_BITS  bit;
};

//-------------------------------------------
// SCICTL1 control register 1 bit definitions:
//
                       
struct  SCICTL1_BITS {       // bit    description
   Uint16 RXENA:1;           // 0      SCI receiver enable
   Uint16 TXENA:1;           // 1      SCI transmitter enable
   Uint16 SLEEP:1;           // 2      SCI sleep  
   Uint16 TXWAKE:1;          // 3      Transmitter wakeup method
   Uint16 rsvd:1;            // 4      reserved
   Uint16 SWRESET:1;         // 5      Software reset   
   Uint16 RXERRINTENA:1;     // 6      Recieve interrupt enable
   Uint16 rsvd1:9;           // 15:7   reserved

}; 

union SCICTL1_REG {
   Uint16               all;
   struct SCICTL1_BITS  bit;
};

//---------------------------------------------
// SCICTL2 control register 2 bit definitions:
// 

struct  SCICTL2_BITS {       // bit    description
   Uint16 TXINTENA:1;        // 0      Transmit interrupt enable    
   Uint16 RXBKINTENA:1;      // 1      Receiver-buffer break enable
   Uint16 rsvd:4;            // 5:2    reserved
   Uint16 TXEMPTY:1;         // 6      Transmitter empty flag
   Uint16 TXRDY:1;           // 7      Transmitter ready flag  
   Uint16 rsvd1:8;           // 15:8   reserved

}; 

union SCICTL2_REG {
   Uint16               all;
   struct SCICTL2_BITS  bit;
};

//---------------------------------------------------
// SCIRXST Receiver status register bit definitions:
//

struct  SCIRXST_BITS {       // bit    description
   Uint16 rsvd:1;            // 0      reserved
   Uint16 RXWAKE:1;          // 1      Receiver wakeup detect flag
   Uint16 PE:1;              // 2      Parity error flag
   Uint16 OE:1;              // 3      Overrun error flag
   Uint16 FE:1;              // 4      Framing error flag
   Uint16 BRKDT:1;           // 5      Break-detect flag   
   Uint16 RXRDY:1;           // 6      Receiver ready flag
   Uint16 RXERROR:1;         // 7      Receiver error flag

}; 

union SCIRXST_REG {
   Uint16               all;
   struct SCIRXST_BITS  bit;
};

//----------------------------------------------------
// SCIRXBUF Receiver Data Buffer with FIFO bit definitions:
// 

struct  SCIRXBUF_BITS {      // bits   description
   Uint16 RXDT:8;            // 7:0    Receive word
   Uint16 rsvd:6;            // 13:8   reserved
   Uint16 SCIFFPE:1;         // 14     SCI PE error in FIFO mode
   Uint16 SCIFFFE:1;         // 15     SCI FE error in FIFO mode
};

union SCIRXBUF_REG {
   Uint16                all;
   struct SCIRXBUF_BITS  bit;
};

//--------------------------------------------------
// SCIPRI Priority control register bit definitions:
// 
//
                                                   
struct  SCIPRI_BITS {        // bit    description
   Uint16 rsvd:3;            // 2:0    reserved
   Uint16 FREE:1;            // 3      Free emulation suspend mode
   Uint16 SOFT:1;            // 4      Soft emulation suspend mode
   Uint16 rsvd1:3;           // 7:5    reserved
}; 

union SCIPRI_REG {
   Uint16              all;
   struct SCIPRI_BITS  bit;
};

//-------------------------------------------------
// SCI FIFO Transmit register bit definitions:
// 
//
                                                  
struct  SCIFFTX_BITS {       // bit    description
   Uint16 TXFFILIL:5;        // 4:0    Interrupt level
   Uint16 TXFFIENA:1;        // 5      Interrupt enable
   Uint16 TXINTCLR:1;        // 6      Clear INT flag
   Uint16 TXFFINT:1;         // 7      INT flag
   Uint16 TXFFST:5;          // 12:8   FIFO status
   Uint16 TXFIFOXRESET:1;    // 13     FIFO reset
   Uint16 SCIFFENA:1;        // 14     Enhancement enable
   Uint16 SCIRST:1;          // 15     SCI reset rx/tx channels 

}; 

union SCIFFTX_REG {
   Uint16               all;
   struct SCIFFTX_BITS  bit;
};

//------------------------------------------------
// SCI FIFO recieve register bit definitions:
// 
//
                                               
struct  SCIFFRX_BITS {       // bits   description
   Uint16 RXFFIL:5;          // 4:0    Interrupt level
   Uint16 RXFFIENA:1;        // 5      Interrupt enable
   Uint16 RXFFINTCLR:1;      // 6      Clear INT flag
   Uint16 RXFFINT:1;         // 7      INT flag
   Uint16 RXFIFST:5;         // 12:8   FIFO status
   Uint16 RXFIFORESET:1;     // 13     FIFO reset
   Uint16 RXFFOVRCLR:1;      // 14     Clear overflow
   Uint16 RXFFOVF:1;         // 15     FIFO overflow

}; 

union SCIFFRX_REG {
   Uint16               all;
   struct SCIFFRX_BITS  bit;
};

// SCI FIFO control register bit definitions:
struct  SCIFFCT_BITS {     // bits   description
   Uint16 FFTXDLY:8;         // 7:0    FIFO transmit delay
   Uint16 rsvd:5;            // 12:8   reserved
   Uint16 CDC:1;             // 13     Auto baud mode enable
   Uint16 ABDCLR:1;          // 14     Auto baud clear
   Uint16 ABD:1;             // 15     Auto baud detect
};

union SCIFFCT_REG {
   Uint16               all;
   struct SCIFFCT_BITS  bit;
};

//---------------------------------------------------------------------------
// SCI Register File:
//
struct  SCI_REGS {
   union SCICCR_REG     SCICCR;     // Communications control register
   union SCICTL1_REG    SCICTL1;    // Control register 1
   Uint16               SCIHBAUD;   // Baud rate (high) register
   Uint16               SCILBAUD;   // Baud rate (low) register
   union SCICTL2_REG    SCICTL2;    // Control register 2
   union SCIRXST_REG    SCIRXST;    // Recieve status register
   Uint16               SCIRXEMU;   // Recieve emulation buffer register
   union SCIRXBUF_REG   SCIRXBUF;   // Recieve data buffer  
   Uint16               rsvd1;      // reserved
   Uint16               SCITXBUF;   // Transmit data buffer 
   union SCIFFTX_REG    SCIFFTX;    // FIFO transmit register
   union SCIFFRX_REG    SCIFFRX;    // FIFO recieve register
   union SCIFFCT_REG    SCIFFCT;    // FIFO control register
   Uint16               rsvd2;      // reserved
   Uint16               rsvd3;      // reserved
   union SCIPRI_REG     SCIPRI;     // FIFO Priority control   
};

//---------------------------------------------------------------------------
// SCI External References & Function Declarations:
//
extern volatile struct SCI_REGS SciaRegs;
extern volatile struct SCI_REGS ScibRegs;

#ifdef __cplusplus
}
#endif /* extern "C" */

#endif  // end of DSP281x_SCI_H definition

//===========================================================================
// No more.
//===========================================================================

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产一区二区调教| 蜜臀av性久久久久蜜臀aⅴ| 懂色av一区二区三区蜜臀| 欧美r级在线观看| 国产一区二区不卡| 国产欧美一区二区精品性| 高清不卡在线观看av| 1区2区3区欧美| 欧美色综合天天久久综合精品| 亚洲一区二区在线视频| 欧洲一区在线电影| 日本视频一区二区三区| 日韩精品最新网址| 成人黄动漫网站免费app| 亚洲精品视频一区| 欧美日韩成人一区二区| 久久疯狂做爰流白浆xx| 亚洲国产成人自拍| 欧美在线观看视频一区二区三区| 日韩福利视频导航| 国产农村妇女精品| 欧洲一区二区三区免费视频| 日韩在线卡一卡二| 国产日韩影视精品| 在线精品视频免费播放| 麻豆精品精品国产自在97香蕉| 国产日韩欧美不卡| 色94色欧美sute亚洲线路一ni| 日韩精品电影在线观看| 国产欧美精品一区| 欧美日韩高清一区二区三区| 国产乱码一区二区三区| 亚洲午夜一二三区视频| 欧美精品一区二区在线播放| 色综合久久久久久久久| 老司机一区二区| 亚洲精品中文字幕在线观看| 日韩午夜在线观看| 色香蕉久久蜜桃| 国产一区91精品张津瑜| 亚洲成人自拍偷拍| 欧美激情一区二区| 欧美一区二区黄| 91福利在线导航| 国产成人啪午夜精品网站男同| 亚洲国产日产av| 18成人在线视频| 久久久国产精华| 欧美电影免费观看高清完整版| 色综合天天狠狠| 国产黑丝在线一区二区三区| 日韩av一区二区三区四区| 中文字幕中文字幕一区二区| 精品国产免费一区二区三区四区| 欧美中文字幕一区| eeuss国产一区二区三区| 国产乱码一区二区三区| 男人操女人的视频在线观看欧美| 亚洲综合在线免费观看| 国产精品久久久久国产精品日日| 久久伊人中文字幕| 日韩一区二区三区在线| 欧美精品久久一区二区三区| 91美女片黄在线| 成人激情午夜影院| 国产精品影视天天线| 男人操女人的视频在线观看欧美| 亚洲夂夂婷婷色拍ww47| 亚洲免费观看视频| 日韩毛片高清在线播放| 国产精品三级在线观看| 久久婷婷成人综合色| 精品国产成人在线影院 | 欧美成人精品福利| 欧美老年两性高潮| 欧美猛男超大videosgay| 在线观看亚洲一区| 在线精品国精品国产尤物884a| 97精品国产露脸对白| caoporn国产一区二区| av在线不卡免费看| av资源网一区| 日本国产一区二区| 欧美日韩一区小说| 欧美猛男gaygay网站| 欧美二区在线观看| 欧美成人性战久久| ww亚洲ww在线观看国产| 国产清纯白嫩初高生在线观看91 | 国产精品亚洲视频| 高清不卡一区二区| av中文字幕亚洲| 欧美综合亚洲图片综合区| 欧美亚洲禁片免费| 91精品国产综合久久久久久久久久| 欧美剧情电影在线观看完整版免费励志电影| 欧美综合欧美视频| 日韩一区二区三区av| 久久久久九九视频| 亚洲日本在线天堂| 婷婷中文字幕一区三区| 蜜桃视频一区二区| 粉嫩aⅴ一区二区三区四区 | 亚洲一区在线观看免费观看电影高清| 亚洲精品写真福利| 日本成人在线网站| 国产不卡一区视频| 欧美性高清videossexo| 日韩一区二区在线观看| 欧美极品美女视频| 亚洲国产精品久久人人爱蜜臀| 麻豆精品精品国产自在97香蕉| 国产精品一区一区| 欧美性猛交xxxx乱大交退制版| 日韩欧美中文字幕制服| 中文字幕亚洲电影| 蜜桃视频在线观看一区二区| 成人伦理片在线| 欧美日本韩国一区二区三区视频| 精品国产1区2区3区| 亚洲欧美精品午睡沙发| 麻豆国产精品777777在线| 99久久伊人久久99| 337p亚洲精品色噜噜| 亚洲欧美日韩在线| 国内精品久久久久影院色 | 国产一区在线不卡| 91极品视觉盛宴| 国产亚洲女人久久久久毛片| 亚洲国产成人porn| 成人天堂资源www在线| 日韩一区二区在线观看视频播放| 亚洲天堂免费在线观看视频| 麻豆久久一区二区| 在线免费不卡电影| 国产精品午夜久久| 免费在线观看一区| 欧美亚洲动漫制服丝袜| 国产精品盗摄一区二区三区| 蜜桃久久精品一区二区| 欧美系列日韩一区| 国产精品的网站| 国产91在线|亚洲| 日韩欧美在线影院| 亚洲成人av一区二区| 99免费精品视频| 中文无字幕一区二区三区| 老司机精品视频在线| 欧美四级电影在线观看| 亚洲色图欧美在线| www.亚洲人| 国产亚洲欧美日韩日本| 九九精品视频在线看| 911精品国产一区二区在线| 一区二区三区四区在线免费观看| 成人综合婷婷国产精品久久免费| 日韩欧美自拍偷拍| 奇米综合一区二区三区精品视频| 欧美日韩另类一区| 亚洲高清中文字幕| 欧美日韩综合色| 一区二区成人在线视频| 欧美视频一区二区三区在线观看| 日本一区二区综合亚洲| 国产精品一二一区| 久久久久9999亚洲精品| 国产一区福利在线| 久久色.com| 国产一区二区主播在线| 国产亚洲综合av| 成人一道本在线| 1区2区3区国产精品| 91啪九色porn原创视频在线观看| 亚洲欧洲性图库| 在线亚洲欧美专区二区| 亚洲一区欧美一区| 欧美日韩一区二区不卡| 日韩av一二三| 欧美大片一区二区| 国产一区二区在线观看免费 | 91小视频在线观看| 亚洲精品免费在线观看| 欧美性xxxxxx少妇| 日韩综合在线视频| 久久午夜免费电影| 成人免费精品视频| 一区二区三区在线免费观看 | www.欧美色图| 亚洲人成精品久久久久久| 91久久线看在观草草青青| 亚洲成人1区2区| 精品毛片乱码1区2区3区| 国产suv精品一区二区6| 亚洲男同性恋视频| 91麻豆精品国产91久久久久久久久 | 男男视频亚洲欧美| 久久蜜臀精品av| 91网站黄www| 欧美aⅴ一区二区三区视频| 久久久国产午夜精品|