亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

? 歡迎來到蟲蟲下載站! | ?? 資源下載 ?? 資源專輯 ?? 關于我們
? 蟲蟲下載站

?? init.s

?? UCOS 在ARM S3C 2410上的移植
?? S
字號:
;**************************************************************************
;                                                                         *
;   PROJECT     : ARM port for UCOS-II                                    *
;                                                                         *
;   MODULE      : INIT.s                                                  *
;                                                                         *
;   AUTHOR      : Michael Anburaj                                         *
;                 URL  : http://geocities.com/michaelanburaj/             *
;                 EMAIL: michaelanburaj@hotmail.com                       *
;                                                                         *
;   PROCESSOR   : EP7312 (32 bit ARM720T RISC core from CIRRUS Logic)     *
;                                                                         *
;   IDE         : SDT 2.51 & ADS 1.2                                      *
;                                                                         *
;   DESCRIPTION :                                                         *
;   EP7312 processor Start up assembly code file.                         *
;                                                                         *
;*************************************************************************/


; The following are conditional assembly flags.  Leave commented if you don't want
; to assemble the corresponding code block.
                                
MMU_enabled  EQU 0x1                ; these can be defined in the project file
DRAM_enabled  EQU 0x1               ; if commented, then not defined by default
;FIQ_enabled  EQU 0x1               ;

        IF :DEF: MMU_enabled
SRAM_SADDR    EQU 0x06000000        ; SRAM starting address
ISR_BADDR     EQU 0x06000000        ; plus 0x20 is the RW base address -linker setting
        ELSE
SRAM_SADDR    EQU 0x60000000        ; SRAM starting address
ISR_BADDR     EQU 0x60000000        ; plus 0x20 is the RW base address -linker setting
        ENDIF

        IF :DEF: debug_build
SFR_BADDR     EQU 0x08000000        ; This base address should be used after MMU mapping
        ELSE
SFR_BADDR     EQU 0x80000000        ; This base address should be used before MMU mapping
        ENDIF

SRAM_SIZE     EQU 48*1024           ; 48K internal SRAM
SRAM_EADDR    EQU SRAM_SADDR+SRAM_SIZE-1 ; SRAM end address

_SVC_STKSIZE  EQU 1024*20
_UND_STKSIZE  EQU 256
_ABT_STKSIZE  EQU 256
_IRQ_STKSIZE  EQU 1024*1
_FIQ_STKSIZE  EQU 256

STK_SIZE      EQU _SVC_STKSIZE+_UND_STKSIZE+_ABT_STKSIZE+_IRQ_STKSIZE+_FIQ_STKSIZE

STK_SADDR     EQU SRAM_EADDR+1-STK_SIZE

; Register definition
rMEMCFG1      EQU SFR_BADDR+0x0180
rMEMCFG2      EQU SFR_BADDR+0x01C0
rINTMR1       EQU SFR_BADDR+0x0280
rINTMR2       EQU SFR_BADDR+0x1280
rINTSR1       EQU SFR_BADDR+0x0240
rINTSR2       EQU SFR_BADDR+0x1240
rSDCONF       EQU SFR_BADDR+0x2300
rSDRFPR       EQU SFR_BADDR+0x2340
rSYSCON2      EQU SFR_BADDR+0x1100
rSYSCON3      EQU SFR_BADDR+0x2200

; Pre-defined constants
USERMODE      EQU 0x10
FIQMODE       EQU 0x11
IRQMODE       EQU 0x12
SVCMODE       EQU 0x13
ABORTMODE     EQU 0x17
UNDEFMODE     EQU 0x1b
MODEMASK      EQU 0x1f
NOINT         EQU 0xc0


        MACRO
$HandlerLabel HANDLER $HandleLabel

$HandlerLabel
        sub sp,sp,#4
        stmfd sp!,{r0}
        ldr r0,=$HandleLabel
        ldr r0,[r0]
        str r0,[sp,#4]
        ldmfd sp!,{r0,pc}
        MEND


        AREA  |Assembly$$code|, CODE, READONLY

        ENTRY

        b ResetHandler              ; for debug
        b HandlerUndef              ; handlerUndef
        b HandlerSWI                ; SWI interrupt handler
        b HandlerPabort             ; handlerPAbort
        b HandlerDabort             ; handlerDAbort
        b .                         ; handlerReserved
        b HandlerIRQ                ; handlerIRQ
        b HandlerFIQ                ; handlerFIQ

HandlerFIQ     HANDLER HandleFIQ
HandlerIRQ     HANDLER HandleIRQ
HandlerUndef   HANDLER HandleUndef
HandlerSWI     HANDLER HandleSWI
HandlerDabort  HANDLER HandleDabort
HandlerPabort  HANDLER HandlePabort


;*****************************************************************************
;
; ResetHandler is the startup code to be used
;
;*****************************************************************************
ResetHandler
        ;
        ; Setup the MMU for 32 bit code and data.
        ;
        IF (:LNOT: :DEF: debug_build)
        ldr r0,=0x00000070
        mcr p15,0,r0,c1,c0,0
        ENDIF

        ldr r0,=0x00000000
        ;        
        ;disable all interrupts (they should be disabled on reset, but just in case...)

        ldr r12,=rINTMR1
        str r0,[r12]                ; INTMR1 = 0x8000.0280
        ldr r12,=rINTMR2
        str r0,[r12]                ; INTMR2 = 0x8000.1280

        IF (:LNOT: :DEF: debug_build)
;
;***************************************************************************************
; Do this section only if DRAM is required.
        IF (:DEF: DRAM_enabled)
        
DRAMControlvalue  EQU 0x00000522    ; CASLAT=2, SDSIZE=64Mb, SDWIDTH=16, CLKCTL=0, SDACTIVE=1
DRAMConfigvalue   EQU 0x00000100    ; REFRATE=7.11uS at 36MHz BCLK

        ; Enable SDRAM Bank 0 and Bank 1 for EP73xx
        ;
        ldr r1,=DRAMControlvalue
        ldr r12,=rSDCONF
        str r1,[r12]                ; store in SDCONF

        ldr r1,=DRAMConfigvalue
        ldr r12,=rSDRFPR
        str r1,[r12]                ; store value in SDRFPR

        ;
        ;        Stub for memory test
        ;
        ;
        ; Set SYSCON2 to zero (default value, step not necessary).  Bit 2 sets x32 DRAM
        ;
        ldr r12,=rSYSCON2
        str r0,[r12]                ; init syscon2 register at 0x8000.1100
;**********************************************************************************************
; End of DRAM initialization
                ENDIF
         
        ;
        ; Set bits 1:2 in SYSCON3 for 74 MHz clock speed (default is 18MHz on reset)
        ;
        ldr r1,=0x06
        ldr r12,=rSYSCON3
        str r1,[r12]                ; init syscon3 register at 0x8000.2200

; Now configure the MemConfig register to get the following:
;
; nCS0 = NOR FLASH, 32-bit, 3 wait states
; nCS1 = NAND FLASH, 32-bit, 2 wait states
; nCS2 = Ethernet, 16-bit, 8 wait states (was 32-bit =0x00)
; nCS3 = Parallel/Keyboard/GPIOs, 32-bit, 1 wait state
; nCS4 = USB, 8-bit, 1 wait state, 2 w/s random (was 32-bit, =0x3c)
; nCS5 = Unused/general purpose, 32-bit, 8 wait states
;
                
MemConfig1value  EQU 0x3d01190c
MemConfig2value  EQU 0x0000013d     ; boot rom and internal SRAM are ignored 
        
        ;
        ; configure nCS0-nCS3
        ;
        ldr r1,=MemConfig1value
        ldr r12,=rMEMCFG1
        str r1,[r12]                ; MEMCFG1 = 0x8000.0180
        ;
        ; configure nCS4 &nCS5
        ;
        ldr r1,=MemConfig2value
        ldr r12,=rMEMCFG2
        str r1,[r12]                ; MEMCFG2 = 0x8000.01c0

        ENDIF                       ; (:LNOT: :DEF: debug_build)

; **************************************************************************
; Define Stacks
; The follow section defines the stack pointer for IRQ and SVC modes.
; This is optional as the debugger will assign it's own stack area with the
; $top_of_memory variable in "debugger internals".
; However, this code is necessary if this program is used to launch an 
; embedded applications in C or assembly.
; **************************************************************************
        ldr sp,=SVCStack            ; Why?

        bl InitStacks

;********************************************************************
; End of Stack Setup
;********************************************************************
        ;
        ;
        IF (:LNOT: :DEF: debug_build)

;********************************************************************
;
; Set up the MMU.  Start by flushing the cache and TLB.
; This section may be eliminated if MMU is not desired.
;********************************************************************
        ;
        IF (:DEF: MMU_enabled)
        ldr r0,=0x00000000
        mcr p15,0,r0,c5,c0
        mcr p15,0,r0,c7,c0

        ;
        ; Set user mode access for all 16 domains.
        ;
        ldr r0,=0x55555555
        mcr p15,0,r0,c3,c0

        ;
        ; Tell the MMU where to find the page table.
        ;
        IMPORT  PageTable
        ldr r0,=PageTable
        mcr p15,0,r0,c2,c0

        ;
        ; Enable the MMU.
        ;
        ldr r0,=0x0000007d
        mcr p15,0,r0,c1,c0
        ;
        ;
        ; There should always be two NOP instructions following the enable or
        ; disable of the MMU.
        ;
        mov r0,r0
        mov r0,r0
;*****************************************************************************
; End of MMU initialization
;*****************************************************************************
        ENDIF                       ; (:DEF: MMU_enabled)
        ENDIF                       ; (:LNOT: :DEF: debug_build)

        ;
        ; Copy the read-write data block from ROM to RAM.
        ;

        IMPORT  |Image$$RO$$Limit|  ; End of ROM code (=start of ROM data)
        IMPORT  |Image$$RW$$Base|   ; Base of RAM to initialize
        IMPORT  |Image$$ZI$$Base|   ; Base and limit of area
        IMPORT  |Image$$ZI$$Limit|  ; to zero initialize

        ldr r0,=|Image$$RO$$Limit|  ; Get pointer to ROM data
        ldr r1,=|Image$$RW$$Base|   ; and RAM copy
        ldr r3,=|Image$$ZI$$Base|        
        ; Zero init base => top of initialized data
                        
        cmp r0,r1                   ; Check that they are different
        beq %F1
0                
        cmp r1,r3                   ; Copy init data
        ldrcc r2,[r0],#4
        strcc r2,[r1],#4
        bcc %B0
1                
        ldr r1,=|Image$$ZI$$Limit|  ; Top of zero init segment
        mov r2,#0
2                
        cmp r3,r1                   ; Zero init
        strcc r2,[r3],#4
        bcc %B2

program
        ;
        ; Call the actual C program.
        ; Should never return.
        ;
        IMPORT C_vMain
        b C_vMain                   ; C Entry


InitStacks
        ; Don't use DRAM,such as stmfd,ldmfd......
        ; SVCstack is initialized before
        ; Under toolkit ver 2.50, 'msr cpsr,r1' can be used instead of 'msr cpsr_cxsf,r1'
        
        mrs r0,cpsr
        bic r0,r0,#MODEMASK
        orr r1,r0,#UNDEFMODE|NOINT
        msr cpsr_cxsf,r1            ; UndefMode
        ldr sp,=UndefStack
        
        orr r1,r0,#ABORTMODE|NOINT
        msr cpsr_cxsf,r1            ; AbortMode
        ldr sp,=AbortStack

        orr r1,r0,#IRQMODE|NOINT
        msr cpsr_cxsf,r1            ; IRQMode
        ldr sp,=IRQStack
        
        orr r1,r0,#FIQMODE|NOINT
        msr cpsr_cxsf,r1            ; FIQMode
        ldr sp,=FIQStack

        bic r0,r0,#MODEMASK|NOINT
        orr r1,r0,#SVCMODE
        msr cpsr_cxsf,r1            ; SVCMode
        ldr sp,=SVCStack

        ; USER mode is not initialized.

        mov pc,lr                   ; The LR register may be not valid for the mode changes.

;
;*****************************************************************************
;
; Zero-initialized read/write data area for stacks.
; This area is determined by the RW value in the Linker under "entry and base".  
;*****************************************************************************
        AREA  SYS_STK, DATA, READWRITE, NOINIT

;*****************************************************************************
;
; Memory buffers to contain the stacks for the various processor modes which
; we will be using.
;
;*****************************************************************************

        ^       STK_SADDR

UserStack       #       _SVC_STKSIZE
SVCStack        #       _UND_STKSIZE
UndefStack      #       _ABT_STKSIZE
AbortStack      #       _IRQ_STKSIZE
IRQStack        #       _FIQ_STKSIZE
FIQStack        #       0 


        AREA  ISR_HOOK, DATA, READWRITE, NOINIT

        ^  ISR_BADDR
HandleReset     # 4
HandleUndef     # 4
HandleSWI       # 4
HandlePabort    # 4
HandleDabort    # 4
HandleReserved  # 4
HandleIRQ       # 4
HandleFIQ       # 4

;
;*****************************************************************************
;        
        END

?? 快捷鍵說明

復制代碼 Ctrl + C
搜索代碼 Ctrl + F
全屏模式 F11
切換主題 Ctrl + Shift + D
顯示快捷鍵 ?
增大字號 Ctrl + =
減小字號 Ctrl + -
亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产传媒日韩欧美成人| 亚洲精品国产第一综合99久久 | 6080午夜不卡| av激情综合网| 国产一区二区三区精品欧美日韩一区二区三区 | 久久久综合网站| 日韩一区二区三区在线| 亚洲国产精品国自产拍av| 欧美在线观看你懂的| 粉嫩欧美一区二区三区高清影视 | 欧美日韩久久久一区| 欧美四级电影网| 91麻豆免费观看| 欧美亚洲国产bt| 在线国产亚洲欧美| 9久草视频在线视频精品| 国产成人福利片| 国产成人一级电影| 99久久99久久精品免费观看| 国产成人综合精品三级| 成人免费视频app| 成人黄色在线网站| 麻豆视频一区二区| 成人爽a毛片一区二区免费| 国产精品亚洲人在线观看| 成人综合在线视频| 99久久婷婷国产综合精品 | 欧美α欧美αv大片| 91精品国产色综合久久不卡电影| 欧美在线观看视频在线| 欧美久久一区二区| 欧美电影免费观看高清完整版在| 国产嫩草影院久久久久| 国产精品传媒在线| 一区二区三区欧美亚洲| 日韩专区在线视频| 久久99久久久久| caoporn国产一区二区| 99精品欧美一区二区三区小说 | 久久精品国产99| 亚洲成av人片| 国产.欧美.日韩| 在线观看免费亚洲| 日本一区二区视频在线| 亚洲激情男女视频| 国产 欧美在线| 91久久香蕉国产日韩欧美9色| 欧美电影免费观看完整版| 国产网站一区二区三区| 日本成人在线电影网| 国产精品91xxx| 337p亚洲精品色噜噜狠狠| 久久久久久久精| 九九国产精品视频| 色88888久久久久久影院野外| 欧美日韩国产乱码电影| 国产日韩欧美a| 日本在线不卡一区| 欧美亚洲高清一区| 国产精品麻豆久久久| 久久国产尿小便嘘嘘尿| 一本久道久久综合中文字幕| 国产女人水真多18毛片18精品视频| 一区二区三区电影在线播| 国产精品一区二区男女羞羞无遮挡| 色哟哟在线观看一区二区三区| 91精品国产高清一区二区三区蜜臀 | 美女一区二区三区在线观看| 99久久久久久| 国产精品毛片久久久久久| 免费xxxx性欧美18vr| 欧美精品久久久久久久久老牛影院| 欧美高清一级片在线观看| 亚洲一区二区三区激情| 日本韩国精品在线| 亚洲国产精品二十页| 国产传媒一区在线| 久久久久国色av免费看影院| 精品一区二区成人精品| 欧美丰满高潮xxxx喷水动漫| 国产精品免费网站在线观看| 国产一区二区三区免费在线观看| 欧美日韩黄视频| 日韩高清电影一区| 欧美高清性hdvideosex| 喷白浆一区二区| 欧美艳星brazzers| 日韩av不卡一区二区| 欧美日韩一级黄| 午夜精品福利在线| 欧美美女一区二区| 天天亚洲美女在线视频| 精品区一区二区| 韩国女主播一区| 国产精品美女久久久久久 | 亚洲成人资源网| 欧美日韩一区二区三区在线看| 亚洲成av人片www| 日韩一区二区视频| 亚洲h精品动漫在线观看| 日韩一区二区三| 国产一区二区三区免费播放| 精品国产3级a| 高清久久久久久| 亚洲国产一二三| 欧美一级片免费看| 成人看片黄a免费看在线| 亚洲欧洲无码一区二区三区| 国产成人一级电影| 亚洲免费观看在线观看| 成人伦理片在线| 美女mm1313爽爽久久久蜜臀| 久久免费美女视频| 欧美视频日韩视频在线观看| 日韩精品一二区| 亚洲视频你懂的| 欧美日韩国产系列| 99re在线视频这里只有精品| 一区二区三区.www| 久久精品一区二区三区av| 色嗨嗨av一区二区三区| 亚洲免费成人av| 欧美一卡二卡三卡四卡| 老鸭窝一区二区久久精品| 亚洲欧美区自拍先锋| 91精品国产综合久久香蕉麻豆| 成人avav影音| 日韩影院精彩在线| 亚洲图片欧美综合| 久久夜色精品国产噜噜av| 欧美日韩aaaaa| 东方欧美亚洲色图在线| 久久99久久99| 亚洲在线中文字幕| 亚洲欧洲综合另类在线| 欧美成人一区二区| 91色porny在线视频| 精品一区二区免费看| 国产精品久久福利| 国产精品污网站| 欧美一级淫片007| 欧美一区二区三区在线观看 | 亚洲第一av色| 亚洲精品免费看| 国产色爱av资源综合区| 久久人人97超碰com| 精品视频免费看| 欧美精品亚洲二区| 在线看一区二区| av午夜精品一区二区三区| 狠狠色丁香久久婷婷综| 亚洲美女屁股眼交| 亚洲美女视频在线观看| 中文一区二区完整视频在线观看 | 久久久精品影视| 久久看人人爽人人| 99国产精品久久| 成人黄色国产精品网站大全在线免费观看| 人禽交欧美网站| 亚洲一区二区高清| 亚洲影视在线观看| 亚洲精品日韩专区silk| 一卡二卡三卡日韩欧美| 亚洲黄色片在线观看| 五月天亚洲婷婷| 天堂va蜜桃一区二区三区| 琪琪一区二区三区| 捆绑紧缚一区二区三区视频| 韩国三级在线一区| 国产精品一区二区久久精品爱涩| 国产·精品毛片| 不卡欧美aaaaa| 欧美色爱综合网| 欧美麻豆精品久久久久久| 日韩一区二区视频| 欧美精品一区男女天堂| 久久精品男人的天堂| 国产一区二区三区电影在线观看| 蜜臂av日日欢夜夜爽一区| 日韩一区二区视频在线观看| 精品乱人伦小说| 日本一区二区免费在线| **欧美大码日韩| 亚洲成a人v欧美综合天堂| 美女任你摸久久| 国产成人av电影在线| 欧美在线视频你懂得| 欧美电影一区二区| 国产三级久久久| 亚洲三级视频在线观看| 日韩精品91亚洲二区在线观看| 青青草视频一区| 99久久综合精品| 欧美日韩国产另类不卡| 中文字幕第一区综合| 亚洲影院免费观看| 国产 日韩 欧美大片| 欧美视频一区二区三区在线观看| 久久久美女艺术照精彩视频福利播放| 中文字幕免费不卡在线|